Коммутатор

 

ОПИСАН И Е

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

549890 (Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву— (22) Заявлено 25.12.75 (21) 2302811/21 (51) М.Кл.- Н 03 К 17/02 с присоединением заявки №вЂ” (23) Приоритет—

ФЬщдарственный комитет

Совета Министров СССР по делам изобретений и открытий (53) УДК 621.316.56 (088.8) (43) Опубликовано 05 03.77. Бюллетень М 9 (45) Дата опубликования описания 1б.05.77 (72) Авторы изобретения

В. Ф. Антоиевич, А. И. Евтихов, В. С. Каханович и A. И. Сабаляускас (71) Заявитель

Белорусский филиал государственного научноисследовательского энергетического института им, f . М. Кржижановского (54) КОММУТАТОР

Изобретение относится к автоматике и вычислительной технике.

Известны коммутаторы, содержащие в каждом канале триггеры приема и выдачи информации и элементы И вЂ” НЕ, а также генератор импульсов и распределитель (1).

Известен также коммутатор, содержащий генератор импульсов, выход которого подключен ко входу двухразрядного распределителя, элемент ИЛИ и в каждом канале триггеры приема и выдачи информации, три элемента

И вЂ” НЕ и элемент И, каждый,из входов коммутатора соединен с единичным входом триггера приема информации, нулевым входом триггера выдачи информации и первым входом первого элемента И вЂ” НЕ соответствующего канала, в каждом канале коммутатора единичный и нулевой выходы триггера приема информации подключены соответственно ко второму входу первого элемента И вЂ” НЕ и к одному из входов второго элемента .И вЂ” НЕ, а нулевой вход — к выходу третьего элемента И вЂ” НЕ, выходы первого и второго элементов И вЂ” НЕ соединены соответственно с единичным и нулевым входами триггера выдачи информации, единичный выход которого подключен к одному из входов третьего элемента И вЂ” HE, причем первый выход двухразрядного распределителя соединен с третьим входом первого элемента И вЂ” НЕ и с другим входом второго элемента И вЂ” НЕ всех каналов, а второй выход — с другим входом третьего элемента И вЂ” HE первого канала, выходы третьих элементов И вЂ” НЕ подключены ко входам элемента ИЛИ, выход которого соединен с выхо,дом коммутатора (2).

К недостаткам известных коммутаторов относятся низкое быстродействие и сложность конструкции.

10 Цель изобретения — повышение быстродействия и упрощение конструкции коммутатора.

Эта цель достигается тем, что в коммутаторе, содержащем генератор импульсов, выход которого подключен ко входу двухразрядного распределителя, элемент ИЛИ и в каждом канале триггеры приема и выдачи информации, три элемента И вЂ” НЕ и элемент

И, каждый из входов коммутатора соединен

20 с единичным входом триггера приема информации, нулевым входом триггера выдачи информации и первым входом первого элемента И вЂ” НЕ соответствующего канала, в каждом канале коммутатора единичный и нулевой выходы триггера приема информации подключены соответственно ко второму входу первого элемента И вЂ” НЕ и к одному из входов второго элемента И вЂ” HE, а нулевой вход — к выходу третьего элемента И вЂ” НЕ, выходы первого и второго элементов И вЂ” HE

549890 соединены соответственно с единичным и нулевым входами триггера выдачи информации, единичный выход которого подключен к одному из входов третьего элемента И вЂ” HE, причем первый выход двухразрядного распределителя соединен с третьим входом первого элемента И НЕ и с другим входом второго элемента И вЂ” НЕ всех каналов, а второй выход — с другим входом третьего элемента

И НЕ первого канала, выходы третьих элементов И вЂ” НЕ подключены ко входам элемента ИЛИ, выход которого соединен с выходом коммутатора, нулевой выход триггера выдачи информации подключен к одному из входов соответствующего элемента И, выход которого соединен с другими входами третьего элемента И вЂ” HE и элемента И последующего канала, причем другой вход элемента

И первого канала соединен со вторым входом двухразрядного распределителя.

Функциональная схема коммутатора представлена на чертеже.

Коммутатор содержит генератор импульсов

1, выход которого подключен ко входу двухразрядного распределителя 2, элемент ИЛИ

8, триггеры приема информации 4, триггеры выдачи информации 5, соответственно первый, второй и третий элементы И вЂ” НЕ 6 — 8, элемент И 9. .Каждый из входов 10 коммутатора соединен с единичным входом триггера приема информации 4, нулевым входом триггера выдачи информации 5 и со входом элемента

И вЂ” HE 6 соответствую щего канала. В каждом канале коммутатора единичный и нулевой выходы триггера приема информации 4 подключены соответственно ко входам элементов И вЂ” HE б и 7, а нулевой вход — к выходу элемента И вЂ” НЕ 8; выходы элементов

И вЂ” HE б и 7 соединены соответственно с единичным и нулевым входами триггера выдачи информации 5, единичный и нулевой выходы которого соединены соответственно со входами элементов И вЂ” HE 8 и И 9. Первый выход двухразрядного распределителя 2 соединен со входами элементов И вЂ” НЕ б и 7 всех каналов, а второй выход — со входами элементов

И вЂ” НЕ 8 и И 9 первого канала. Выходы элементов И вЂ” HE 8 подключены ко входам элемента ИЛИ 8, выход которого соединен с выходом 11 коммутатора. Выход элемента И 9 последующего канала соединен со входами элементов И вЂ” HE 8 и И 9 предыдущего.

Работает коммутатор следующим образом. В исходном состоянии при наличии нулевого логического у ровня на входе 10, например, первого канала коммутатора триггер приема информации 4 устанавливается в единичное состояние, триггер выдачи информа. ции 5 — в нулевое состояние и запирает я элемент И вЂ” НЕ б. При подаче на вход указанного канала единичного логического уровня открывается элемент И вЂ” HE б, и с приходом импульса с первого выхода двухразряд;,ого распределителя 2 триггер выдачи ипфор5 0

Зо

65 мации 5 устанавливается в единичное состояние. Далее импульс со второго выхода распределителя 2 через элемент И вЂ” НЕ 8 переводит триггер приема информации 4 в нулевое состояние и через элемент ИЛИ 8 поступает на выход 11 коммутатора, Второй импульс с первого выхода распределителя 2 через элемент И вЂ” HE 7 устанавливает триггер выдачи информации 5 в нулевое состояние, и первый канал коммутатора готов к приему очередной информации от соответствую1щего входа 10 коммутатора.

Пауза между им пульсами информации, поступающими от входа первого канала, позволяет опросить следующие каналы. При наличии указанной паузы с нулевого выхода триггера выдачи информации 5 на вход соответствующего элемента И 9 поступает единичный логический уровень, который позволяет импульсам со второго выхода распределителя

2 проходить через элемент И 9 и тем самым опрацливать триггеры выдачи информации 5 последующих каналов. Остальные каналы коммутатора функционируют аналогично описанному.

Формула изобретения

Коммутатор, содержащий генератор импульсов, выход которого подключен ко входу двухразрядного распределителя, элемент

ИЛИ и в каждом канале триггеры приема и выдачи информации, три элемента И вЂ” НЕ и элемент И, каждый из входов коммутатора соединен с единичным входом триггера приема информации, нулевым входом тритгера выдачи информации и первым входом первого элемента И вЂ” НЕ соответствующего канала, в каждом канале коммутатора единичный и нулевой выходы триггера приема информации подключены соответственно ко второму входу первого элемента И вЂ” HE и к одному из входов второго элемента И вЂ” НЕ, а нулевой вход — к выходу третьего элемента И вЂ” HE, выходы первого и второго элементов И вЂ” НЕ соединены соответственно с единичным и нулевым входами триггера выдачи информации, единичный выход которого подключен к одному из входов третьего элемента И вЂ” НЕ, причем первый выход двухразрядного распределителя соединен с третьим входом первого элемента И вЂ” HE и с другим входом второго элемента И вЂ” НЕ всех каналов, а второй вых.. д — с другим входом третьего элемента

И вЂ” НЕ пер|вого канала, выходы третьих элементов И вЂ” НЕ подключены ко входам элемента ИЛИ, выход которого соединен с выходом коммутатора, отличающийся тем, что, с целью повышения быстродействия и упрощения конструкции, нулевой выход триггера выдачи информации подключен к одному из входов соответствующего .элемента И, выход которого соединен с другими:входами третье,о элемента И вЂ” НЕ и элемента И последующего канала, причем другой вход эле549890

Составитель В. Чачанидзе

Техред М. Семенов

Корректор В. Гутман

Редактор Б. Федотов

Заказ 210/514 Изд. № 456 Тираж 1054 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Я(-35, Раушская наб., д. 4i5

Тип. Харьк. фил. пред. «Патент» мента И первого канала соединен со вторым выходом двухразрядного распределителя.

Источники информации, принятые во внимание при экспертизе:

1. Букреев И. Н. и др. Микроэлектронные схемы цифровых устройств, «Сов. радио», М., 1975, с. 275, рис. 6, 10.

2. Авторское свидетельство СССР № 249045, Н 03 К 17/62, 15.04.68.

Коммутатор Коммутатор Коммутатор 

 

Похожие патенты:

Ключ // 531278

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к импульсной технике и может быть использовано в устройствах сигнализации, работающих в проблесковом режиме, в частности, в указателях поворота автомобилей

Изобретение относится к мощной импульсной электротехнике, и может быть использовано для формирования мощных электрических импульсов

Изобретение относится к электротехнике и может быть использовано для коммутации осветительных сетей и других нагрузок

Изобретение относится к электротехнике и может быть использовано для коммутации осветительных сетей и других нагрузок

Изобретение относится к области импульсной техники и может быть использовано в коммутационных устройствах с гальванической развязкой

Изобретение относится к информационно-измерительным системам и может быть использовано в автоматизированных системах контроля параметров радиоэлектронного оборудования

Изобретение относится к области электротехники, а именно к коммутационной электронной технике

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров
Наверх