Устройство для умножения

 

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

Соез Советскни

Соцналнстнческно

Республик (1)) Qg()Q5 1

К АВТОРСКОМУ СВИДИТИЛЬСТВУ (6l) Дополнительное к авт. свнд-ву— (22) Заявлено24 02 76 (21) 2327296/24 с присоединением заявки Лев (23) Приоритет— (43) Опублнковано25.08.77.51оллетень М 31 (11)М, К,2

& 06 F 7/39

Государственный комитет

Совета Министров СССР оо делам изобретений и открытий (о,з) V IÖ(687.32 "> (088.8) (45) Дата опубликования опнсании106.10.77 (72) Автор изобретения

В. 3. Штейнберг (71) Заявитель (54) УСТРОЙСТВО ДЛЯ УМНОЖЕНИЯ

Изобретение относится к области вычислительной техники и может найти применение в специализированных вычислителях.

Известны устройства, содержащие генератор импульсов, триггер, элементы И, счетчики (1)

Недостатком известного устройства является низкая точность, вычисления, вследствие округления результата до иелого числа. 1О

Наиболее близким техническим решением является устройство, содержащее счетчик, разрядные выходы которого подключены к соответствующим входам дешифратора, управляющий вход которого подключен к выходу делителя частоты, вход которого подключен к выходу элемента И, входы которого подключены к выходам триггера и генератоI ра импульсов соответственно, первый вход триггера подключен к первому входу устрой- о ства, а второй вход подключен к выходу дешифратора, разрядные входы счетчика подключены к соответствующим выходам блока преобразования кодов, вход которого подключен к второму входу устройства, третий входила

2 устройства подключен к второму входу д .лителя частоты 1 . ? )

Цель изобретения — повышение точности устройства.

Достигается это тем, что в устройство введен управляемый делитель частоты, содержащий ключ, счетчик, разрядные выходы которого подключены к первым входам элементов И первой и второй груни, вторые входы элементов И первой и второй гр.,ш подключены к четвертому и пятому BxogoM устройства соответственно. Выходы элементов И первой группы соединены с выходом устройства, выходы эл мент0B 11 второй группы подклю ены к первому входу ключа, выход которого подключен к входу счетчика управляемого делителя частоты.

Второй вход ключа подключен к в соду целителя частоты.

HB чертеже представлена схема устройства. В ее состав Входит триггер l., дешифратор 2, генератор импульсов 3, элемент

И 4, делитель частоты 5, счетчики 6, блок преобразования кодов 8, группы эле..г

3 тов И 9, 10, ключ 11, входы k2-16 устройства, выход 1 7 устройства.

Ус тройство работает слелующи;.. образом.

При и.даче команды Пуск" триггер отпираег элемент 4 и импульсь1 с выхода генерато ра 3 начинают поступать EEFE входы делителя 5 и делителя 18.

Делитель 18 реализует дробные коэффициенты вида Р/Ц. > 1, где Р— код делимого, Я вЂ” код. делителя. Режим рабо!

О ты челителя может изменяться при постоянном числе И с изменением от 1 до 10, где К определяется из условия N> 10 ©«y

EE

Очевидно, что и частота на выходе делителя 18 будет изменять свое среднее значение ступенями кратно числу 10 или К „, При поступлении EEB вход делителя 5 числа импуль сов, равного и х М ъ,триггер 1 устанавливается в единичное состояние и запирает элемент 4, Работа устройства заканчивается, при этом на вход 14 поступит число импульсов, реииои,; М, й> и бь

3 т.е. результат вьг1исления будет представлен в масштабе К„, наибольшее значение кото- 05 рого определяется порядком числа N 3 .

Таким образом, предложенное устройство позволяет повысить точность вычислений за счет введения управляемого делителя частоты в сравнении с известным. зо

Формула изобретения

Устройство для умножения, содержащее счетчик разрядные выходы которого под- . З;, 1

4 ключени Кс >огвегству10н111м рло11ам деш11ф аТ0Р9, У11РсиВЛЯ10ШИ 1 BXOfl KOт 0РОГ0 IEOFEKJEE0 seEE к вьгходу делителя частоты, вход которого подключен к выходу - >EenleEna И, входы которог0 подключены к выходам триггера и генератора импульсов соответственно, первы 1 вход триг гера попключен к первому входу устройства, а второй вход подключен к выходу дешифратора, разрядные входы счегчика подключены к соответствующим выходам блока преобразования кодов, вход которого подключен к второму входу устройства, третий вход устройства подключен к второму входу делителя частоты, о т л и— ч а ю гц е е с я тем, что, с целью повыше ия точности, в устройство введен управляемый делитель частоты, содержащий ключ, счетчик, разрядные выходы которого подключены к первым входам элементов И первой и второй групп, вторые входы элементов И первой и второй групп подклю-. чены к четвертому и пятому входам устройства соответственно, выходы элементов И первой группы соединены с выходом устрой. ства, выходы элементов И второй группы подключены к первому входу ключа, выход которого подключен к входу счетчика управ ляемого делителя частоты, второй вход ключа подключен к входу делителя частоты.

Источники информации, принятые во внимание при экспертизе.

1. Авторское свидетельство СССР

¹ 404086е кл G 06> Р 7/39у 1 974

2 ° Авторское свидетельство СССР

N 439808, кл. G06 F 7/39, 1975.

НИИ11И Заказ 3055/42

1раж 818, подписное илиал ППП Патент", . Ужгород, ул. Г1роектная, 4

Устройство для умножения Устройство для умножения 

 

Похожие патенты:

Изобретение относится к вычислительной технике и предназначено для регистрации и контроля входных параметров, а именно, параметров полета летательного аппарата

Изобретение относится к вычислительной технике и, в частности, к архитектурам перестраиваемых матричных процессорных СБИС, использующих структурную перестройку (реконфигурацию), т.е

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к вычислительной технике и может быть использовано при построении средств коммутации мультипроцессорных систем, абонентских систем связи с децентрализованным управлением, коммутационных средств параллельного обмена информацией в измерительных системах

Изобретение относится к цифровой связи и может быть использовано в выделителях канальных цифровых сигналов для поеобразования структуры двоичной комбинации сжатием выделяемых символов

Изобретение относится к вычислительной технике и может быть использовано при построении средств коммутации специализированных мультипроцессорных вычислительных систем, микроконтроллерных сетей и средств параллельного обмена информацией в измерительных системах

Изобретение относится к области структурного распознавания образцов и может быть использовано в автоматизированных системах оперативной диагностики технического и функционального состояний многопараметрического объекта по данным измерительной информации, а также в системах идентификации, распознавания, контроля и диагностики технического и функционального состояния изделий авиационной и космической промышленности, энергетике, магистральных трубопроводов и т.п

Изобретение относится к вычислительной технике и преимущественно может найти применение при автоматизированном составлении расписаний работы детерминированных систем конвейерного типа, широко используемых в настоящее время на производстве, транспорте, учебном процессе, военной области, науке, например статистическом моделировании (по методу Монте-Карло), и в других областях, где технологические процессы представляют собой конвейерные системы

Изобретение относится к области вычислительной техники и техники передачи дискретной информации

Изобретение относится к области вычислительной техники и техники передачи дискретной информации
Наверх