Аналого-цифровой преобразователь
3 д 4Т t-":
С А Н И»
Союз Советских
Социалистических
Республик
111 577667
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву(22) Заявлено 01.07,76 (21)2379043/18-2 с присоединением заявки №вЂ” (23) Приоритет (43) Опубликовано 25.10.77. Бюллетень №3 (45) Дата опубликования описания 25.11.77 (51) М. Кл.
Н 03 К 13/02
G 08 С 9/00
Государственный номнтет
Совета Министров СССР па делам изаоретеннй и открытий (53) УДК 681. Э25 (088.8) (72) Авторы изобретения
В, К. Шмидт и К, К,,Рябцев (71) Заявитель
Ленинградский ордена Ленина электротехнический институт им. В, И. Ульянова (Ленина) (54) АНАЛОГС -11ИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ
Изобретение относится к области вычислительной техники и касается многоканальных систем обработки и передачи данных, Известен впал ого-цифровой многоканальный преобразователь с адаптивной коммутацией каналов>: содержаший коммутатор, преобразователи и блоки памяти 1 ), В этом устройстве коммутируется и обрабатывается тот сигнал, который имеет наибольшую вепичину отклонения текущего значения от предскезывеемого, Недостатком этого устройст ва является наличие в каждом канале аналогового преобразователя погрешности аппроксимации, облвдвюшего всеми недостатками, присущими аналоговым схемам. 15
Известен аналого-цифровой преобразователь, содержеший коммутатор, подключенный адресным входом к запоминающему -устройст ву, Аналоговый выход коммутатора соединены со входом сравниваюшего устройства 2О и аналогс цифрового преобразователя. Второй вход сравнивающего устройстве через цифро-аналоговый преобразователь подклк чен к информационному выходу запоминаюш го устройства. I.ûõîä аналого-цифрового 25 преобразователя связан с буферной памятью и запоминвюшим устройством, а выход схемы сравнения через ключ соединен со вхс дом коммутатора и установкой в начальное состояние ALL-npeo pasosarens (2 ) .
Недостатком известного устройства является низкая пропускная способность, обусловленная непроизводительными затратами времени на опрос сигналов, заведомо невышедших за предсказываемые пределы, в течение которого дорогостояший аналого-цифровой преобразователь простаивает, 11ель изобретения — повышение пропускной способности преобразователя при нези чительных дополнительных затратах оборудо вения.
Это достигается тем, что в аналого-цифровой преобразователь, содержаший коммут тор, соединенный с первым входом экстрапо лятора и через преобразователь аналог-код с буферной памятью и входом запоминвюшего устройства, выход которого через регистр и цифрс-аналоговый преобразователь подключен к второму входу экстраполятора, введены реверсивный счетчик, два элемента сборки, 57766 е блок выделения заявок и по одному счетчику и элементу совпадения на каждый входной канал, причем выходы реверсивного счетчика через магистральные шины подключены к параллельным входам счетчиков и соответст вуюшим входам запоминаюшего устройства, выходы счетчиков через соответствуюшие эпе менты совпадений соединены с информационными входами блока выделения заявок, управ ляюший вход которого через первый элемент сборки подключен к пер ому выходу экстр полятора, вычитаюшему входу реверсивного счетчика и к выходу конец преобразования преобразователя аналог-код, входы второго элемента сборки подключены соответственно к второму выходу экстраполятора, суммирующему входу реверсивного счетчика и к первому выходу экстраполятора, а выход второго элемента сборки соединен с входом запоминаюшего устройства, выход запоминаюше- 20
ro устройства подключен к информационным входам реверсивного счетчика, адресный вььход блока выделения заявок соединен с адресными входами коммутатора и запоминаюшего устройства, а управляюший выход это- 25
ro же блока - с соответствуюшими входами всех счетчиков..
На чертеже дана структурная схема предо лагаемого устройства. Ю
Оно содержит коммутатор 1 входных сит
;налов, преобразователь 2 аналог-код, буферную память 3, экстраполятор 4, цифро-аналоговый преобразователь 5, регистр 6, запоминаюшее устройство 7,, блок 8 выделе-. 3g ния заявок, реверсивный счетчик 9, элементы сборки 10 и 11, счетчики 12 и элементы совпадения 13.
Устройство работает следующим образом, В начальном состоянии в счетчиках 12 записаны обратные коды чисел, равные предпо лагаемому количес ву циклов устройства, через которое следует производить опрос соответствуюших сигна;еов. Импульс запуска IB» рез элемент сборки 10 возбуждает управл . 45 юший вход блока 8, после чего блок 8 производит последовательный просмотр входов, ° соединенных через элементы совпадения 13 с параллельными выходами счетчиков 12, каждый из которъех соответствует своему входному сигналу. При обнаружении возбужденного Входа блок 8 формирует сигнал на адресной шине, соответствующий выделенному счетчику. По полученному адресу коммутатор 1 подключает требуемый входной сигнал к экстраполятору 4, на второй вход которого подается преобразованный цнфро-аналогг Овым преобразователем 5 анал ог овъей эквивалент кода, выбранного из запоминаюшего устройства 7, записанного в регистр 60
6 и являющегося кодом последнего cyIIIec венного отсчета опрашиваемого сигнала.
Вторая часть кода, выбранного из запоминаюшего устройства 7 по выделенному адресу, поступает на реверсивный счетчик
9 и представляет собой обратный код длительности периода < опроса соответствуюшего сигнала, выраженного в числе циклов уст ройс тва. Если результат сравнения предсказываемого и текущего значения сигнала от личается на величину, большую,чем значение выбранной установки, то возбуждается первый выход экстраполятора 4. Это приводит к увеличению содержимого реверсивного счетчика 9, переписи его нового содержимого в запоминеюшее устройство 7 по тому же адресу и включению аналого-цифрового преобразователя.
Возбуждение шины конец преобразователя по окончанию процесса преобразования приводит к перезаписи полученного кода в запоминаюшее устройство 7, а на управляюшем входе. блока 8 появляется сигнал, под дейст вием которого происходит и резапись содержимого реверсивного счетчика 9 в счетчик
12 >соответствуюнеий обработанному сигналу, и производится дальнейший поиск очередного возбужденного информационного входа. Если же сравниваемые сигналы не вышли за заданные пределы, то возбуждается вторая выходная шина экстраполятора, что приводит к уменьшению содержимого реверсивного счет чика 9 на единицу, к передаче нового значения запоминаюшего устройства 7 и возбуждению управляюшего входа блока 8. Далее процесс совпадает с описанным уже ранее, По окончании просмотра всех информациое+ный входов блок 8 выделения заявок возбуждает выход окончание цикла, и содержимое всех счетчиков 12 увеличивается на единицу и переходит к новому циклу опроса входов.
Ф ормула изобрете ни я
Аналого-цифровой преобразователь, содержаший коммутатор, соединенн ей с первым входом экстраполятора и через преобразователь аналоЕ -код с буферной памятью н Входом запоминающего устройства, выход которого через регистр и цифрсаееалоговый преобразователь подключен к второму Входу экстраполятора, О т л и ч а ю ш н Й с я тем, что, с целью повышения пропускной способности, в него введены реверснвный счетчик, два элемента сборки, блок выделения заявок и по Одному счетчику и элементу совпадения на каждый ВхОднОЙ каняеер причем Выходъ! ре» версивного счетчика через мец нстральные шнНЫ ПОДКЛЮЧОНЫ К ВХОДаМ СЧЕТЧИКОВ Н СООЕ
57766 7 ующими входами всех счетчиков
Составитель ll, Голубович
Техрец М. Кепемеш Корректор C. 1 арасиняк
Редактор Н. Данилович
Заказ 4282/9 Тираж 1065 П олписное
Ш1ИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, ?K-35, Раушская наб., д. 4/5
Фили«л ill ill Иатент, г. Ужгород, ул. Ироектная, 4 ветствуюшим входам запоминаюшего устройст ва, выходы счетчиков через соответствуюшие г элементы совпадений соединены с информационными входами блока выделения заявок, управляюший вход которого через первый злеs мент сборки подключен к первому выходу экстраполятора, вычитаюшему входу реверсивного счетчика и к выходу конец преобразования" преобразователя анало код, входы второго элемента сборки подключены о соответственно к второму выходу экстрапо, ятора, суммируюшему входу реверсивного счетчика и к первому выходу экстраполятора, а выход второго элемента сборки соед лен с входом запоминающего устройства, вьм5 ход запоминаюшего устройства подключен к информационным входам реверсивного счетчика, адресный выход блока выделения заявок соединен с адресными входами коммутатора и запоминаюшего устройства, а управ - пиюший выход этого же блока — с соответстИсточники информации, принятые во вни-. мание при экспертизе:
1. Фремка А, В. Телеизмерение. М„Высшая школа 1975, с. 232-234.
2, Авторское свидетельство СССР
hb 259659, кл. Н 03 К 13/02, от
12 ° 12,1969