Распределитель импульсов

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДГТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву— (22) Заявлено 230276(21) 2325633/18-21 с присоединением заявки Я (23) Приоритет(43} Опубликовано 25.1277. Бюллетень Ph 47 (45) Дата опубликования описания 27.1277

Союз Советских

Социалистических

Республик (11) 585603 (51) М, Кл.

Н 03 К 17/56

Гоордаротвеннмй номнтет

Совета тйнннотраа СССР но делам наобретеннй н атнрнтнй (53) УДК

621.382 (088.8) (72) Авторы изобретения

В.В.Соколенко и Е.И.Соколенко

pl) ЗаяантЕЛЬ Таганрогский радиотехнический институт им. В.Д.Калмыкова (54) РАСПРЕДЕЛИТЕЛЬ HMIIVJlbCOB

Изобретение относится к области импульсной техники и может быть использовано в многоканальных системых обработки сигналов.

Известен распределитель импуль- 5 сов, содержащий триггерные ячейки на однопереходных транзисторах, в каждой из которых первая база первого однопереходного транзистора соединена с соответствующим выходом распреде- 10 лителя и через ограничивающий резистор с шиной питания, эмиттер соединен через нагрузочный резистор c èñòî÷íèком входных импульсов (11.

Цель изобретения — повышение стабильности работы распределителя импульсов °

Это достигается тем, что в распределителе импульсов, содержащем триггерные ячейки на однопереходных ф) транзисторах, в каждой из которых первая база первого однопереходного транзистора соединена с соответствующим выходом распределителя и через ограничивающий резистор с шиной пи- Я тания, эмиттер соединен через нагруэочный резистор с источником входных импульсов, в каждой триггерной ячейке вторая база первого однопереходного транзистора соединена с 30 эмнттером и первой базой второго однопереходного транзистора, вторая база которого соединена через KOMlleHcHрующий резистор с второй шиной пита« ния, причем нагрузочный резистор каждой триггерной ячейки имеет тепловую связь с первым однопереходным транзистором данной ячейки и вторым однопереходным транзистором последующей ячейки.

На чертеже показан распределитель импульсов.

Каждая триггерная ячейка распределителя содержит первый однопереходный транзистор 1, первая база которого соединена с ограничивающим резистором 2, эмиттер — c нагрузочным резистором 3, а вторая база - с эмиттером и первой базой второго однопереходного транзистора 4. Вторая база второго однопереходного транзистора соединена с компенсирующим резистором 5.

Напряжение включения одноперехоцных транзисторов 1 выбрано выше, чем напряжение входных сигналов. При отсутствии входных импульсов все триггерные ячейки установлены в нулевое состояние.

585603

При включении за счет внешнего устройства первой триггерной ячейки распределителя ток, протекающий через резистор 3, разогревает резистор и имеющие с ним тепловую связь одноперехьдный транзистор 1 данной ячейки и однопереходный транзистор 4 последующей ячейки.

Повышение температуры однопереходного транзистора 4 приводит к увеличению падения напряжения на его меж- 1О базовом сопротивлении и соответственно к уменьшению падения напряжения на межбазовом,сопротивлении однопереходного транзистора 1, входящего в ту же триггерную ячейку. Э результате это- !6 го напряжение включения однопереходного транзистора 1 уменьшается и становится ниже, чем напряжение входных сигналов, так что приход следующего входного импульса приводит к включению )9 второй триггерной ячейки и появлению сигнала на ее выходе. ток, протекающий,через резистор Э триггерной ячейки, разогревает резис тор и имеющие с ним тепловую связь ев однопереходные транзисторы 1 и 4, так что к приходу следующего входного импульса уменьшается напряжение включения однопереходного транзистора 1 в третьей триггерной ячейке. 30

Формула изобретения

Распределитель импульсов, содержащий тригг рные ячейки на однопереходных транзисторах, в каждой иэ которых первая база первого однопереходного транзистора соединена с соответствую ì выходом распределителя и через ограничивающий резистор, с шиной питания, эмнттер соединен через нагрузочный резистор с источником входных импульсов, отличающийся тем, что, с целью повышения стабильности работы, в каждой триггерной ячейке вторая база первого однопереходнбго транзистора соединена с эмиттером и первой базой второго однопереходного транзистора, вторая база которого соединена через компенсирующий резистор с второй шиной питания, причем нагруэочный резистор каждой триггерной ячейки имеет тепловую связь с первым однопереходным транзистором данной ячейки и вторым однопереходным транзистором последующей ячейки.

Источники информации, принятые во внимание при экспертизе

1. Недолужко И.Г., Сергиенко E.Ô., Однопереходные транзисторы, М., Энергия 1974.

585603

Сост авй тель А. Сулимов

:Техред Н.Андрейчук редактор E.Ãîí÷àð

КоРРектоР С.Ямалова

Заказ 5062/45 Тираж 10 б 5 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4

Распределитель импульсов Распределитель импульсов Распределитель импульсов 

 

Похожие патенты:

Би5лис.?т // 389627

Изобретение относится к синхронной динамической памяти с произвольным доступом

Изобретение относится к электронной технике, конкретно к электронной коммутационной технике, и может быть использовано, например, в устройствах телеметрии и вычислительной техники
Наверх