Устройство для обнаружения потери импульса

 

Союз Советских

Социалистических

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (5l) Дополнительное к авт. свид-ву— к (22) Заявлеио24.02.77 (21) 2458920/18-21 с присоединением заявки № (23) ПриэритетГасу@& рст&ен&вФ к&и&тат

6&&&т& МеееетР&& С6И

&е де&&и ее&брет&ее&

& етеритее (еЗ) Опубликовано 25.08.78.Бюллетень № 3 (45) Дата опубликования описания 14.07.7 (72) Авторы . изобретеыия

Г. Б. Попов и К. К. Волошин

t (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ

ПОТЕРИ ИМПУЛ6СА

Изобретение относится к импульсной технике и может использоваться, например, для обнаружения потери импульсов в последовательностях импульсов..

Известно устройство для контроля по- 5 следовательности импульсов, содержащее триггер, элемент задержки, триггер памяти, логические элементы ИЛИ и логическне енемент И Я.

Недостатками такого устройства являются его сложность и ограниченность функниоиальных воэможностей.

Известно устройство для обнаружения потери ïóààñà, содержащее триггер, вы- 15 ходы которого через кваэиселекторы соединены с первыми входами логических элементов И, вторые входы которых через элемент HE подключены к счетному входу триггера, а выходы. соединены с входа- о ми логического элемента ИЛИ и установочными входами триггера 2 .

Недостатками этого устройства являются его сложность и низкая достоверность результатов работы.

Цель изобретения — повышение достоверности результатов работы при одновременном упрощении устройства, Это достигается тем, что в устройстве для обнаружении потери импульса, содержашее квазиселектор, выход которого подключен к первому входу логического элемента И, и триггер, введен элемент задержки, вход которого объединен со входом квазиселектора и подключен к выходной шине, а выход — к установочному входу триггера, вход сброс которого соединен с выходом элемента И, а выход - со вторым входом элемента И.

На фиг. 1 дана структурная электрическая схема предлагаемого устройства; н на фиг. 2 — временная диаграмма его работы.

Устройство содержит квазиселектор 1, триггер 2, логический элемент И3 и элемент 4 задержки.

Входная шина устройства подключена к входу квазиселектора 1 и непосредственно к установочному входу триггера 2 через элемент 4 задержки. Выходы квазисе621081 з лектора 1 и триггера 2 соединены со входами логического элемента ИЗ,: выход которого подключен к шине сброса триггера 2 и к выходной шине устройства.

В исходном состоянии, когда импульсы на входе устройства отсутствуют, на выходе квазиселектора 1 установлен уровень, логической 1 (см. фиг. 2), на выходе триггера 2 - уровень логического 0 .

В результате этого на выходе логического,элемента ИЗ а следовательно, и на выходе устройства установлен уровень логического 0 .

При поступлении на вход устройства первого импульса контролируемой импульсной последовательности на выходе квази селектора 1 устанавливается уровень логического О, так как квазиселектор переходит в режим изк.ерения временного, интервала между импульсами. При этом логический элемент ИЗ по первому вхо20 ду, подключенному к выходу квазиселектора, запирается; Элемент 4 задержки обеспечивает установку триггера 2 в

1", а следовательно, открывание второго входа логического элемента ИЗ топь25 ко после запирания его первого входа. B результате этого состояние на выходе устройства не изменится. Это состояние будет сохраняться в течение всего времени, пока временной интервал между двумя соседними импульсами в контролируемой последовательности не превысит временной интервал, на измерение которого рассчитан квазиселектор. При превышении этого. Интервала т, е, IIpH пропадании им пульса, на выходе квазиселектора установится уровень логический "1, логический

: элемент ИЗ откроется также по первому входу и на его выходе, а следовательно, на выходе устройства потенпиал изменит- 4 ся с логи: ского 0 на 1". Так как выход логического элемента ИЗ соединен с шиной сброса триггера 2, последний изменит свое еостояние на противоположное и закроет по. второму входу 45 логический элемент ИЗ, на выходе которого, снова установится уровень логического "0".

Устройство оказывается снова в исходном состоянии и готово к работе, сформировав и выдав на свою выходную шину импульс, сигнализирующий о пропадании импульса в контролируемой импульсной последовательности.

Таким образом, соединение входной шины устройства со входом квазиселектора непосредственно и с установочным входом триггера через. элемент задержки, подключение выхода триггера по второму входу логического элемента И и соединение выхода последнего с шиной сброса триггера позволило упростить устройство для обнаружения, потери импульса, отказавшись от использования в устройстве ряда элементов, а также повысить достоверность результатов его работы, исключив возможность. появления сигнала потеI."÷ импульса при включении устройства и отсутствии на его входе импульсной последовательности.

Формула изо бретения

Устройство, для обнаружения потери импульса, содержащее квазиселектор, выход которого подключен к первому входу элемента И, итриггер, отл ичающее с я тем, что, с целью повышения достоверности результатов работы при одновременном упрощении устройства, в него введен эле лент задержки, вход которого объединен со входом квазиселектора и подключен к входной шине, а выход — к установочному входу триггера, вход "сброс" которого соединен с выходом элемента И, а выход — со вторым входом элемента И.

Источники информации,. принятые во внимание при экспертизе:

1. Авторское свидетельство СССР

¹ 337782, кп. 6; 06 Р 11/00, 1972.

2. Авторское свидетельство СССР

N,399057, кл. К 03 К 5/18, 1973.

621081

Вьиод кдазиселевлора

V бы од триера дьиод

И устродсшЮа

Составитель М. Аудринг

Редактор Л. Гребенникова Техред О. Попович Корректор,А. Гриценко

Заказ 4674/51 Тираж 1086 Подписное

UHHHHH Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент, г. Ужгород, ул, Проектнаи, 4

Устройство для обнаружения потери импульса Устройство для обнаружения потери импульса Устройство для обнаружения потери импульса 

 

Похожие патенты:

Изобретение относится к измерительной технике и предназначено для контроля обеспечения режима насыщения транзисторного ключа - основного элемента при разработке высокоэффективной силовой бесконтактной защитно-коммутационной аппаратуры

Изобретение относится к радиотехнике и может быть использовано в устройствах анализа и измерения параметров регулярных импульсных последовательностей

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности и амплитуде

Изобретение относится к импульсной цифровой технике для формирования импульсов требуемой длительности по каждому из трех событий: при включении питания, по сигналу замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или прекращения изменения входных импульсов при разрешении обнаружения

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (при включении питания, по сигналу от замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или “зависания” (прекращения изменения) импульсов входного импульсного сигнала, при разрешении обнаружения) и может быть использовано, например, в качестве устройства для формирования импульсов системного сброса (RESET (RST)) микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с функцией аппаратного сторожевого таймера для перезапуска прикладной программы при “зависании” М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (по фронту сигнала на первом управляющем входе, по нулевому уровню сигнала от замыкающей кнопки с подавлением дребезга при единичном сигнале на первом управляющем входе, при обнаружении пропуска импульса или “зависания” (прекращения изменения) сигнала на импульсном входе при разрешении единичными сигналами на первом и втором управляющих входах), и может быть использовано, например, в качестве формирователя импульсов системного сброса (RESET (RST)) устройства программного управления (УПУ) с энергонезависимым оперативным запоминающим устройством (ОЗУ) обслуживаемой или необслуживаемой микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с поддержкой режима аппаратного сторожевого таймера для перезапуска УПУ при “зависании” прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности, амплитуде и периоду
Наверх