Устройство для контроля цифровых узлов

 

Союз Советских

Социалистических

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ((i) 6438? 6 (61) Дополнительное к авт. свиа-ву № 498619 (22) Заявлено 10. 10. 77 (21) 2566663/18-24 с присоединением заявки №(23) Приоритет

Опубликовано 25.01.79Бюллетень № 3

Дата опубликования описания 28.01.79

2 (51) М, Кл

Я 06 ).= 11/00

Государственный номнтет

СССР по делан изооретоний и открытий (53) УДК 681.325 (088.8) В. К. Бондаренко, B Г. Меркин и А. В. П дковьсквй,.

ХЫЖдД,„ (Ф т1мТГй", - .

ТЕКА - -:йч „

""" "> Т -йл (72) Авторы изобретения (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ УЗЛОВ

1

Изобретение относится к вычислительной технике и может быть использовано для контроля цифровых узлов, устройств вычислительной техники, а также интегральных схем и является усовершенствованием известного устройства, описанного в авт. св. № 498619.

В основном авт. св. № 498619 описано устройство для контроля цифровых узлов, содержащее блок ввода, блок памяти, коммутатор, блок сравнения, блок индикации, блок управления I 1j, Первый выход блока ввода соединен с блоком памяти, выход которого подключен к первому входу блоха сравне; ния и к первому входу блока коммутатора, выходами соединенного с внешними контактами контролируемого узла, второй вход коммутатора соединен с регистром настройки, Второй выход блока ввода соединен с входом блока управления, выходы которого подключены соответственно к управляющим входам блоха ввода, блока памяти, регистра настройки и блока индикапии, соединенного с выходом блока сравнения.

Такое устройство не позволяет контролировать временной промежуток между моментом подачи сигналов на входные контакты коммутационного узла и моментом выдачи сигналов с контролируемого узла.

Целью изобретения является повышение достоверности работы устройства.

Это достигается тем, что в предложенное устройство введен дешифратор режимов, первый вход которого подключен к дополнительному выходу блока управления, второй вход соединен с дополнительным выходом блока ввода, а выход подключен к дополнительному входу блока управления.

На фиг. 1 дана структурная схема предлагаемого устройства; на фиг. 2диаграмма, поясняющая работу устрой, ства.

Устройство содержит блок ввода 1, блок памяти 2, регистр настройки 3, 643876 коммутатор 4, блок сравнения 5, блок индикации 6, блок управления 7, проверяемый блок 8, дешифратор режимов 9.

Блок ввода 1 предназначен для ввода с перфоленты или с долговременного запоминающего устройства тестовой информации, информации о входах (выходах) контактах и командной информации.

Блок памяти 2 служит для хранения и выдачи тестовой информации, регистр настройки 3- для управления коммутатором 4.

Коммутатор 4 передает сигналы на входы проверяемого блока 8. Блок 5 предназначен для сравнения кодов эталонов и стимулов с сигналами на внешних контактах проверяемого узла.

Блок индикации 6 предназначен для индикации результатов контроля при несоответствии кодов индикации, номера элементарного теста и номера контакта, на котором обнаружено несравнение.

Блок управления 7 организует работу всех блоков устройства, т.е. управляет записью информации из блока ввода 1 в блок памяти 2, регистр настройки 3, дешифратор режимов 9 и осуществляет управление однократным и циклическим режимом работы. дешифратор режимов 9 подключен к блоку сравнения 5 для определения моментов выдачи и снятия сигналов «Блокировка записи", он определяет также момент времени, после которого фиксируется результат контроля. Контроль проверяемого узла осуществляется с помощью тестов, включающих в себя стимулы и эталоны. Стимулы-совокупность сигналов, одновременно подаваемых на входные контакты, эталоны - совокупность сигналов, которые должны появиться на выходах исправного узла при подаче на era входы стимулов.

Устройство работает следующим образом.

По сигналам управления с блока 7 командная информация из блока ввода

1 поступает в блок управления и вклю» чает команды "Начало", "Запись 1", Запись 2", Запись 3", "Проверка". По команде «Начало« все блоки устройства устанавливаются в исходное состояние.

При этом дешифратор режимов 9 выдает сигнал "Блокировка записи", запрещающий запись в блок сравнения 5 сигналов с контролируемых контактов. По команде "Запись 1" в регистр настройки 3 записывается информация о вход ных контактах проверяемого узла.

По команде "Запись 2" тестовая информация записывается в блок 2, по команде "Запись 3" — в дешифратор ре-. жимов 9, По команде "Проверка" íà-zнается отсчет времени 1 (см. фиг. 2) до снятия сигнала 4 "Блокировка записи" (время определяется кодом„записанным в дешифратор режимов 9 и произ1 водится считывание информации из блс ка 2, очередной элементарный тест поступает на первые входы коммутатора 4, который выделяет стимулы из элементарного теста и подает их на входы проверяемого узла. Работой коммутатора 4 управляет регистр настройки 3, в котором хранится информация о входных контактах проверяемогс узла. Одновременно элементарный тест поступает на первый регистр блока 5. После того как дешифратор режимов 9 снимает сигнал

"Блокировка записи", стимулы, выделенHbIc коммутатором из элементарного теста, вместе с сигналами с выходных контактов проверяемого узла могут запом— ниться на втором регистре блока 5, Через промежуток времени (см. фиг.2)

Ç0 дешифратор режимов в зависймости от записанного кода выдает сигнал "Конец счета", данный сигнал поступает в блок управления 7, который вырабатывает сигналы опроса блока 5 и осуществляет

3s фиксацию результатов контроля на блоке 6.

В однократном режиме работы элементарные тесты на вход проверяемого узла подаются однократно, в циклическом по режиме любая группа элементарных тестов циклически подается на входы проверяемого узла.

В зависимости от записанного кода в дешифратор режимов 9 можно изме4S нять момент снятия сигнала, «Блокировка записи" и относительно этого сигнала момент выдачи сигнала "Конец счета".

Таким образом, использование пред50 ложенного устройства позволяет проверить не только наличие сигналов, но и правильность временного положения сигналов с контролируемого контакта.

Формула изобретения

Устройство для контроля цифровых узлов по авт. св. № 498619, о т л и—

643876 фиг. 1

Составитель Н. Быкова

Техред И. Асталош КорректорС. Шекмар

Редактор Т. Фадеева

Заказ 8022/44 Тираж 779 Подписное

11НИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж 35, Раушская наб., д. 4/5

Филиал ППП "Патент", r. "жгород, ул. Проектная, 4 ч а ю щ е е с я тем, что, с целью повышения достоверности работы устройства, в него введен дешифратор режимов, причем первый вход дешифратора режимов подключен к дополнительному выхо- 5 ду блока управления, второй вход дешифратора режимов соединен с дополнительным выходом блока ввода, выход дешифратора режимов подключен к дополнительному входу блока управления.

Источники информации, принятые во внимание при экспертизе.

1. Авторское свидетельство СССР № 498619, М. Кл . Cj 06 F 11/00, 1966.

Устройство для контроля цифровых узлов Устройство для контроля цифровых узлов Устройство для контроля цифровых узлов 

 

Похожие патенты:

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам для контроля электрического монтажа

Изобретение относится к вычислительной технике и автоматике и может быть использовано при построении средств контроля и диагностирования дискретных блоков радиоэлектронной аппаратуры

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам для контроля электрического монтажа

Изобретение относится к вычислительной технике

Изобретение относится к области испытания и контроля цифровых полупроводниковых интегральных микросхем (ИС) и может быть использовано в сборочном производстве электронных средств при входном контроле показателей радиационной стойкости ИС, содержащих запоминающие устройства (ЗУ)

Изобретение относится к ремонтному обслуживанию персональных компьютеров, а именно к диагностике работоспособности аппаратных средств и программного обеспечения

Изобретение относится к контрольно-измерительной технике и может быть использовано для обнаружения и указания места потенциально неисправного устройства, входящего в состав цифрового блока

Изобретение относится к области диагностики технических систем и может быть использовано при диагностике состояния технических систем различной степени сложности

Изобретение относится к средствам тестирования взаимосвязанных больших интегральных микросхем (БИС) на уровне плат в реальных условиях эксплуатации
Наверх