Селектор импульсов по длительности

 

па! Вч к ТФФ! о 4н

" л:АН

6,Qëиоты: a ц

Б

6452еб

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Соеетских

Социалистических

Республик (61) Дополнительвое к авт. свирид-ву— (22) Заявлено 67.02.77 (21) 2449533/18-21 (51) М.Кл. Н 03 К 5)18 с лрисоединением заявки №вЂ” (23) Приоритет—

Государстеенный комитет по делам изобретений и открытий (43) Опубликовано 30.01.79. Бюллетень № 4 (53) УДК 621.374.33 (088.8) (45) Дата опубликования описания 15.03.79 (72) Авторы изобретения В. В. Замятин, В. В. Алферов, М. Я. Чмир и А. A. Цырульник - <;,!., (71) Заявитель Тульский политехнический институт (54) СЕЛЕКТОР ИМПУЛЬСОВ ПО ДЛИТЕЛЬНОСТИ

Селектор относится к импульсной технике и может быть использован в вычислительной технике и телемеханике.

Известно устройство для селекции импульсов по длительности, содержащее генератор полустроба, триггер, элемент ИЛИ и собственно селектор (.1). Не обладая достаточным быстродействием, эта схема тем не менее относительно 1сложна.

Наиболее близкий к изобретению по технической сущности селектор содержит триггер, счетчик импульсов, линию задержки, элемент И и ключи. Первый вход элемента

И соединен с выходом линии задержки, а второй — с входом линии задержки. Вход линии задержки подключен через последовательно соединенные триггер, ключи и счетчик импульсов к третьему входу элемента

И, причем управляющий вход первого ключа и счетный вход триггера подключены к входу линии задержки, а управляющий вход второго ключа и вход обнуления триггера— к выходу линии задержки (21.

Не обеспечивая полного исключения ложных сигналов на выходе, когда период следования входных импульсов меньше порога селекции (для селектора максимальной длительности), данный селектор сложен по структуре. Кроме того, при определенных параметрах импульсного потока возможны совпадения сигналов на входе обнуления триггера и его счетном входе, что снижает надежность селекции.

Цсль изобретения — повышение надеж5 ности селекции импульсов.

Поставленная цель достигается тем, что в селектор введены одновибраторы, вход первого из них подключен к входу линии задержки, выход — к третьему входу элемента И и входу второго одновибратора, выходом подсоединенного к четвертому входу элемента И, пятый вход которой подключен к выходу триггера.

На чертеже представлена структурная электрическая схема селектора импульсов по длительности.

Она содержит линию 1 задержки, триггер 2, элемент И 8, одновибраторы 4 и 5.

Вход линии 1 задержки соединен с нулевым входом триггера 2, первым входом элемента И 8 и с входом первого одновибратора 4.

К выходу линии 1 задержки подключены единичный вход триггера 2 и второй вход

25 элемента И 8, выход триггера 2 — к пятому входу элемента И 8. Нулевой выход первого одновибратора 4 подключен к входу второго одновибратора 5 и к третьему входу элемен. та И 8, нулевой выход одновибратора 5—

ЗО к четвертому входу элемента И 8.

1ь °

-fI i. в

645256 выл. сел. — и сел.

Ф ор мула изобретения

СССР

CCRC P

Составитель Я. Трифонов

Техред Н. Строганова

Корректор С. Файн

Редактор И. Грузова

Заказ 1139/29 Изд. № f20 Тираж 1059 Подписное

НПО Г осударственного комитета СССР по делам изобретений и открытий

113035, Москва Ж-35, Раушскаи наб., д. 4/5

Тйп. Марьи. фил. пред. «Патент»

Селектор р а ботает следующим о бр аз ом.

Поток селектируемых импульсов поступает на вход линии 1 задержки. Время задержки в линии выбирается равным порогу селекции т„,. Если длительность приходящего импульса ти больше порога селекции то на выходе селектора выдается импульс длительностью т в, и,, причем

Задним фронтом входного импульса триггер 2 переводится в нулевое состояние, а одновибратор 4 — в неустойчивое состояние. Тем самым триггер 2 и одновибратор 4 снимают разрешающие сигналы на своих входах элемента И 8. Окончание импульса на входе линии 1 задержки снимает также разрешающий сигнал с первого входа элемента И 8.

Импульсы с выхода линии 1 задержки поступают на единичный вход триггера 2 и второй вход элемента И 8. По окончании импульса с выхода линии задержки триггер подает разрешающий сигнал на третий вход элемента И 3, приводя схему в исходное положение. Кроме этого, окончание импульса снимает разрешающий сигнал с второго входа элемента И 3.

Цепочка одновибратора 4, 5 обеспечивает выдачу непрерывного запрещающего сигнала в случае, если период повторения входных импульсов не менее половины порога селекции. Окончанием импульса первого одновибратора 4 запускается второй одновибратор Б, а первый в это время готов к

4 новому запуску, поэтому приход нового импульса вызывает срабатывание первого одновибратора;

Предлагаемый селектор выгодно отличается от известных простотой схемной реализации при высокой надежности селекции импульсов. Кроме того, ошибка )селектирования может быть также сколь угодно малой и ограничивается лишь быстродействием элементов схемы.

Селектор импульсов по длительности, со15 держащий линию задержки, триггер и элемент И, первый вход которого соединен с входом линии задержки и нулевым входом триггера, второй — с выходом линии задержки и единичным входом триггера, о т20 л и ч а ю щи и ся тем, что, с целью повышения надежности селекции импульсов, в него введены одновибраторы, вход первого из которых подключен к входу линии задержки, выход — к третьему входу элемен25 та И и входу второго одновибратора, выход которого подключен к четвертому входу элемента И, пятый вход которого подключен к выходу триггера.

30 Источники информации, принятые во внимание при экспертизе:

1; Авторское свидетелыство № 411617, кл. Н 03 К 5/18, 1972.

35 2. Авторское свидетельство № 440780, кл, Н 03 К 5/:18, 1972.

Селектор импульсов по длительности Селектор импульсов по длительности 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электротехнике и импульсной технике и может быть использовано для получения инфранизкочастотных импульсов, необходимых в цепях управления импульсной работой различных объектов железнодорожной автоматики, формируемых релейно-контактными узлами

Изобретение относится к оборудованию систем автоматизации научных исследований в ядерной физике и смежных областях и может использоваться для измерения интенсивности импульсных сигналов, статистически распределенных во времени

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к области формирования и генерирования пучков заряженных частиц и может быть использовано в катодолюминесцентном анализе вещества, плазмохимии, квантовой электронике и т.д
Изобретение относится к области формирования и генерирования пучков заряженных частиц и может быть использовано в катодолюминесцентном анализе вещества, плазмохимии, квантовой электронике и т.д

Изобретение относится к импульсной цифровой технике

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (по фронту сигнала на первом управляющем входе, по нулевому уровню сигнала от замыкающей кнопки с подавлением дребезга при единичном сигнале на первом управляющем входе, при обнаружении пропуска импульса или “зависания” (прекращения изменения) сигнала на импульсном входе при разрешении единичными сигналами на первом и втором управляющих входах), и может быть использовано, например, в качестве формирователя импульсов системного сброса (RESET (RST)) устройства программного управления (УПУ) с энергонезависимым оперативным запоминающим устройством (ОЗУ) обслуживаемой или необслуживаемой микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с поддержкой режима аппаратного сторожевого таймера для перезапуска УПУ при “зависании” прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности
Наверх