Устройство обнаружения ошибок при приеме псевдотроичного сигнала

 

Оп ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

< 658758 (61 ) Дополнительное к авт. свид-ву— (22) Заявлено 29.12.77. (21) 2562234/18-09 с присоединением заявки №вЂ” (23) Приоритет—

Опубликовано 25.04,79. Бюллетень № 15 (51

H04 L1/!0

Государственный комитет ссср оо делам нзобретеннй н открытий (53) УДК 621.394.

° .147 (088.8) Дата опубликования описания 88.04 . 1У (72) Авторы изобретения

В. И, Бакулин и А. И. Гречушников (71) Заявитель (54} УСТРОЙСТВО ОБНАРУЖЕНИЯ ОШИБОК ПРИ ПРИЕМЕ

ПСЕВДОТРОИЧНОГО СИГНАЛА

Изобретение относится к электросвязи и может использоваться в аппаратуре передачи данных с применением псевдотроичного кодирования.

Известно устройство обнаружения ошибок при приеме псевдотроичного сигнала, содержащее последовательно соединенные решающий блок, первый элемент И и первый элемент ИЛИ, второй вход которого через второй элемент И соединен с вторым выходом решающего блока, первый выход которого подключен к первому входу второго элемента ИЛИ, а также регистр сдвига, выход которого подключен к второму входу первого элемента И и входу элемента НЕ, выход которого подключен к второму входу второго элемента И (1).

Однако это устройство имеет недостаточную точность обнаружения и сложную практическую реализацию.

Цель изобретения — повышение точности обнаружения ошибок при одновременном упрощении устройства.

Для этого в устройство обнаружения ошибок при приеме псевдотроичного сигнала, содержа шее последовательно соединенные решающий блок, первый элемент И и первый элемент ИЛИ; второй вход которого через второй элемент И соединен с вторым выходом решающего блока, первый выход которого подключен к первому входу второго элемента ИЛИ, а также регистр сдвига, выход которого подключен к второму входу первого элемента И и входу элемента НЕ, выход которого подключен к второму входу второго элемента И, введен элемент НЕТ, при .этом второй выход решающего блока через элемент НЕТ подключен к второму входу второго элемента ИЛИ, выход которого подключен к входу регистра сдвига, выход которого подключен к второму входу элемента НЕТ. т5 На чертеже приведена структурная электрическая схема предлагаемого устройства.

Оно содержит решающий блок 1, элементы И 2, 3 элементы ИЛИ 4, 5, регистр сдвига 6, элемент HE 7, элемент НЕТ 8.

Устройство работает следующим образом.

Посылки, формируемые решающим блоком и соответствующие уровням «-+ !», циркулируют в цепи. элемент ИЛИ 5

658758

Формула изобретения

Составитель А. Меньшикова

ТехредО. Луговая Корректор М. Пожо

Тираж 774 Подписное

Редактор H. Хлудова

Заказ 2080/55

ЦНИИПИ Государственного комитета СССР по делам изобретений и откр ьпий

1 l 3035, Москва, Ж-35, Раушская наб., д. 4/Б

Филиал ППП «Патент>, г. Ужгород, ул. Проектная, 4

3 регистр сдвига 6 — элемент 1-1ЕТ 8, элемент ИЛИ 5. Циркуляция «- -1» в этой цепи прекращается, когда на вход Запрет элемента HET 8 поступают посылки, формируемые решающим блоком 1 и соответствующие уровням « — 1» троичного сигнала. При совпадении посылок, соответствующих уровням «-+ 1», с посылками, снимаемыми с выхода регистра сдвига 6, элемент И 2 выдает одну из составляющих сигнала ошибки. Другая составляющая сиг- нала ошибки, формируемого элементом ИЛИ, -4,получается. в результате проверки совпадения посылок, соответствующих уровням

«-1» троичного сигнала, с посылками, полученными в результате инвертирования элементом HE 7 сигнала, имеющего место на выходе регистра сдвига 6. Анализ работы устройства показывает, что при одиночных ошибках типа: каждому переходу передаваемого уровня «+ 1» в принимаемый уровень «О», «-1» — в «0», «О» — в «+1» и «О»в «-1», на выходе устройства обнаружения ошибок сответствует индикация ошибки (без ее размножения) с появлением первого экстремального уровня троичного сигнала через соответствующее число тактов задержки. Однако при одиночных ошибках типа: на каждый переход передаваемого уровня « + 1» в принимаемый уровень «-1» и наоборот — устройство обнаружения ошибок выдает две посылки сигнала ошибки (т.е. удвоение ошибки), хотя подобные переходы при приеме псевдотроичного сигнала не приводят к искажению принимаемой информации.

Предлагаемое устройство обладает следующими преимуществами в изобретении исключены сумматор по модулю два, один

4 из элементов HE и один из элементов сдвигающих регистров, в связи с чем упрощается практическая реализация устройства обнаружения ошибок. Однако для достижения поставленной цели введен элемент HFT.

Устройство обнаружения ошибок при приеме псевдотроичного сигнала, содержащее

40: последовательно соединенные решающий блок, первый элемент И и первый элемент

ИЛИ, второй вход которого через второи элемент И соединен с вторым выходом решающего блока, первый выход которого подключен к первому входу второго элемента

ИЛИ, а также регистр сдвига, выход которого подключен к второму входу первого элемента И и входу элемента НЕ, выход которого подключен к второму входу второго элемента И, отличающееся тем, что, с целью о повышения точности обнаружения ошибок при одновременном упрощении устройства, введен элемент НЕТ, при этом второй выход решающего блока через элемент HET подключен к второму входу второго элемента

ИЛИ, выход которого подключен к входу

И регистра сдвига, выход которого подключе> к второму входу элемента HET.

Источники информации, принятые во внимание при экспертизе

1. Калмыков Б. П. Исследование устройств преобразования сигналов с корреляционными связями для передачи данных по широкополосным каналам (кандидатская диссертация). Л., ЛЭИС, 1974, рис. 2.10,3.9.

Устройство обнаружения ошибок при приеме псевдотроичного сигнала Устройство обнаружения ошибок при приеме псевдотроичного сигнала 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может найти применение при построении аппаратуры передачи и обработки цифровой информации, в устройствах декодирования кода Рида Соломона (далее РС-кода)

Изобретение относится к системе кодирования и декодирования видеоинформации с осуществлением сжатия и записи цифровых видеоданных путем сжатия последовательности битов из множества непрерывных элементов изображения в соответствии с новой схемой сжатия по длине прогона
Наверх