Частотно-фазовый детектор

 

ОП ИСАНИЕ

ИЗОБРЕТЕ Н ИЯ

К АВТОРСКОМУ СВИДЕТВЛЬСТВУ

1769

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву— (22) Заявлено 21.02.77 (21) 2454321/18-09 с присоединением заявки Мя (23) Приоритет—

Кл. 2

03 К 9/10

Государственный комитет

СССР оо делам изобрвтвний и открытий

Опубликовано 05.05.79. Бюллетень № 17

Дата опубликования описания 15.05.79

К621. .5 (088.8) (72) Автор изобретения

В. А. Беспалько

Институт электроники и вычислительной техники

АН Латвийской ССР (71) Заявитель (54) ЧАСТОТНО-ФАЗОВ Ы И" ДЕТЕКТОР

Изобретение относится к электронной технике и предназначено для цепей с частотнофазовой синхронизацией.

Известен частотно-фазовый детектор, содержащий подключенный к источнику входного сигнала первый J — К-триггер и соединенные последовательно с ним первые элемент И вЂ” НЕ и генератор тока, подключенный к источнику опорного сигнала, второй

J — К-триггер и соединенные последовательно с ним вторые элемент И вЂ” НЕ и генератор тока, запоминающий конденсатор, подключенный к выходам обоих генераторов тока и третий элемент И вЂ” НЕ, входы которого подключены к прямым выходам первого и второго 7 — К-триггеров соответственно, а выход соединен с вторыми входами первого и вторрго элементов И вЂ” НЕ и с R-входами обоих 3 — К-триггеров (1).

Однако точность и быстродействие в таком детекторе невелики.

Цель изобретения — повышение точности и быстродействия устройства.

Для этого в частотно-фазовый детектор, содержащий подключенный к источнику входного сигнала первый 3 — К-триггер и соединенные последовательно с ним первые эле2 мент И вЂ” НЕ и генератор тока, подключенный к источнику опорного сигнала Второй

3 — К-триггер и соединенные последовательно с ним вторые элемент И вЂ” НЕ и генератор тока, запоминающий конденсатор, подключенный к выходам обоих генераторов тока и третий элемент И вЂ” НЕ, входы которого подключены к прямым выходам первого и второго 3 — К-триггеров соответственно, а выход соединен с вторыми входами первого и второго элементов И вЂ” НЕ и с R-входами обоих 3 — К-триггеров, введены четвертый элемент И вЂ” НЕ, третий и четвертый генераторы тока и два D-триггера, С-входы которых через элементь! НЕ подключены к источнику входного и опорного сигналов соответственно, D — входы подключены соответственно к выходам первого и второго

3 — К-триггеров, входы третьего генератора тока и один из входов четвертого элемента

И вЂ” НЕ подключены к прямому выходу первого D-триггера, вход четвертого генерато20 ра тока и второй вход четвертого элемента

И вЂ” НЕ подключены к прямому выходу второго D-триггера, выход четвертого элемента

И вЂ” НЕ соединен с R-входами D-триггеров, а выходы третьего и четвертого генераторов

3 661769

45

55 тока подключены к запоминающему конденсатору, инверсный выход первого D-триггера подключен к его S-входу и к третьему входу второго элемента И вЂ” НЕ, инверсный выход второго D — триггера подключен к его S входу и к третьему входу первого элемента И вЂ” НЕ, вход 3 первого J — К— триггера соединен с входом К второго 3 — К триггера, вход J второго J — К вЂ” триггера соединен с входом К первого J — К вЂ” триггера, а инверсные выходы и другие J — входы этих триггеров соединены перекрестными связями.

На чертеже .представлена структурная электрическая схема частотно-фазового детектора.

Частотно-фазовый детектор содержит первый и второй 3 — К-триггеры 1, 2, первый и второй элементы И вЂ” НЕ 3, 4, первый и второй генераторы 5, 6 тока, третий элемент

И вЂ” НЕ 7, третий и четвертый генераторы 8, 9 тока, четвертый элемент И вЂ” НЕ 10, первый и второй, D-триггеры 11, 12, запоминающий конденсатор 13 и элементы HE 14, 15.

Устройство работает следующим образом.

Если сигналы, действующие по входам устройства, имеют разную частоту (режим рассогласования частот), то в этом случае по входу, частота на котором выше, пойдет два импульса подряд. Первый из этих импульсов установит соответствующий J — Ктриггер, например 1, в состояние логической

«1» и тем самым подготовит включение первого D-триггера 11 (т. к. по входу устанавливается состояние логической «1») . Второй импульс переписывает состояние D-входа на выход D-триггера 11, при этом благодаря наличию соединения S входа с инверсным выходом D-триггер 11 самоблокируется в этом состоянии.

Инверсный выход D-триггера 11 (лотический О) обеспечивает блокировку элемента И вЂ” HE 4, а прямой выход (логическая

«1») включает третий генератор 8 тока и следовательно обеспечивает непрерывное и однонаправленное изменение напряжения на запоминающем конденсаторе 13. Это напряжение при работе устройства в замкнутом кольце системы фазовой автоподстройки частоты (ФАПЧ) должно управлять частотой подстраиваемого генератора в сторону компенсации частотного рассогласования по входам частотно-фазового детектора. Процесс компенсации будет продолжаться до момента появления двух импульсов подряд по другому входу частотно-фазового детектора (частотная перекомпенсация); так как при этом произойдет установление в состояние логической «1» D-триггера 12, то на входах элемента И вЂ” НЕ 10 будут две логические

«1», он срабатывает и возвращает оба Dтриггера 11, 12 в исходное состояние. При этом генератор 8 тока выключается, элемент

И вЂ” HE 4 разблокируется, и через выходные схемы начинают выделяться импульсы, длительность которых соответствует фазовому сдвигу входных сигналов. При частотном рассогласовании другого знака устройство работает аналогично.

Если сигналы на входах устройства имеют одинаковые частоты, но между ними имеется определенный фазовый сдвиг (меняющийся по знаку и величине), то устройство производит определение знака и величины этого фазового рассогласования и в соответствии с этим меняет напряжение на запоминающем конденсаторе 13.

Пусть триггеры 1, 2 и 11, 12 находятся

$$ в соответствии логического «О». При этом входы 3 — К-триггеров 1, 2 разблокированы, и при поступлении отрицательного фронта одного из входных сигналов соответствующий триггер переходит в состояние «1».

Так как при этом на второй вход другого триггера поступает «О», то при воздействии входного сигнала по второму входу происходит только сброс первого триггера (по входу К) в начальное состояние (логический

«О»), а второй триггер своего состояния не меняет. Тем самым на выходе первого триггера происходит выделение сигнала, длитель-. ность которого соответствует фазовому сдвигу входных сигналов, а по другому выходу детектора сигнала вообще не образуется.

В зависиМости от знака фазового рассогласования работает 3 — К-триггер I или 2. Сигналы с инверсных выходов триггеров через разблокированные в этом режиме элементы

3 или 4 управляют генераторами тока 5, 6.

Элемент И вЂ” НЕ 7 в цепи обратной связи работает и обеспечивает устойчивость только в случае одновременного поступления импульсов по выходам частотно-фазового детектора. D-триггеры 11, 12 в этом режиме работы своего состояния, не меняют. Это обусловлено тем, что установка 3 — К-триггера в состояние «1» по входу 3 происходит отрицательным фронтом входного импульса, а перезапись состояния D-входа на выход D-триггера по входу С производится благодаря наличию элементов НЕ 14, 15 от отрицательного фронта входного сигнала и ввиду наличия задержки 3 — К-триггеров, в

D-триггере производится перезапись предыдущего состояния 3 — K-триггера (то есть

«О»), и они все время остаются в состоянии

«Î». Третий и четвертый генераторы тока 8, 9, подключенные к прямым выходам D-триггеров 11, 12 при этом выключены, а элементы И вЂ” НЕ 3, 4, подключенные к инверсным выходам D-,òðèããåðîâ 11, 12, разблокированы. Таким образом, в режиме выделения фазового сдвига работает только один из

3 — К-триггеров 1 или 2 в зависимости от знака фазового рассогласования.

Следует отметить, что по выходам D-триггеров 11 или !2 устройство может быть использовано как компаратор частоты.

661769

Формула изобретения

Состав итель В. Л я к и шев

Редактор Л. Гельфман Техред О. Луговая Корректор A. Власенко

Заказ 2511/64 Тираж 1059 Подписное

ЦНИИПИ Государственного комитета СССР но делам изобретений и открытий

113035, Москва, )К вЂ” 35, Раушская наб., д. 4)5

Филиал П ПП «Патент», г. Ужгород, ул. Проектная, 4

Введение в устройство таких элементов, как два D-триггера, элемента И вЂ” НЕ, двух генераторов тока, а также новых соединений позволяет повысить точность и быстродействие частотно-фазового детеклора.

Частотно-фазовый детектор, содержащий подключенный к источнику входного сигнала первый 3 — К-триггер и соединенные последовательно с ним первые элемент И вЂ” НЕ и генератор тока, подключенный к источнику опорного сигнала второй 3 — К-триггер и соединенные последовательно с ним вторые элемент И вЂ” HE и генератор тока, запоминающий конденсатор, подключенный к выходам обоих генераторов тока, и третий элемент

И вЂ” HE, входы которого подключены к прямым выходам первого и второго 3 — К-триггеров соответственно, а выход соединен с вторыми входами первого и второго элементов И вЂ” HE и с R-входами обоих 3 — Ктриггеров, отличаюи1ийся тем, что, с целью повышения точности и быстродействия, введены четвертый элемент И вЂ” HE, третий и четвертый генераторы тока и два D-триггера, С-входы которых через элементы НЕ подключены к источнику входного и опорного сигналов соответственно, D-входы подключены соответственно к выходам первого и второго 3 — К-триггеров, входы третьего

3 генер ора тока и один из входов четвертого элемента И вЂ” НЕ подключены к прямому выходу первого D-триггера, вход четвертого генератора тока и второй вход четвертого элемента И вЂ” НЕ подключены к прямому выходу второго D-триггера, выход четвертого элемента И вЂ” НЕ соединен с R-входами Dтриггеров, а выходы третьего и четвертого генераторов тока подключены к запоминающему конденсатору, инверсный выход первсго D-триггера подключен к его S-входу и

15 к третьему входу второго элемента И вЂ” HE, инверсный выход второго D-триггера подключен к его S-входу и к третьему входу первого элемента И вЂ” НЕ, вход 3 первого

3--К-триггера соединен с входом К второго 3- — К-триггера, вход 3 второго 3 — К-триг20 гера соединен с входом К первого J — К— триггера, а инверсные выходы и другие 3— входы этих триггеров соединены перекрестными связями.

Источники информации, принятые во внимание при экспертизе !. Патент США № 3714463, кл. 328 — 133, 1973.

Частотно-фазовый детектор Частотно-фазовый детектор Частотно-фазовый детектор 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в системах передачи и приема цифровой информации с частотнофазовым представлением информации

Изобретение относится к импульсной технике и может быть использовано в системах частотно-фазовой автоподстройки частоты

Изобретение относится к радиотехнике и мбжетбыть использовано в качестве высокоэффективного генератора большой и средней мощности в радиопередающих устройствах , преобразователях напряжения и т.д Цель изобретения - повышение надежности ключевого генератора при повышении КПД Генератор содержит возбудитель 1, ключевые элементы 2 1-24, конденсаторы 3-6 и выходной трансформатор 7
Наверх