Декадный счетчик

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистицеских

Реслуфлик (п)661820

-г 1; с (f ,; < с- ."»с» .,««) » «1тс, К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву— (22) Заявлено 28.12.76 (21) 2435197/18-21 с присоединением заявки №вЂ” (23) Приоритет— (51) М. Кл .

Н 03 К 29/00

Государственный комитет

СССР ае делам нзобретенкй и еткрытнй

Опубликовано 05.05.79. Бюллетень № 17 (53) УДК 621.374..32 (088.8) Дата опубликования описания 07.05.79. (72) Авторы изобретения

А. Л. Гуртовцев, А. Ф. Петренко и В. П. Чапенко

Институт электроники и вычислительной техники

АН Латвийской CCP (71) Заявитель (54) ДЕКАДНЫИ СЧЕТЧИК

Изобретение относится к области импульсной техники и может быть использовано для счета, деления и распределения сигналов в различных цифровых вычислительных и измерительных устройствах, в частности в частотомерах, в устройствах цифро- 5 вой индикации.

Известны счетчики, содержащие многоустойчивый элемент, триггеры и дешифратор (1) .

Недостатком такого счетчика являются сравнительно высокие затраты оборудования при низкой достоверности функционироания.

Известен также декадный счетчик, содержащий дешифратор, элемент с пятью устойчивыми состояниями и шестью входами, выходы которого соединены с входами дешифратора (2) .

Недостатком известного декадного счетчика является относительно низкая достоверность функционирования.

Целью изобретения является повышение достоверности функционирования.

Поставленная цель достигается тем, что в декадный счетчик, содержащий дешифратор, элемент с пятью устойчивыми состояниями и шестью входами, выходы которого соединены с входами дешифратора, и триггер, дополнительно введены две группы логических элементов ИЛИ-НЕ, по шесть элементов ИЛИ-НЕ в каждой группе, причем выходы первого и второго элементов ИЛИ-НЕ первой группы соединены соотвественно с S и К входами триггера, которые соединены соответственно с первым и вторым входами элемента с пятью устойчивыми состояниями, выход первого элемента ИЛИ-НЕ первой группы соединен также с первыми входами второго и третьего элементов ИЛИ-НЕ той же группы, выход второго элемента ИЛИ-НЕ первой группы соединен с первым входом первого элемента ИЛИ-НЕ первой группы и вторым входом третьего элемента ИЛИ-НЕ первой группы, выходы третьего, четвертого, пятого и шестого элементов ИЛИ-НЕ первой группы соединены соответственно с третьим, четвертым, пятым и шестым входами элемента с пятью устойчивыми состояниями, первые входы четвертого, пятого и шестого элементов ИЛИ-НЕ первой группы соединены с выходами соответственнб третьего, четвертого и пятого элементов

ИЛИ-НЕ первой группы, вспомогательные входы каждого из элементов ИЛИ-НЕ пер3 вой группы соединены соответственно с выходом элемента. ИЛИ-НЕ того номера из второй группы, вспомогательный вход которого соединен с выходом элемента ИЛИ-НЕ того же номера первой группы, дополнительные входы элементов ИЛИ-HE первой группы соединены с входом декадното счетчика, вход первого элемента ИЛИ-ЙЕ второй группы соединен с первым выходом дешифратора, второй выход которого сбединен с входом второго элемента ИЛИ-НЕ второй группы, входы третьего элемента ИЛИ-НЕ второй группы соединены с третьим и четвертым выходами дешифратора, пятый и шестой выходы которого соединены с входами четвертого элемента ИЛИ-НЕ второй группы, входы пятого элемента ИЛИ-НЕ второй группы соединены с седьмым и восьмым выходами дешифратора, девятый и десятый выходы которого соединени с входами шестого элемента ИЛИ-НЕ второй группы, а выходы триггера соединены с дополнительными входами дешифратора, выход шестого элемента ИЛИ-HE первой группы соединен со вторыми входами первого и второго элементов ИЛИ-НЕ первой группы.

Структурная схема декадного Счетчика показана на чертеже.

Декадный с етчйк содержит - элемент 1 с пятью устойчивыми состояниями и шестью входами, выходы которого соединены с входами дешифратора 2, и триггер 3, две группы

4 и 5 логических элементов ИЛИ-НЕ по шесть элементов ИЛИ-НЕ 6 — 11 и 12 — 17 в каждой груйпе, причем выходы первого 6 и второго 7 элементов ИЛИ-НЕ первой группы 4 соединены с входами соответственно

S u R триггера 3, которые соединены соответственно с первым и вторым входами элемента 1 с пятью устойчивыми состояниями, выход первого элемента ИЛИ-НЕ 6 первой группы соединен также с первыми входами второго 7 и третьего 8 элементов ИЛИ-НЕ той же группы, выход второго элемента ИЛИ

-НЕ 7 первой группы соединен с первым входом первого элемента ИЛИ-НЕ 6 первой группы и вторым входом третьего элемента

ИЛИ-НЕ 8 первой группы, выходы третьего 8 четвертого 9, пятого 10 и шестого 11 элементов ИЛИ-НЕ первой группы соединены соответственно с третьим, четвертым, пятым и шестым входами элемента 1 с пятью устойчивыми состояниями, первые входы четвертого 9, пятого 10 и шестого 11 элементов

ИЛИ-НЕ первой группы соединены с выходами соответственно третьего 8, четвертого 9 и пятого 10 элементов ИЛИ-НЕ первой группы, вспомогательные входы каждого из элементов ИЛИ-НЕ первой группы 4 соединены соответственно с выходом элемента ИЛИ-НЕ того номера из второй группы 5, вспомогательный вход которого соединен с выходом элемента ИЛИ-НЕ того же номера первой группы 4, дополнительные входы элементов ИЛИ-НЕ первой группы 4 соединены с входом 18 декадного счетчика, вход первого элемента ИЛИ-НЕ 12 второй группы 5 соединен с первым выходом дешифратора 2, второй выход которого соединен с входом второго элемента ИЛИ-НЕ 13 второй группы, входы третьего элемента

ИЛИ-НЕ 14 второй группы соединены с третьим и четвертым выходами дешифратора 2, пятый и шестой выходы которого соединены с входами четвертого элемента ИЛИ-НЕ 15 второй группы, входы пятого элемента ИЛИз0 НЕ 16 второй группы соединены с седьмым и восьмым выходами дешифратора 2, девятый и десятый выходы которого соединены с входами шестого элемента ИЛИ-HE 17 второй группы, а выходы триггера 3 соединены с дополнительными входами дешифратора 2, выход шестого элемента ИЛИ-НЕ 11 первой группы соединен со вторыми входами первого 6 и второго 7 элементов ИЛИ-НЕ первой группы.

Дешифратор реализует на своих выходах

40 19 — 23 — функции ИЛИ-НЕ соответственно от аргументов, заданных таблицей.

661820

1 1

1 1

1 1 1

1 1 1

23

1 1

1 1

1 1

1 1

1 1 1

1 1 1 где Q< и (,) — прямой и инверсный выходы триггера 3;

Qg — Qg — выходы элемента 1 с пятью устойчивыми состояниями.

Когда в исходном состоянии триггер 3 зО находится в нулевом состоянии (на прямом выходе присутствует низкий потенциал, а на инверсном выходе — высокий потенциал), элемент 1 в первом состоянии, которому соответствует выходной код 1! 000 и на счетном входе 18 присутствует единица (высокий потенциал), на выходе элементов 6 — 16 присутствует нуль (низкий потенциал), ца выходах дешифратора 2 нуль, за исключением выхода 21. Эта единица устанавливает нуль на выходе элемента 14. На входах элементов 12, 13, 15, 16, 17 все сигналы равны нулю, и поэтому на их выходах— единицы. Таким образом определены значения всех сигналов в схеме устройства в исходный момент времени. При изменении счетного сигнала на входе 18 из единицы 45 в нуль появляется единица только на выходе элемента 8, ибо на входах элементов 6, 7, 9, 10, 11 присутствует единица соответственно с выходов элементов 12, 13, 15, 16, 17.

Единица на выходе элемента 8 производит в схеме следующие действия: во-первых, по50 ступая на входы элементов 9 и 14, блокирует последующие возможные изменения сигналов на их выходах, во-вторых, изменяет состояние элемента 1 (11000) — (01100).

Далее изменяется значение сигнала HB вы- у ходах 21 и 23 соответственно из единицы в нуль и из нуля в единицу. При этом значение сигнала на выходе элемента 14 сохраняется (из-за действия единицы с выхода элемента 8), а значение сигнала на выходе элемента 15 изменяется из .единицы в нуль. Это не влияет на значение выходного сигнала элемента 9 (элемент заблокирован единицей с выхода элемента 8) . В таком состоянии устройство остается до окончания импульса на входе 18. При изменении сигнала на входе !8 из нуля в единицу устанавливается нуль на выходе элемента 8 (и поддерживается нуль на выходах элементов.

6, 7, 9, 10, 11), что разрешает срабатывание элемента 14, на его выходе появляется единица. В таком состоянии устройство остается до очередного изменения сигнала на входе 18 из единицы в нуль. По этому изменению срабатывает элемент 9 и единица нз его выходе производит действия в схеме, подобные рассмотренным выше. Далее устройство работает аналогичным образом: второй импульс устанавливает элемент 1 в состояние (00100), третий — (00011), четвертый — (10001), пятый импульс устанавливает единицу на выходе элемента 6. При этом элемент 1 изменяет свое состояние (10001) — (11000), а триггер 3 перебрасывается из нуля в единицу (единица появляется на прямом выходе триггера 3) . Единица на выходе элемента 6 блокирует изменение сигналов на выходах элементов 12, 7 и 8 во время переходного процесса в схеме, шестой импульс устанавливает состояние элемента 1 (01100), седьмой — (00110), восьмой — (00011), девятый — (10001), десятый импульс устанавливает единицу на выходе элемента 7. При этом элемент 1 изменяет свое состояние (10001) — (11000), а триггер 3 возвращается из единицы в нуль.

661820

Составитель О. Скворцов

Редактор В. Фельдман Техред О. Луговая Корректор Г. Назарова

Заказ 2513 66. Тираж 1059 Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Филиал П П П «Патент», г. Ужгород, ул. Проектная, 4

По окончании десятого импульса в схеме имеется первоначальное распределение сиг налов.

На выходах дешифратора формируются потенциальные сигналы, используемые для 5 индикации знаков, а на выходе элемента 7 формируется десятый импульс, который может использоваться в качестве сигнала десятичного делителя.

Формула изобретения 10

Декадный счетчик, содержащий дешиф, ратор, элемент с пятью устойчивыми состояниями и шестью входами, выходы которого соединены с входами дешифратора, и триггер, отличающийся тем, что, с целью повышения достоверности функционирования, в него дополнительно введены две группы логических элементов ИЛИ-НЕ, по шесть элементов ИЛИ-НЕ в каждой группе, причем выходы первого и второго элементов ИЛИНЕ первой группы соединены соответственно 20 с S u R входами триггера, которые соединены соответственно с первым и вторым входами элемента с пятью устойчивыми состояниями, выход первого элемента ИЛИ-НЕ первой группы соединен также с первыми входами второго и третьего элементов ИЛИ-НЕ той же группы, выход второго элемента ИЛИНЕ первой группы соединен с первым входом первого элемента ИЛИ-НЕ первой группы и вторым входом третьего элемента ИЛИ-НЕ первой группы, выходы третьего, четвертого з0 пятого и шестого элеМентов ИЛИ-HE первой группы соединены соответственно с третьим, четвертым, пятым и шестым входами элемента с пятью устойчивыми состояниями, первые входы четвертого, пятого и шестого элементов ИЛИ-НЕ первой группы соединены с выходами соответственно третьего, четвертого и пятого элементов ИЛИ-НЕ первой группы, вспомогательные входы каждого из элементов ИЛИ-HE первой группы соединены соответственно с выходом элемента

ИЛИ-HE того номера из второй группы, вспомогательный вход которого соединен с выходом элемента ИЛИ-НЕ того же номера первой группы, дополнительные входы элементов ИЛИ-НЕ первой группы соединены с входом декадного счетчика, вход первого элемента И,ЛИ-НЕ второй группы соединен с первым выходом дешифратора, второй выход которого соединен с входом второго элемента И,ЛИ-НЕ второй группы, входы третьего элемента ИЛИ-НЕ второй группы соединены с третьим и четвертым выходами дешифратора, пятый и шестой выходы которого соединены с входами четвертого элемента ИЛИ-НЕ второй группы, входы пятого элемента ИЛИ-НЕ второй группы соединены с седьмым и восьмым выходами дешифратора, девятый и десятый выходы которого соединены с входами шестого элемента ИЛИ-НЕ второй группы, а выходы триггера соединены с дополнительными входами дешифратора, выход шестого элемента

ИЛИ-НЕ первой группы соединен со вторыми входами первого и второго элементов

ИЛИ-НЕ первой группы.

Источники информации, принятые во внимание при экспертизе

1. Букреев И. Н. и др. Микроэлектронные схемы цифровых устройств. М., «Сов. радио»

1975, с. 252, рис. 5.78.

2. Авторское свидетельство СССР № 320060, кл. Н 03 К 23/00, 08.06.70.

Декадный счетчик Декадный счетчик Декадный счетчик Декадный счетчик 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Счетчик // 705689
Наверх