Д-триггер

 

с

O F5 "И И Е

ИЗОБРЕТЕНИЯ

1 ц 677073

Союз Советских

Социалистических

Реслублик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 24.08.71 (21) 1696380/18-21 с присоединением заявки № (51) М. К .

Н ОЗК 3/286 (43) Опубликовано 30.07.79. Бюллетень № 28 (45) Дата опубликования описания 30.07.79 (53) УДК 621.373.33 (088.8) но делам изобретений и открытий (72) Авторы изобретения

Ю. К. Судьин, В. А, Косинский и А. П. Евдокимов (71) Заявитель (54) Д-ТРИГГЕР

Государственный комитет (23) П риор итет

Изобретение относится к импульсной технике.

Известен Д-триггер, содержащий два

МДП-транзистора, осуществляющих функции запоминающего элемента, образующие 5 ячейку динамической памяти дополнительные МОП-транзисторы, служащие для связи с другими каскадами.

Однако такой триггер не может реализовать необходимые логические функции. 10

Наиболее близким по технической сущности к предлагаемому является триггер, содержащий логический элемент НЕ на двух последовательно включенных МОП-транзисторах, затворы которых соединены с дву- 15 мя входными шинами, логический элемент

НŠ— ИЛИ, состоящий из трех последовательно включенных МОП-транзисторов, затвор первого из которых соединен с первой входной шиной, а затвор третьего — с второй входной шиной, и четвертого МОПтранзистора, включенного между истоками второго МОП-транзистора логического элемента НЕ и первого МОП-транзистора упомянутого логического элемента НŠ— ИЛИ, причем затвор четвертого МОП-транзистора соединен с третьей входной шиной; второй логический элемент НЕ, сзстояший из трех последовательно соединенных МОП-транзисторов, затвор первого из которых соединен 30 с четвертой входной шиной, а затвор второго МОП-транзистора соединен с первой входной шиной.

Данный триггер не обладает достаточным быстродействием, Цель изобретения — повышение быстродействия.

Это достигается тем, что в предлагаемый

Д-триггер введены дополнительный логический элемент НŠ— ИЛИ, состоящий из четырех МОП-транзисторов, два из которых соединены параллельно и включены последовательно с остальными двумя, и логический элемент ЗНŠ— ИЛИ, состоящий из трех последовательно включенных МОПтранзисторов, затвор первого из которых соединен с первой входной шиной, затвор второго соединен с затвором четвертого

МОП-транзистора дополнительного логического элемента НЕ вЂ И и третьей входной шиной, а затвор третьего МОП-транзистора логического элемента ЗНŠ— ИЛИ соединен с истоком первого МОП-транзистора первого логического элемента НЕ, к истоку второго МОП-транзистора которого подключен первый упомянутый элемент управления, второй элемент управления соединен с истоком второго МОП-транзистора логического элемента ЗНŠ— ИЛИ, сток которого подключен к затвору одного из парал677073 лельно включенных МОП-транзисторов дополнительного логического элемента НЕ-ИЛИ, затвор другого параллельно включенного МОП-транзистора этого логического элемента соединен со стоком второго МОПтранзистора логического элемента HE—

ИЛИ, затвор которого соединен со стоком третьего МОП-транзистора дополнительпого логического элемента HE — ИЛИ, при этом затвор третьего МОП-транзистора дополнительного логического элемента HE—

ИЛИ соединен с четвертой входной шиной.

На чертеже приведена принципиальная электрическая схема предлагаемого Д-григгер а.

Д-Триггер содержит логический элемент

НЕ 1, выполненный на МОП-транзисторах

2, 3, второй логический элемент НЕ 4, выполненный на МОП-транзисторах 5 — 7, логический элемент HE — ИЛИ 8, выполненный на МОП-транзисторах 9 — 12, второй логический элемент HE — ИЛИ 13, выполненный на МОП-транзисторах 14 — 17, логический элемент ЗНŠ— ИЛИ 18, выполненный на МОП-транзисторах 19 — 21, элементы управления 22, 23.

На входные шины 24 — 27 поданы соответствующие входные сигналы.

Выходные сигналы снимаются соотвстственно с выходов 28, 29.

Принцип работы триггера заключается в следующем.

Пусть в исходном состоянии выход 28 имеет потенциал, близкий к потенциалу

«Земля», выход 29 имеет потенциал, близкий к потенциалу источника питания, элементы управления 22, 23, работающие в ключевом режиме, разомкнуты, что соответствует логическому «О». Следовательно, истоки МОП-транзисторов 3, 10, 20 пе заземлены.

При поступлении на входную шину 24 сигнала фазы f> МОП-транзисторы 2, 9, 19 открываются. Входные емкости МОП-транзисторов 17, 21, 14 зарядятся приблизительно до потенциала источника питания. . При поступлении сигнала фазы f2 на входную шипу 25 МОП-транзистор 3 будет закрыт, так как пе возбужден элемент управления 22, что соответствует логическому

«О», и, следовательно, исток МОП-транзистора 3 не замкнут на «Землю».

Таким образом, по окончании импульса входная емкость МОП-транзистора 21 сохраняет потенциал, приблизительно равный потенциалу источника питания.

При поступлении сигнала f> на затвор

МОП-транзистора 12 последний не открывается, так как закрыт последовательно соединенный с ним МОП-транзистор 11 (на затворе потенциал, приблизительно равный потенциалу «Земля»). Входная емкость

МОП-транзистора 17 не изменит своего состояния потенциала, приблизительно рав5

33

4 1

55 со

65 ного потенциалу источника питания, после окончания сигнала f2.

При поступлении фазового импульса fq на входную шину 26 МОП-транзистор 10 не открывается, так как пе возбужден элемент управления 22, что соответствует логическому «О», и исток МОП-транзистора 10 не замкнут на «Землю». Следовательно, емкость МОП-транзистора 17 не разрядится.

Фазовым импульсом f> открывается МОПтранзистор 15 и емкость МОП-транзистора

7 заряжается до потенциала источника питания.

При поступлении сигнала / на затвор

МОП-транзистора 20 последний открывается, так как открыт последовательно соединенный с ним МОП-транзистор 21 (на затворе потенциал источника питания), и емкость МОП-транзистора 14 разряжается до потенциала, приблизительно равного потенциалу «Земля».

На входную шину 27 поступает сигнал фазы f4. При его поступлении на затвор

МОП-транзистора 16 последний открывается, так как открыт последовательно соединенный с ним МОП-транзистор 17 (на затворе потенциал, приблизительно равный потенциалу источника питания).

Емкость МОП-транзистора 7 разряжается через МОП-транзисторы 16 и 17 до потенциала, приблизительно равного потенциалу

«Зcì 7я>>.

При поступлении сигнала f4 на затвор

МОП-транзистора 5 МОП-транзистор открыT:àeòñÿ, и его выходная емкость заряжается до потенциала, приблизительно равного потенциалу источника питания.

По сигналу фазы /ь поступающему на входную шину 24 и на затвор транзистора б, МОП-транзистор нс открывается, так как закрыт последовательно соединенный с ним

МОП-транзистор 7 (на затворе потенциал, приблизительно равный потенциалу «Земля»). Следовательно, выходная емкость сохраняет после окончания сигнала fI свое состояние (потенциал, приблизительно равный потенциалу «Земля»). По сигналу фазы f> емкости МОП-транзисторов 9, 19 и 2 зарядятся до потенциала, приблизительно равного потенциалу источника питания.

Таким образом, при невозбужденных элементах управления 22, 23, что соответствует логическому «О», после прохождения сигналов фаз f — f4 триггер сохраняет свое состояние.

Допустим, элементы управления 22, 23 возбуждены, что соответствует логической

«1». Сигнал фазы 4 поступает на входную шину 25. При поступлении сигнала f2 на затвор МОП-транзистора 3 последний открывается, так как возбужден элемент управления 22, что соответствует логической

«1», и исток МОП-транзистора3замкнутчерез него на «Землю». Емкость МОП-транзистора 21 разрядится до потенциала, при677073 близительно равного потенциалу «Земяя», через МОП-транзистор 3 и элемент управления 22.

При поступлении сигнала f> на затвор

МОП-транзистора 12 он не открывается, так как закрыт последовательно соединенный с ним МОП-транзистор 11 (на затворе потенциал, приблизительно равный потенциалу «Земля»), и емкость МОП-транзистора 11 сохраняет свое состояние.

На входную шину 26 поступает сигнал фазы f>. При поступлении этого сигнала на затвор МОП-транзистора 10 последний открывается, так как возбужден элемент управления 22 и исток МОП-транзистора 10 замкнут через него на «Землю».

Емкость МОП-транзистора 17 разрядится до потенциала, приблизительно равного потенциалу «Земля». МОП-транзистор 15 откроется при поступлении сигнала f> и емкость МОП-транзистора 7 зарядится приблизительно до потенциала источника питания.

МОП-транзистор 20 откроется при поступлении на его затвор сигнала f>, так как исток МОП-транзистора 20 замкнут на

«Землю» через возбужденный элемент управления 23.

Емкость МОП-транзистора 18 разрядится приблизительно до потенциала «Земля».

При поступлении сигнала f4 на входную шину 27 МОП-транзистор 16 не откроется, так как закрыты последовательно соединенные с ним МОП-транзисторы 14 и 17 (на затворах МОП-транзисторов потенциал, приблизительно равный потенциалу

«Земля»).

На выходе 28 сохраняют потенциал, приблизительно равный потенциалу источника питания. При поступлении сигнала f4 на затвор МОП-транзистора 5 последний откроется и выходная емкость зарядится приблизительно до потенциала источника питания, При поступлении сигнала fl на входную шину 24 откроются МОП-транзисторы 2, 9, 19 и зарядятся приблизительно до потенциала источника питания емкости МОПтранзисторов 17, 14, 21.

При поступлении сигнала / на затвор

МОП-транзистора 6 последний открывается, так как открыт последовательно соединенный с ним МОП-транзистор 7 (на затворе потенциал, приблизительно равный потенциалу источника питания). Следовательно, выходная емкость разрядится через

МОП-транзисторы 6 и 17 и выход 29 будет иметь потенциал, приблизительно равный потенциалу «Земля».

Таким образом, после серии фазирующих импульсов f< — f4 триггер изменил свое состояние на противоположное.

Формула изобретения

Д-Триггер, содержащий логический элемент HE на двух последовательно включенных МОП-транзисторах, затворы которых соединены с двумя входными шинами, логический элемент НŠ— ИЛИ, состоящий из трех последовательно включенных МОПтранзисторов, затвор первого из которых соединен с первой входной шиной, а затвор третьего — с второй входной шиной, и четвертого МОП-транзистора, включенного между истоками второго МОП-транзистора логического элемента НЕ и первого

МОП-транзистора упомянутого логического элемента НŠ— ИЛИ, причем затвор четвертого МОП-транзистора соединен с третьей входной шиной; второй логический элемент

НЕ, состоящий из трех последовательно соединенных МОП-транзисторов, затвор первого из которых соединен с четвертой входной шиной, а затвор второго МОП-транзистора соединен с первой входной шиной, о тл и ч а ю шийся тем, что, с целью повышения быстродействия, в него введены дополнительный логический элемент НЕ—

ИЛИ, состоящий из четырех МОП-транзизисторов, два из которых соединены параллельно и включены последовательно с остальными двумя, и логический элемент

ЗНŠ— ИЛИ, состоящий из трех последовательно включенных МОП-транзисторов, затвор первого из которых соединен с первой входной шиной, затвор второго соединен с затвором четвертого МОП-транзистора дополнительного логического элемента HE—

ИЛИ и третьей входной шиной, а затвор третьего МОП-транзистора логического элемента ЗНŠ— ИЛИ соединен с истоком первого МОП-транзистора первого логического элемента НЕ, к истоку второго МОП-транзистора которого подключен первый упомянутый элемент управления, второй элемент управления соединен с истоком второго

МОП-транзистора логического элемента

ЗНŠ— ИЛИ, сток которого подключен к затвору одного из параллельно включенных

МОП-транзисторов дополнительного логического элемента НŠ†И, затвор другого параллельно включенного МОП-транзистора этого логического элемента соединен со стоком второго МОП-транзистора логического элемента НŠ†И, затвор которого соединен со стоком третьего МОП-транзистора дополнительного логического элемента НŠ†И, при этом затвор третьего

МОП-транзистора дополнительного логического элемента HE — ИЛИ соединен с четвертой входной шиной.

677073

Составитель T. Артюк

Редактор E. Караулова Корректор И. Позняковская

Заказ 1690/7 Изд. Мз 454 Тираж 1060 Подписное

НПО «Поиск» Государственного комитета СССР по делам изобретений и открытий

113035, Москва, К-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Д-триггер Д-триггер Д-триггер Д-триггер 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управлениях

Изобретение относится к области высоковольтной импульсной техники и может быть использовано в качестве источника импульсного электропитания различных электрофизических установок

Изобретение относится к устройствам цифровой автоматики и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2103808
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, в вычислительных устройств, устройствах связи различных отраслей техники

Изобретение относится к области электротехники, в частности к области генерирования электрических импульсов с использованием трансформаторов

Изобретение относится к импульскной технике

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах, работающих в частотном режиме, а также при разработке источников коротких высоковольтных импульсов

Изобретение относится к электротехнике и электронике и может быть использовано в устройствах питания радиоэлектронной аппаратуры, для питания электроприводов и т.д
Наверх