Формирователь временного интервала

 

Оп ИCАНЙЕИЗОБРЕТЕН ИЯ

-< 680159

Союз Советских

Соцмалистммеских

Республик

К АВТОРСКОМУ СВИДИВЛЬСТВУ (61) ДОполнительное к авт. свил-вуМ 457175 (51) М. Кл

Н 03 K 5/13

Н 03 К 19/00 (22) Заявлено 21.10.74(21) 2069914/18 21 с присоединением заявки _#_e(23) Приоритет—

Гесударстэвкний квнктвт

СССР кв двлам кзобрвтвнкй к вткриткк

Опублнковано15.08.79. Бюллетень № 30

Дата опубликования описания17.08.79 (53) УЙК 621.374..33 (088.8) Г. K. Вязмитнн (72) Автор изобретения (71) Заявитель (54) ФОРМИРОВАТЕЛ1» ВРЕМЕННСГС ИНТЕРВАЛА

Изобретение относится к импульсной технике и может быть использовано в радиоэлектронных устройствах для формирования и запоминания временного интервала.

Известны формирователи временного интервала, используемые в радиоэлектрон- З нъж устройствах для запоминания времен-- . ного интервала и состоящие иэ ячеек эа держки и логических схем 31$ l2f °

Известные формирователи имеют недостаточную точность воспроизведения задан т О ного временного интервала, Из известных формирователей временно го интервала наиболее близким по техии ческой сушности к данному изобретению является формирователь по авторскому свм- ": детельству М 457175, содержащий и последовательно соединенных ячеек задержки триггер и логический элемент И, причем, входы 1-ой и к-ой ячеек задержки подключенъ к источникам входных сигналов, вход одной или нескольких ячеек задержки и один из входов триггера соединены с ткточником опорного сигнала, выход триггера подключен к одному иэ входов логичео кого элемента И, выходы 1-оя и (к-1)ой ячеек задержки соединвньт с двумя другими входами логического элемента И, а выход а -ой ячейки звлержкк подключен к счетному входу триггера.

Предлагаемый формирователь представляет собой усовершенствованче устройства по авторскому свидетельству М 457175.

Известный формирователь работает только при определенном порядке поступ-. ления информапионных сигналов на входы устройства, а именно, когда первый сигнал поступает на вход 1-ой ячейки задержки, а второй - на вход к--ой ячейки задержки. Такое решение задачи не позво- ляет подключать указанный формирователь к датчикам, выдавшим сигналы в произвольном порядке. Данное обстоятель ство ограничивает область использования известного формирователя, ибо в ряде устройств, исиользуемых, например, в оптико-механической промышленности, помимо

680159

10 запоминания заданного временного интер вала необходимо различать очередность поступления входных сигналов.

Белью настоящего изобретения являе ся определение знака временного рассогласования входных импульсных сигналов и распределение формируемых временных интервалов в зависимости от очередности поступления входных сигналов по различным каналам.

Поставленная цель достигается тем, что в формирователь временного интерва ла по авторскому свидетельству%457175 введен второй логический элемент И, входы которого подключены к выходам к-ой и и -ои ячеек задержки.

Сущность изобретения поясняется чертежами. На фиг. 1 представлена функциональная схема предлагаемого формирователя временного интервала; на фиг. 2 - 20 временная диаграмма, поясняющая принцип

его работы для случая, когда первый сигнал поступает на вход к-ой ячейки задержки, а второй - на вход 1-ой ячейки задержхи. формирователь временного интервала состоит из кольцевого регистра 1> содержащего и последовательно соединенных ячеек задержки (напри 1ер, одчовибраторов

1, -1„„логического элемента И 2, тр =гере 3 и логическо:,:о элемента И 4, при- 0 ем входы 1-ой и к-ой ячеек задержки подключены к источникам rx.îníûõ сигна. лов, вход одной нли нескольких ячеек за держки и один иэ входов триггера 3 соединены с источником опорного сигнала, вы- 5 ход тра гера 3 подключен к одному из входов логичоского элемента И 2, выходы 1-oN u (:,-1)-ои ячеек задержки соедине1п с двумя др"„:-.-"..Ми входами логического элемен"та H 2, выход и -ой ячейки задержки подключен к счетному входу триггера 3, входы логического элемента И 4 подключены к выходам к-ой и и. -ой ячеек задержкии.

Работает формирователь временного ин- тервала следующим образом.

В качестве примера возьмем и 10 к = 4; 1=% = ... „= ., что позволяет при реализации устройства использовать простейшие ячейки задержки. Где Ф-дли50 тельность импульса, формируемого ячейкой задержки.

Исходное состояние формирователя па=яспяет отрезок времени О - X. Га вр=-л ениой диаграмме (фигг, 2).

С npilxogai входных пульсов lio вхо дам 5 и 6 (Цд„и Ц„соответственно), > передние фронты которых соответствует

4 заданному временному интервалу, запускаются ячейки задержки 1 и 1, формиру юшие импульсы, длительность которых ollределяется параметрами времязадаюших цепей этих ячеек задержки 1 и 1„. От задних фройтоВ этих импульсов залускцю1 я соответственно ячейки задержки 1 и

Каждая следующая ячейка задержки запускается от заднего фронта импульса, сформированного предыдущей ячейкой задержки, кольцевая схема 1 последовательно соединенных ячеек задер кки 1 -1„ вхо1 дит в режим генерации. Сигналы UK, U с выходов ячеек задержки 1, 10 посредк ством логического элемента. И 4, если импульс Ув „ приходит позже импульса, формируют импульсы, длительностью м

Г П -tz=(EEt+ft-t)J-Lgz

3 2 1 1 1 о 1 1 О где P — количество импульсов, генериру емых регистром, {, - длительность импульса, формиру емого 1-ой ячейки задержки.

Очевидно, что длительность формируемых импульсов точно воспроизводит заданный временной интервал t - 4 незави1 < симо от знака временного рассогласования входных импульсных сигналов.

Запоминание нового временного интервала может быть воспроизведено после срыва генерации сигналом 13

on.

При практической реализации необходимо, чтобы максимальная длительность запоминаемого временного интервала (1 не превышала длительностей 10.1пульсов C, формируемых ячейками задержки, при этом количество ячеек задержки

g- при заданном отношении Р-„å (времени вос- к-Ф становления $ ячеек задержки к длительнос ти формируемых ими импульсов Г) должно быть взято согласно соотношению 6 > 7+2 р.

Выбор количества ячеек задержки и

R предлагаемом устройстве по формуле и > 7 + 2 р позволяет не только обеспечить работоспособность формирователя при произвольном порядке поступления входных сигналов У„,», и U„„,, но и посредством введения логической схемы И 4 и подключения ее входов к выходам к-ой и д -ой ячеек задержки разделить выходные сит палы в зависимости от очередности поступления входных сигналов ло;.масличным входным ши:;ам, ло различным каналам, т.е. по лучить информацио с.порядке их поступления.

Таким образом, предлагаемое устроивЂ,ao обсспечивае-. оп1:аде: ение знака вре680159 менного рассогласования, т.е. получение информации о порядке поступления входных сигналов и распределения формируе мых,временных интервалов в зависимости от очередно сти поступления входных сит налов по различным каналам.

Кроме указанного выше основного своего назначения предлагаемое устройство может быть использовано в качестве фазового дискриминатора, умножителя частоты следования импульсов и ждушего многофазного генератора импульсов. формула изобретения

Формирователь временного интервала по авторскому свидетельству % 457175, о т л и ч а ю ш и и с я тем, что, с целью определения знака временного рассогчасования входных импульсных сигналов и распределения формируемых временйых ин тервалов в зависимости от очередности поступления входных сигналов цо различным каналам, в него введен логический элемент И, входы которого подключены к вы ходам к-ой и и -ой ячеек задержки при о п 77.

Источники информации, принятые во внимание при експертизе

1. Авторское свидетельство СССР

l4 296240, кл. H 03 k 3/64, 1971.

2. Авторское свидетельство СССР

J4 343368, кл. Н 03, k 5/13, 1972.

3. Авторское свидетельство СССР

hh 457175, кл. H 03 Й 5/13, 1973., 680159 Ъ. z

<оп, Ut

<х к

"и-т

Составитель B. Чичкин

Редактор д. Меитришвиии Текреи О. Аиарееко Корректор С. Шекмер ктттииь

ИНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, R-35, Раушская иаб., д. 4/5

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4

Формирователь временного интервала Формирователь временного интервала Формирователь временного интервала Формирователь временного интервала 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электротехнике и импульсной технике и может быть использовано для получения инфранизкочастотных импульсов, необходимых в цепях управления импульсной работой различных объектов железнодорожной автоматики, формируемых релейно-контактными узлами

Изобретение относится к оборудованию систем автоматизации научных исследований в ядерной физике и смежных областях и может использоваться для измерения интенсивности импульсных сигналов, статистически распределенных во времени

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к области формирования и генерирования пучков заряженных частиц и может быть использовано в катодолюминесцентном анализе вещества, плазмохимии, квантовой электронике и т.д
Изобретение относится к области формирования и генерирования пучков заряженных частиц и может быть использовано в катодолюминесцентном анализе вещества, плазмохимии, квантовой электронике и т.д

Изобретение относится к импульсной цифровой технике

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (по фронту сигнала на первом управляющем входе, по нулевому уровню сигнала от замыкающей кнопки с подавлением дребезга при единичном сигнале на первом управляющем входе, при обнаружении пропуска импульса или “зависания” (прекращения изменения) сигнала на импульсном входе при разрешении единичными сигналами на первом и втором управляющих входах), и может быть использовано, например, в качестве формирователя импульсов системного сброса (RESET (RST)) устройства программного управления (УПУ) с энергонезависимым оперативным запоминающим устройством (ОЗУ) обслуживаемой или необслуживаемой микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с поддержкой режима аппаратного сторожевого таймера для перезапуска УПУ при “зависании” прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности
Наверх