Матричный дешифратор для комбинаторного переключателя

 

Союз Советскмк

Соци мистических

Республик

«»696539 (61) Дополнительное к авт. свид-ву (22) Заявлено 1?05,77 (2l) 2485290/18-24 (51}М: Кл с присоединением заявки ¹

G 11 С 7/00

Государственный комитет

СССР по делам изобретений и открытий (23) Приоритет— (53) УДК 681. 325. 66 (088.8) Опубликовано 05.11.79 Бюллетень № 41

Дата опубликования описания 08.1179 (72) Автор изобретения

А.К. Култыгин (71) Заявитель (54) МАТРИЧНЫЙ ДЕШИФРАТОР ДЛЯ КОМБИНАТОРНОГО

ПЕРЕКЛЮЧАТЕЛЯ

Предлагаемое изобретение относится к автоматике и вычислительной технике, может быть использовано в запоминающих и других устройствах цифровых вычислительных машин.

Известны матричные дешифраторы, содержащие входные формирователи, подключенные ко входным шинам дешифраторной матрицы, и нагрузки, подключенные к выходным шинам (1}.

Наиболее близок к предлагаемому матричный дешифратор, содержащий формирователи токов и m дешифраторных матриц (2).

В каждой иэ нагрузок этого дешифратора складывается энергия только некоторой части входных формирователей, что понижает надежность схемы.

Цель изобретения — повышение надежности дешифратора.

Поставленная цель достигается тем, что в матричный дешифратор введено и дополнительных дешифраторных матРиц, входы котоРых соединены с сост- 25 ветствующими выходами формирователей токов, а выходы каждой дополнительной матрицы соединены с соответствующими входами основных матриц, На чергеже приведена структурная электрическая схема устройства.

Матричный дешифратор содержит основные дешифраторные матрицы 1-4, дополнительные дешифраторные матрицы 5-8, формирователи токов 9, блок нагрузок 10, Предположим, каждая дешифраторная матрица имеет четыре входа и выхода.

Тогда ко входам каждой из дополнительных матриц подключены четыре входных формирователя, а общее их количество равно 16. К выходам каждой основной дешифраторной матрицы (ДМ) подклнхсены 4 нагрузки, а всего к выходам основных ДМ подключено 16 нагрузок.

Входные формирователи формируют на входных шинах дополнительных ДМ соответствующие сигналы, так что их энергия складывается на одноименных выходах каждой из матриц.

Поскольку все эти выходы соединены со входами каждой из основных ДМ, каждый входной сигнал этой матрицы объединяет энергию четырех гходных формирователей. Полярность входных сигналов выбранной основной ДМ должна быть при этом такова, чтобы энергия всех входных сигналов сложилась в одной иэ нагрузок, подключенных к выходам данной матрицы. Таким обра696539

Формула изобретения

Составитель В. Гуркина

Редактор Б. Федотов Техред Л.Алферова Корректор Е. Палл

Тираж 681 Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж"35, Раушская наб.> да 4/5

Заказ 6776/53

Филиал ППП Патент, г, Ужгород, ул. Проектная, 4 эом, энергия сигнала в нагрузке равна 16-кратной энергии входных формирователей.

Подсчитаем теперь общее количество элементов связи в предлагаемом матричном дешифраторв. Пусть у него

N входов и выходов, и основных ДМ, и дополнительных ДМ, т.е. m = п, В

N В каждой ДМ (— ) элементов связи, а так как число матриц равно 2 и, то общее количество элементов связи в предложенном матричном дешифраторе

N< 2И равно 2 и(-) = —, При n > 2 очевиди и

2N но —

2 ° 16

n = 4 = 128, т.е в два раза

4 меньше.

Технико-экономический эффект со.стоит в том, что в предложенном матричном дешифраторе уменьшается количество элементов связи, а следовательно, повышается надежность.

Матричный дешифратор для комбинаторного переключателя, содержащий формирователи токов и m дешифраторных матриц, отличающийся тем, что, с целью повышения надежности, в него введено Il дополнительных дешифраторных матриц, входы которых соединены с соответствующими выходами формирователей токов, а выходы каждой дополнительной матрицы соединены с соответствующими входами основных матриц.

Источники информации, прин ятые во внимание при экспертизе

1, Авторское свидетельство СССР

Р 254885, кл. G 11 С 7/00, 1969.

2. Авторское свидетельство СССР

Р 167367, кл. G 06 F 5/02, 1965.

Матричный дешифратор для комбинаторного переключателя Матричный дешифратор для комбинаторного переключателя 

 

Похожие патенты:

Изобретение относится к ПЗУ Х-конфигурации
Наверх