Преобразователь двоичной последовательности в дуобинарную

 

ОП И

И306

К АВТОРСКО

Союз Советских

Социалистических

Респу6лик

)708527 (б! ) Дополнительное (22) За я влено1 5.06 с присоединением за (23) Приоритет—

Опубликовано05

Дата опублико

1)М. Кл.

Н 04 Ь 3/02

Ввудлрстввннм1 квмитет

СССР

А0 делам изобретений и вткрмтий

3) УДК, 621.394.

° 14 (088.8) (72) Авторы изобретения

В. Г. Быбрин и Ф. Г. Курмалиев (71) Заявитель (54) ПРЕОБРАЗОВАТЕЛЬ. ДВОИЧНОЙ ПОСЛЕДОВАТЕЛЬНОСТИ

В ДУОБИНАРНУЮ

Изобретение касается передачи данных и может быть применено в устройствах преобразования сигналов с корреляционными связями между сигналами.

Известен преобразователь двоичной последовательности в дуобинарную, содержащий блок стробирования, выход которого подключен к счетному ьходу триггера и элемент ИЛИ, при этом на первый вход блока стробирования подан синхронизируюшпй сигнал, и элемент задержки (11.

Однако быстродействие этого преобразователя невысоко из-за необходимости обеспечивать задержку последовательности на длительность единичного элемента.

Бель изобретения — повышение быстродействия преобразователя.

Для этого в преобразователь двоичной последовательности в дуобинарную, содержаший блок стробирования, выход которого подключен к счетному входу триггера, и элемент ИЛИ, при этом на первый вход блока стробироввния подан синхронизируюший сигнал, введены два элемента И и инвертор, выход которого соединен с пер вым ьходом элемента ИЛИ, к второму входу которого подключен выход первого элемента И, первый ьход которого соединен с первым выходом триггера, второй выход которого подключен к первому входу второго элемента И, выход которого соединен с входом инвертора, а вторые ьходы элементов И соединены с вторым входом блока стробировання.

На чертеже приведена структурная электрическая схема преобразователя.

Преобразователь содержит блок 1 стробирования, триггер 2 со сч»тным входом, элементы 3,4 И, инвертор 5, элемент

Преобразователь работает следующим . образом.

На блок 1 стробировання подаются информационные двоичные символы и син20 хронизпруюшие сигналы. Прнч<м информационные символы подаются на запрещаюший вход, синхронизирующне на разрещиоший. Поэтому сигналы на выход» блока

4.gr Ю

708527

Составитель И. Белякова

Редактор И. Марховская Техред Э. мужик Корректор Е- Лука

Заказ 8515/54- Тираж 29 Подписное

OHHHllH Государственного комитета СССР по делам изобретений и открытий

113О35, Москва Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент, г. Ужгород, ул. Проектная, 4

1 стробировапия появляются лишь в моменты действия только сипхронизирующих сигналов на его входе.

Исходное состояние триггера 2 со счетным входом произвольное. Под дейст5 вием каждого сигнала с выхода блоке 1 стробирования состояние триггера 2 изменяется на противоположное. Сигналы с выходов триггера 2 воздействуют не первые входы элементов 3,4 И. На вто- ï рые входы элементов 3,4 И подаются информационные двоичные сигналы, поступающие íà вход, преобразователя.

Сигналы на выходах элементов 3 и 4 И пбявляются в моменты совпадения сигналов на их первых и вторых входах. Так как элементы 3 и 4 И первыми входами подключены к выходам триггера 2, а вторыми входами — к информационному входу преобразователя, то сигналы на их выходах повторяют соответствующие информационные сигналы и никогда не совпадают по времени.

Сигналы с выхода элемента 3 И поступают непосредственно на вход one- 2 мента 6 ИЛИ, с выхода элемента 4 И перед подачей на вход элемента 6 ИЛИ ,йроходят инвертор 5 который изме, няет их полярность. Элемент 6 ИЛИ обеспечивает сборку поступающих на его 3О входы сигналов (без изменения полярностей) .

Получаемая на выходе элемента 6

ИЛИ последовательность сигналов является дуобинерной (двойной двоичной).

Таким образом, предлагаемый преобразователь позволяет формировать из двоичной последовательности дуобинарную. При этом задержка в передаваемой информации исключается, т.е. повышается быстродействие преобразователя.

Формула изобретения

Преобразователь двоичной последовательности в дуобинарную, содержащий блок стробирования, выход которого подключен к счетному входу триггера, и элемент ИЛИ, при этом не первый вход блока стробирования подан синхронизирующий сигнал, о т л и ч а ю щ и йс я тем, что, с целью повышения его быстродействия, введены два элемента

И и инвертор, выход которого соединен с первым входом элемента ИЛИ, к второму входу которого подключен выход первого элемента И, первый вход которого соединен с первым выходом триггера, второй выход которого подключен к первому входу второго элемента И, выход которого соединен с входом инвертора, а вторые входы элементов И соединены с вторым входом блока стробирования.

Источники информации, принятые во внимание при экспертизе

1. Базилевич E. В и др. Передача данных, Информационный сб. "Техника связи за рубежом M., Связь „1969, с. 114 (прототип).

Преобразователь двоичной последовательности в дуобинарную Преобразователь двоичной последовательности в дуобинарную 

 

Похожие патенты:
Наверх