Устройство управления установкой триггерных схем

 

О П И С. А" Н М-Е

ИЗОБРЕТЕН ИЯ

Союз Советскик

Социвлистическик

Республик пп721900

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву— (22) Заявлено 27.05.77 (21) 2488785 18-2! с присоединением заявки №вЂ” (23) Приоритет— (51) М. Кл.

Н 03 К ) 286

1осударственный комитет (53) УДК 681.325 (088.8) но делам изобретений н открытий

Опубликовано 15.03.80. Бюллетень № 10

Дата опубликования описания 25.03.80 (72) Авторы изобретения

С. A. Поволоцкий и Л. С. Бугров (7I) Заявитель (54) УСТРОЙСТВО УПРАВЛЕНИЯ УСТАНОВКОЙ

ТРИ ГГЕРНЫХ СХЕМ

Устройство относится к вычислительной и импульсной технике и может быть использовано в вычислительных комплексах и устройствах дискретной автоматики для автоматического обнуления отдельных массивов памяти на триггерных элементах при записи в них посылок информации, например в автоматизированных измерительных системахх.

Известно устройство фотодиодного ввода информации в триггеры регистра памяти, содержащее фотодиоды, диоды, триггеры регистра памяти и ждущий. блокинг-генератор, вход которого соединен с нулевыми выходами триггеров регистра памяти, а выход подключен к нулевым входам указанных триггеров. В этом устройстве установка триггеров в исходное состояние осуществляется одновременно с записью в них новой информации. При этом обнуление происходит за счет разной длительности обнуляющего и информационных сигналов (1).

Недостатком известного устройства явпяется то, что длительность обоих сигналов должна выбираться с учетом максимально возможных задержек элементов, а также различных дестабилизирующих факторов.

Известно также устройство управления триггерных схем, содержащее шины данных, триггерные элементы памяти, .правляющий

RS-триггер, два элемента И, элемент ИЛИ, дешифратор и шину обнуления, соединенную с первыми входами элементов И, второй вход первого из которых соединен с инверсным выходом управляюгцего RS-триг1в гера, а выход — с входами R трчггернь1х элементов памяти, при этом прямые выходы последних соединены с входами элемента ИЛИ, а инверсные выходы — с входами дешифратора, выход дешифратора соединен с вторым входом второго элемента И, выходом подключенного к входу S управляющего RS-триггера, вход- R которого соединен с выходом элемента ИЛИ, шины данных соедичены с входами S триггерных элементов памяти. В таком устройстве цикл записи информации в триперные элементы памяти начинается с прихода у равляющего импульса по шине обнуления. После обнуления триггерных элементов памяти по шинам данных поступают импульсы, уста721900 навливающие соответствующие триггерные элементы памяти в единичное состояние (2).

Недостатком известного устройства является то, что длительность сигнала обнуления и сигнала установки выбирается с учетом максимально возможных задержек элементов и различных дестабилизирующих факторов, что увеличивает время установки триггерных элементов памяти в новое состояние.

Целью изобретения является уменьшение времени установки триггерных элементов памяти.

Поставленная цель достигается тем, что в устройство управления установкой триггерных схем, содержащее шины данных, шину обнуления, триггерные элементы памяти, управляющий RS-триггер, элемент И, элемент ИЛИ и дешифратор, входами соединенный с инверсными выходами триггерных элементов памяти, входы К которых соединены с выходом элемента И, причем первый вход последнего соединен с инверсным выходом управляющего RS-триггера, вход R которого соединен с выходом элемента ИЛИ, введены дополнительные элементы И по количеству триггерных элементов памяти, а в элементе ИЛИ вЂ” дополнительный вход, причем выходы дополнительных элементов И соединены соответственно с входами S триггерных элементов памяти, первые входы дополнительных элементов И соединены с прямым выходом управляющего RS-триггера, S-вход которого соединен с выходом дешифратора, шины данных подключены соответственно к вторым входам дополнительных элементов И к входам элемента ИЛИ, выход которого соединен с вторым входом элемента И, шина обнуления соединена с дополнительным входом элемента ИЛИ.

На чертеже представлена схема предлагаемого устройства и приняты следующие обозначения: 1-1, 1-2, 1-3 — триггерные элементы памяти, 2 — дешифратор, 3 — элемент И, 4 — управляющий RS-триггер, 5— элемент ИЛИ, 6-1, 6-2, 6-3 — элементы И, 7 — шина обнуления и 8 — шины данных.

Инверсные выходы триггерных элементов памяти соединены с входами дешифратора, выходом соединенного с S-входом управляющего триггера 4, R-вход которого соединен с выходом элемента ИЛИ 5 и с входом элемента И 3. Выход последнего подключен к R-входам триггерных элементов памяти 1-1, 1-2, 1-3, S-входы которых соединены соответственно с выходами элементов

И 6-1, 6-2 и 6-3. Первые входы элементов

И 6-1, 6-2, 6-3 соединены с прямым выходом управляющего RS-триггера 4, а вторые входы — с шинами 8 данных, которые соединены с входами элемента ИЛИ. Дополнительный вход элемента ИЛИ соединен с шиной обнуления 7, инверсный выход управляющего RS-триггера 4 — с вторым входом элемента И 3.

Формула изобретения

56

5

zo и

Устройство работает следующим образом.

При отсутствии входной информации на шинах 8 и 7 на выходе элемента ИЛИ 5 присутствует нулевой потенциал, он удерживает управляющий триггер 4 в состоянии, при котором на его прямом выходе имеется нулевой потенциал, а на инверсном— высокий.

При поступлении входной информации по шинам 8 на выходе элемента ИЛИ формируется положительный потенциал, который, пройдя через элемент И 3, поступает на входы R триггерных элементов памяти

1-1, 1-2, 1-3. После установки всех триггерных элементов памяти в состояние «0» на выходе дешифратора 2 формируется потенциал, устанавливающий управляющий триггер 4 в состояние «1», при этом триггерные элементы памяти, на соответствующих шинах которых присутствует высокий потенциал, устанавливаются в состояние «1».

После снятия входных сигналов с шин 8 на выходе элемента ИЛИ 5 формируется нулевой потенциал, который устанавливает управляющий триггер 4 в исходное состояние.

Предлагаемое устройство может работать и в режиме принудительной установки от специального обнуляющего сигнала, поступающего по шине 7.

Промежуток времени, в течение которого происходит цикл автоматическог обнуления и записи входной информации в триггерные элементы памяти, определяется только временем на переходные процессы в элементах устройства. Этот промежуток времени, обусловленный реальными задержками элементов устройства, существенно меньше промежутка времени, необходимого для функционирования устройства с учетом максимальных задержек элементов.

Устройство управления установкой триггерных схем, содержащее шины данных, шину обнуления, триггерные элементы памяти, управляющий RS-триггер, элемент И, элемент ИЛИ и дешифратор, входы которого соединены с инверсными выходами триггерных элементов памяти, входы R которых соединены с выходом элемента И, первый вход которого соединен с инверсным выходом управляющего RS-триггера, вход К которого соединен с выходом элемента ИЛИ, отличающееся тем, что, с целью уменьшения времени установки триггерных элементов памяти, в него введены дополнительные элементы И по количеству триггерных элементов памяти, а в элемент ИЛИ вЂ” — дополнительный вход, причем выходы дополнительных элементов И соединены соответственно с входами S триггерных элементов памяти, первые входы дополнительных элементов И соединены с прямым выходом управляющего RS-триггера, S-вход которого

721900

Составитель И. Ранов

Техред К. Шуфрич Корректор Ю. Макаренко

Тираж 995 Подписное

ЦНИИ ПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, )К вЂ” 35, Раушская наб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4

Редактор T. Юрчнкова

Заказ 144/44 соединен с выходом дешифратора, шины данных соединены соответственно с вторыми входами дополнительных элементов И и с входами элемента ИЛИ, выход которого соединен с вторым входом элемента И, шина обнуления соединена с дополнительным входом элемента ИЛИ.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР № 282410, кл. G 06 F 3/00, 1970.

2. Патент ФРГ № 2408709, кл. Н 03 К 3/284, 1975 (прототип).

Устройство управления установкой триггерных схем Устройство управления установкой триггерных схем Устройство управления установкой триггерных схем 

 

Похожие патенты:

Триггер // 721899

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управлениях

Изобретение относится к области высоковольтной импульсной техники и может быть использовано в качестве источника импульсного электропитания различных электрофизических установок

Изобретение относится к устройствам цифровой автоматики и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2103808
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, в вычислительных устройств, устройствах связи различных отраслей техники

Изобретение относится к области электротехники, в частности к области генерирования электрических импульсов с использованием трансформаторов

Изобретение относится к импульскной технике

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах, работающих в частотном режиме, а также при разработке источников коротких высоковольтных импульсов

Изобретение относится к электротехнике и электронике и может быть использовано в устройствах питания радиоэлектронной аппаратуры, для питания электроприводов и т.д
Наверх