Постоянное запоминающее устройство

 

(i»744730

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву— (22) Заявлено 24.03.78 (21) 2593775/18-24 с присоединением заявки №вЂ” (23) Приоритет— (51) М. Кл.т

G 11 С 17 00

Гееудератееннй1е кемнтет

СССР ae денем нзееретений н еткрмтнй (53) УДК 681.327. .6 (088.8) Опубликовано 30.06.80. Бюллетень № 24

Дата опубликования описания 05.07.80

В. П. Верижников, Б. И. Панферов и Н. Ф. Хорохорииа (72) Авторы изобретения

Институт электронных управляющих машин (71) Заявитель (54) ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к вычислительной технике и автоматике и предназначено для работы в устройствах и системах, где требуется постоянное запоминающее устройство

Предлагаемое изобретение является по принципу действия жгутовым, трансформаторным постоянным запоминающим устройством (ПЗУ). ПЗУ такого типа нашли широкое применение в качестве постоянной памяти микропрограмм в вычислительных цифровых машинах и устройствах, позволили существенно упростить их структуру и умень- .шить количество оборудования. В тех случаях, когда требование к бйстродействию . является одним из основных требовании, применение предлагаемого изобретения поз-. волит получить наибольший экономический эффект.

Известно постоянное запоминающее устройство трансформаторного типа с транзисторными ключами, прошитой числовой матрицей. с. разделяющими диодами, в котором опрос запоминающих ячеек осуществляется путем использования адресов строк и столбцов. В соответствии с адресом вырабатывается. ток, проходящий через определенную совокупность проводов и баластные резис2 торы. При протекании тока через провод числовой матрицы заряжаются «паразитные» распределенные емкости между прошивочными проводами (1J

Для ускорения процесса разряда «паразитных» емкостей (стадия восстановления)

s указанном ПЗУ применены дополнительные разряжающие цепи, подключенные к выходам ключей, коммутирующих ток и управляемых от тактового устройства. В качестве токовыравнивающих элементов применены бал астные резисторы, включенные последовательно с выбираемым числовым проводом и источником питания:

Другим, известным, решением задачи повышения быстродействия является разбиение большого по,объему ПЗУ на несколько однотипных, но во столько же раз меньших по объему памяти (2).

Такое решение приводит к еще большему увеличению оборудования, Наиболее близким к предлагаемому.яв20 ляется ПЗУ, содержащее накопитель, одни входы которого подключены к выходам первых ключей выборки, вторые входы нако.пителя подсоединены к выходам вторых ключей выборкй, а выходы накопителя — к со744730 ответству1ощим входам усилителей считывания, каждый из первых входов первых ключей выборки подключен к выходу источника эталонного тока, а каждый второй вход этих ключей подключен к соответствующему Bblходу первого дешифратора адреса, вход каж- > дого из вторых ключей выборки подключен через элемент связи к соответствующему выходу второго дешифратора, стробирующие входы обоих дешифраторов подключены к выходу блока управления выборкой, второй вход каждого из вторых ключей выборки подсоединен к источнику питания, к выходам вторых ключей выборки через развязывающие диоды подключен. дополнительный -разряжающий транзистор, который открывается только в тех случаях, когда закры-, ты все вторые ключи выборки 13).

Недостатком устройства является наличие дополнительного оборудования, необходимого для повышения быстродействия.

Цель изобретения — повышение надежности и быстродействия устройства. и

Поставленная цель достигается введением элемента задержки, вход которого подключен к выходу блока управления выборкой и стробирующему входу второго дешифратора, а выход к стробирующему входу первого дешифратора.

Указанная цель обеспечивается за счет активного разряда «паразитной» емкости жгута еще на стадии протекания рабочего тока. Задержка выключения первого ключа выборки создает форсированйый процесс раз- э ряда. «паразитной» емкости. Достигается это тем, что на стадии закрытого второго ключа выборки и открытого, на время задерживающего элемента, первого ключа выборки, протекающий рабочий ток, переключаясь в цепь «параэитной» емкости, стремит- З» ся перезарядить ее до полярности. напряжения, обратной той, которая была на ней на стадии открытого состояния обоих ключей выборки. Повышение надежности работы предлагаемого устройства обеспечивает- 4О ся за счет стабилизации рабочего тока в прошивочном проводе и достигается за счет того, что один из открытых ключей при выборке (чтении) работает в режиме «генератора тока», обеспечивая, тем самым, независимость рабочего тока от нагрузки, кото- рой является цепь первичных обмоток кода прошиваемых числовых трансформаторов.

Данное устройство изображено на фиг. I — 5.

Предлагаемое постоянное запоминающее © устройство содержйт.блок 1 управления выборкой, выход которого подключен к стро- бирующему входу 2 дешифратора 3 адреса, а также к стробирующему входу 4 дешифратора 5 адреса через элемент 6 задержки. Выходы 7 дешифратора 3 через элементы»»

8 связи соединены со входами 9 вторых ключей 10 выборки. Входы 11 ключей 10 подключены к источнику 12 пйтания. Выходы 13 дешифратора 5 адреса подключены к первым входам 14 ключей 15 выборки, входы 16 которых подключены к выходу источника 17 эталонного тока, Выходы 18. вторых ключей 10 выборки и выходы 19 первых ключей 15 выборки подключены к накопителю 20. Выходы накопителя 20 подключены ко входам усилителей 21 считывания.

Устройство работает следующим образом, На адресные входы 22 дешифраторов.

3 и 5 адреса. подают код, соответствующий открытому состоянию левых (фиг. I), первого 15 и второго 10 ключей выборки. Второй ключ 10 выборки открывается не позднее первого ключа 15 выборки, после подачи переднего фронта импульса обращения от устройства 1 управления выборкой. На фиг. 1 стрелкой показано направление тока: от источника 17 эталонного тока, первый кл1оч 15 выборки, разделяющий диод и прошивочный провод накопителя 20, второй ключ 10 выборки, через вход 11 к источнику 12 питания. К выходу 18 второго ключа !О выборки подключена группа проводов накопителя 20, образующих-условно показанную. «паразитную» емкость 23. На стадии формирования рабочего тока правая обкладка этой емкости 23 заряжается отрицательно относительно земли (нулевого потенциала). По окончании действия сигнала с выхода устройства 1 управления выборкой первый ключ 15 закроется на время задержки элемента 6 позже, чем второй ключ 10 выборки. При закрытом ключе 10, протекающйй рабочий ток переключается в «паразитную» емкость 23, способствуя ускорению ее перезаряда. Таким образом, восстановление первоначального напряженйя на распределенной емкости жгута 23 происходит на завершающей стадии протекания рабочего тока. Ключ 5, работающий в режиме «генератора тока», может быть выйолнен, йапример, на транзисторе типа р-п-р, подключенный базой 14 к выходу 13 дешифратора 5 адреса, а эмйттером — через резистор к источнику положительного напряжения .

Источник положительного .напряжения вместе с резистором образуют источник 17 эталонного тока в цепи эмиттера транзистора. При таком выполнении ключа 15 формируется стабилизированный выходной ток в цепи прошивочного провода без применения баластных резисторов. Второй ключ 10 выборки выполнен по одной иэ известных схем, обеспечивающих при чтении передачу отрицательного перепада напряжения на выход !8. Величина этого перепада должна быть не меньше падения напряжения на числовом проводе, полностью прошитом через сердечники, при протекании эталонного тока.

На фиг. 2, 3, 4 приведены электричес кие схемы выйолнения второго ключа выборки. На фиг. 2 второй ключ выборки выполнен по схеме с «общим эмиттером» на

» 6 транзисторе типа п-р-п с отрицательным ис- потребления и обеспечйть независимость тоточником 12 питания и положительным от- ка от прошиваемой выхо;1ной комбинации. носитепьно эмиттера импульсом управления За счет более стабильного по времени форна входе 9, На фиг. 3 ключ выполнен по мирования выходного напряжения повышасхеме с общим «коллектором» на транзис- ется быстродействие. Отпадает необходиторе типа р-п-р с отрицательным источни- мость также в баластных резисторах, уменьком 12 питания и отрицательным импуль- » шаются значения питающих и коммутируесом управления на входе 9. Второй ключ мых напряжений. выборки (фиг. 4) выполнен по схеме с «общим эмиттером» на транзисторе типа п-р.-п с положительным источником 12 питания Формула пзобретения и. положительным импульсом управления на входе 9. Заряженная при закрытом ключе Постоянное запоминающее устройство, (фиг. 5) коллекторная емкость ключа, высту- содержащее накопитель, одни входы котопает источником бтрицательного напряже- рого подключены к выходам первых ключей ния на входной шине 18 при открытом трап- выборки, вторые входы накопителя подсоезисторе. При низком уровне рабочего им- динены к выходам вторых ключей выборки, пульса с выхода дешифратора схемы 1 а выходы накопителя — к соответствую(фиг, 2, 4) требуют постановки дополнитель- . щим входам усилителей считывайия, кажного инвертора сигнала. Выбор конкретной дый из первых входов первых ключей высхемы вторых ключей 10 выборки опреде- борки подключен к выходу источника эталонляется теми условиями, которые выставля- ного тока, а каждый второй вход — к соются при проектировании блока ПЗУ. В ответствующему выходу первого дешифра26 качестве элемента задержки 6 может быть тора адреса, вход каждого из вторых клюприменена либо электрическая линия за- чей выборки подключен через элемент свядержки, либо цепочка из последовательно зи к соответствующему выходу. второго де. включенных логических схем. При выборе шифратора, стробиру.ющий вход которого величины времени задержки должны быть подключен к выходу блока управления выучтены также и времена задержек последу- 23 боркой, второй вход каждого из вторых ющих каскадов: дешифратора, цепи связи, ключей выборки подсоединен к источнику

"первых и вторых ключей выборки. При опти- питания, отличающееся тем, что, с целью мальной величине задержки элемента 6 дли- повышения надежности и быстродействия тельности рабочего тока и фазы разряда устройства, оно содержит элемент задерж«паразитной» емкости должны быть доста- ки, вход которого подключен к выходу .бло:точными для формирования выходного сиг-; ка управления выборкой и стробйрующему . 30 нала чтения и разряда «паразитной» ем- входу второго дешифратора, а выход к строкости. бйрующему входу первого дешифратора.

Источники информации, При применении описанных выше первых принятые во внимание при экспертизе и вторых ключей выборки, а также правиль- э« i. Авторское свидетельство СССР ном выборе параметров элемента задержки № 431556, кл. Ei 11 С !7/02, опублик. !972. отпадает необходимость в применении до- . 2. Патент Франции,% 2241844, полнительных разряжающих цепей, действу- кл. б 11 С 7/00, опублик. 1975. ющих на стадии разряда «паразитной» ем- 3. Авторское свидетельство СССР кости. Стабилизация тока в предлагаемом" № 4!1556; кл. G 11 С 17/02, опублик. 1972 устройстве позволяет уменьшить мощности !! (прототип).

744730

Фиг P.

Фиг.5 гв

Редактор А. Долинич

Заказ 3824/18

Составитель В. Гордонова

Техред К. Шуфрич Корректор Н. демчик

Тираж 662 Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

I l 3035, Москва, Ж вЂ” 35. Раушская иаб., д, 4/5

Филиал ППП а Патент», г. Ужгород, ул. Проектная. 4

Постоянное запоминающее устройство Постоянное запоминающее устройство Постоянное запоминающее устройство Постоянное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в отказоустойчивых системах

Изобретение относится к вычислительной технике и может использоваться при медицинском страховании, учете рабочего времени в скользящем графике, телефонии и т

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к программируемым элементам памяти, к способам и устройству для их считывания, записи и программирования

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к области вычислительной техники и автоматики и может быть использовано при записи информации в поле памяти постоянных запоминающих устройств

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах /ЗУ/ для хранения информации, представленной в дискретной и аналоговой формах /совместно или раздельно/

Изобретение относится к микроэлектронике, в частности к постоянным запоминающим устройствам, в накопителе которых в качестве логических ячеек используют ячейки упорядоченных поверхностных структур

Изобретение относится к вычислительной технике и может быть использовано для построения надежных цифровых усройств
Наверх