Коммутатор

 

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Сокзз Советскин

Социалистических

Республик 1, 746924 (6I ) Дополнительное к авт. свиЛ-ву (22) Занвлено 20.10.75 (21) 2182181/18-21 (5 l ) M. Кл. с присоединением заявки J%

Н 03 К 17/00

Государственный комитет (23) Приоритет

Опубликовано 07.07.80. Бюллетень № 25

Дата опубликования описания 07.07.80 но делам изобретений н открытий

/ (53) УДК 621374.

33 (088.8) (72) Автор изобретения

А. П. Удалов (73) Заявитель (54) КОММУТАТОР

Изобретение относится к элементам автоматики и вычислительной техники и может быть использовано для коммутации сигналов в системах дискретной измерительной техники и прибор острения.

Известен коммутатор, содержащий дешифратор, регистр запоминания адресов и ключи поля коммутации (1).

Это устройство не защищает поле коммутаций от сбоев в линии передачи информации.

Наиболее близким к изобретению является

1О коммутатор, содержащий дешифратор адресов, регистр запоминания адресов, соединенный с ключами ноля коммутации (2).

Недостаток устройства — низкая помехо15 устойчивость и контролеспособность, Например, в результате отказа дешифратора или ошибок ввода программы набора соединений возможно замыкание ключей контактного поля, приводящее в некоторых случаях к недопустимому (по условиям работы поля коммутации) замыканию коммутируемых цепей.

Цель изобретения — повышение помехоустойчивости коммутатопа.

Цель достигается за счет того, что выходи дешифратора разделены на группы, причем выходы дешифратора, принадлежащие одной группе, подсоединены ко входам первого многовходового элемента ИЛИ, а также к.первым входам двухвходовых элементов И, выходы которых соединены со входами регистра запоминания адресов, а вторые входы подключены к инверсному выходу первого триггера данной группы, выходы регистра запоминания адресов, относящиеся к одной группе, подсоединены ко входам ключей поля коммутации, а также ко входам второго многовходового элемента

ИЛИ, выход которого связан со входом возбуждения первого триггера данной группы, выход первого многовходового элемента ИЛИ соединен со счетным входом второго триггера данной группы, выход которого подключен к счетному входу третьего триггера данной группы, шина установки в ноль соединена со входами сброса первого, второго и третьего триггеров каждой группы, а также со входами сброса . регистра запоминания адресов, выходы третьих триггеров всех групп поданы на входы третьего

Триггер 16(17) перебрасывается, сигнал на его выходе становится равным нулю, соответствующие элементы И 3-5 (6-8) запираются, и на входах регистра 2 запоминания адресов сигналы в пределах этой группы становятся равными нулю независимо от выходных сигналов дешифратора, Таким образом, на ключи каждой группы УЗС может пройти только один сигнал управления (первый в порядке поступления кодов).

Сигналы с выхода дешифратора в пределах каждой группы УЗС подаются, кроме того, на вход логических элементов ИЛИ 20 и 21 и с выхода — на двухразрядные счетчики, выполнен- ° ные на триггерах 22, 23 и 24, 25. При возбуждении выхода дешифратора, соответствующего первому в группе УЗС соединению, в соответствующий счетчик записывается единица.

Если из-за ошибки в программе набора соединений, отказа дешифратора или сбоя в цепи передачи кодов адресов возбуждается один из выходов дешифратора, входящий в группу УЗС, где уже прошло одно соединение, то этот сигнал на вход регистра 2 запоминания адресов не проходит, так как элементы И заперты сигналом с соответствующего триггера 16 (17) и соответствующий ключ поля коммутации не включается.

Одновременно через элемент ИЛИ 20(21) сигнал с выхода дешифратора поступает на вход двухраэрядного счетчика 22, 23 (24, 25), записы. вая в него вторую единицу. На выходе двухразрядного счетчика формируется сигнал в виде логической единицы, который подается на вход элемента ИЛИ 26. На выходе элемента ИЛИ

26 формируется сигнал "сбой", свидетельствующий о наличии в программе набора соедине ний второго адреса в одной из групп УЗС, Таким образом, обеспечивается контроль устройства коммутации на наличие условно запрещенных соединений.

По окончании такта работы устройства регистр 2 запоминания адресов, триггеры запоминания УЗС 16 и 17 и триггеры 22 — 2> устанавливаются в исходное состояние сигналом

"Установ.О".

Таким образом, изобретение обеспечивает повышенную помехозащищенность устроиства.

3 74692 многовходового элемента ИЛИ, выхоц которого является выходом коммутатора.

Функциональная блок-схема коммутатора изображена на чертеже.

Коммутатор содержит дешифратор 1 адресов соединений, подключенный к регистру 2 запоминания адресов через двухвходовые элементы

И 3-8. Выходы регистра 2 по группам соединены с ключами 9-14 поля 15 коммутации и с триггерами 16 и 17 запоминания условно за10 прещенных соединений УЗС через многовходовые элементы ИЛИ 18 и 19.

Выходы дешифратора по группам подключены к многовходовым элементам ИЛИ 20 и

21 и через них к последовательно соединенным цепочкам счетных триггеров соответственно 22

15 и 23 и 24 и 25. Выходы триггеров 23 и 25 подключены к многовходовому элементу ИЛИ

26.

Устройство работает следующим образом.

На вход дешифратора 1 подаются код адреса соединения и синхронизирующий ситнал (синхроимпульс). При этом возбуждается выход дешифратора 1, соответствующий по данному коду. Сигнал а; (-l, 2 ...6) через один иэ элементов И 3-8, подключенный к этому выхо25 ду дешифратора, подается на соответствующий вход регистра 2 запоминания адресов. На выходе регистра 2 формируется сигнал (b1 — Ь6 ), включающий соответствующий ключ иэ числа 9-14 коммутационного поля 15. Объединение ключей

Зо в группы условно запрещенных соединений (УЗС), т. е. в такие группы, в которых допускается включение только одного ключа, их количество в группе и число групп УЗС определяется

"исходя из условий работы устройства.

В исходном состоянии после установления регистра 2 и триггеров 16 и 17 в нулевое состояние сигналом "Установ. 0" на входах элементов И 9-14, соединенных с выходами триггеров

16 и 17, устанавливается логическая единица.

При подаче на дешифратор 1 кода адреса и синхроимпульса возбуждается один из его выходов и сигнал а; (i = 1,2...6) проходит через соответствующий элемент И 3-8 на вход регистра 2 запоминания адресов и далее на

45 ключ 9-14 после коммутации. При смене кода адреса и поступления следующего синхроимпульса возбуждается другой выход дешифратора, сигнал с его выхода через элемент И подается на регистр 2 и далее на соответствующий ключ поля коммутации.

Таким образом, последовательно осуществляет ся включение всех ключей, необходимых в данном такте работы устройства.

Сигналы управления ключами в пределах каждои группы УЗС подаются на вход логического элемента ИЛИ 18(19), а с его выхода на вход триггера запоминания УЗС 16(17).

Формула изобретения

Коммутатор, содержащий дешифратор адресов, входы кода адреса и вход синхронизации которого являются входами коммутатора, регистр запоминания адресов и ключи поля коммутации, отличающийся тем,что, с целью повышения помехоустойчивости, выходы дешифратора разделены на группы, причем выхрды дешифратора, принадлежащие одной группе, подсоединены ко входам первого

5 746924 6 многовходового элемента ИЛИ, а также к ки в ноль соединена со входами сброса первого, первым входам двухвходовых элементов И, второго и третьего триггеров каждой группы, выходы которых соединены со входами регистра а также со входами сброса регистра запоминания запоминания адресов, а вторые входы лодключе- адресов, выходы третьих триггеров всех групп вы к инверсному выходу первого триггера данной 5 подключены ко входам третьего многовходового группы,, выходы регистра запоминания адресов, элемента ИЛИ, выход которого являешься выхоотносящиеся к одной группе, подсоединены ко дом коммутатора. входам ключей поля коммутации, а также ко Источники информации, входам второго многовходового элемента ИЛИ, принятые во внимание при экспертизе выход которого связан со входом возбуждения 1. Дроздов Е. А. и др. Микропрограммные первого триггера данной группы, выход первого цифровые вычислительные машины. М., Военмноговходового элемента ИЛИ соединен со счет- издат,1974,с.325. ным входом второго триггера даннои группы, 2. Сомкни В. В. и Коньков Н. Г. Автомат выход которого подключен к счетному входу проверяет самолет и ракету. М., Воениздат, 1967, третьего триггера данной группы, шина установ- 1> с. 99-100. дт други,г

,г,пухл fN

ЦНИИПИ 3а к аз 3974/52 Тираж 995 Подписное

Филиал ППП "Патент", r Ужгород, ул. Проектная, 4

Коммутатор Коммутатор Коммутатор 

 

Похожие патенты:

Нейристор // 744982

Нейристор // 744982

Изобретение относится к автоматике и может быть использовано в приборах коммутации различных исполнительных элементов (ИЭ), а также в системах управления

Изобретение относится к электротехнике и может быть использовано в источниках вторичного электропитания

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к устройствам переключения управляющих каналов и может найти применение в системах управления, контроля, измерения, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к автоматике и может быть использовано в приборах коммутации различных исполнительных элементов, а также системах управления

Изобретение относится к автоматике и может быть использовано в приборах коммутации различных исполнительных элементов, а также системах управления

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к импульсной технике и может быть использовано в устройствах сигнализации, работающих в проблесковом режиме, в частности, в указателях поворота автомобилей
Наверх