Устройство управляемой задержки импульсов

 

Союз Советских

Социалистических

Республик

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

<п750698

+ .л Л ///

С Г (61) Дополнительное к авт. свид-ву (22) Заявлено 130478 {21) 2б07775/24-21 (51) М Нл 3 с присоединением заявки Нов (23) Приоритет

H H 7/32

Государственный комитет

СССР по делам изобретений и открытий

Опубликовано 2307.80, Бкзллетень Мо 27

Дата опубликования описания 230780 (53) УДН 621.318. .5{088.8) (72) Авторы изобретения

В. Н. Феофилактов и IO. Н. Дмитриев (71) Заявитель (54) УСТРОЙСТВО УПРАВЛЯЕМОЙ ЗАДЕРЖКИ

ИМПУЛЬСОВ

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в различных устройствах в качестве электронно управляемой линии задержки.

Известно устройство управляемой задержки импульсов, содержашее программный блок, элемент И, триггерный регистр, дешиФратор, линию задержки на hC-звеньях с m+1 отводом (1) .

Амплитуда, форма сигналов, выходное сопротивление укаэанного устройства зависят от величины задержки, так как выходные сигналы снимаются с линии задержки на LC-звеньях, число звеньев, включенный в работу, варьируется в зависимости от велйчины задержки.

Целью изобретения является устранение недостатков, присущих прототипу, т. е. зависимости, формы, амплитуды импульсов и выходного сопро(тивления, от величины задержки.

Указанная цель достигается тем, что в устройство управляемой задержки импульсов, содержащее программный блок, элемент И триггерный регистр, дешифратор, линию задержки на LC- ЗО звеньях с m+1 отводом, введены усилитель, триггер, элемент ИЛИ на а ,транзисторах, m m делителей напряжения, источник постоянного напряжения, электронный ключ, при чем выход программного блока соединен с первым входом элемента И, выход элемента И соединен со счетным входом триггерного регистра, вход устройства соединен через усилитель с единичным входом триггера и с нулевым отводом линии задержки на

hC-звеньях, m отводов которой соединены через m диодов с соответствующими выходами дешифратора и входами элемента ИЛИ на m транзисторах, базовые резисторы которых соединены с соответствующими выходами делителей напряжения; нулевой вход триггера соединен с m-ым отводом линии задержки, единичный выход которого соединен со входом управления электронным ключом, а нулевой выход сс вторым входом элемента И, первые входы делителей напряжения соединены через источник постоянного напряжения с общей шиной, вторые входы делителей напряжения через электронный ключ также соединены с общей

) шиной.

750698

Управление величиной задержки импульсов осуществляется путем стробщювания диодных ключей, на вход которых поступают импульсы с отводов линии задержки. Стробирующим сигналом является сигнал с дешифратора.

На элементе ИЛИ, состоящей из m транзисторов, импульсы выравниваются по амплитуде и форме.

На чертеже приведена функциональная схема устройства управляемой задержки импульсов.

Устройство содержит программный блок 1, элемент И 2, пятиразрядный триггерный регистр 3, дешифратор 4, элемент ИЛИ 5, усилитель 6, линию задержки 7 íà hC-звеньях с 21 от- 15 водам, триггер 8 с раздельным запуском, 20 делителей напряжения 9, электронный ключ 10, источник пбстоянного напряжения 11, диоды 12

1 — 12 = 20. 20

Элемент ИЛИ 5 состоит из 20 транзисторов (см. фиг. 2), включенных по схеме с общим эмиттером, коллекторы транзисторов соединены с общим колекторным сопротивлением. База каждога транзистора соединена через базовый резистор с выходам соответствующего делителя напряжения 9, а через конденсатор — с соответствующим выходом дешифратора 4 {см. фиг.1).30

Устройство работает следующим образом. Входные импульсы поступают через усилитель 6 на нулевой отвод линии задержки 7 на LC-звеньях с отводами и на единичный вход триггера 8. Триггер меняет свое состояние от переднего фронта импульса. Сигнал с выходов триггера 8 закрывает элемент И 2 и открывает электронный ключ 10 на время, равное всей величине линии задержки 7. С выхода пос- 40 леднего звена линии задержки сигнал поступает на нулевой вход триггера

8, при этом элемент И 2 открывается, а. электронный ключ 10 закрывается.

Для того, чтобы импульс с послед- 45 него отвода линии задержки без искажении проходил через диоды 12=1

12=20 и элемент ИЛИ 5 на выходе, переключение триггера 3 осуществляет ся задним фронтом этого импульса. 0

С нулевого отвода линии задержкИ

7 импульсы не снимаются, так как с приходом на отвод импульса устройство не готово к тому, чтобы пропустить на выход импульс без задержки, т. е. с нулевого отвода, так как триггер 8 еще не переключился, электронный ключ 10 закрыт, на базы транзисторов элемента ЙЛИ 5 через. базовые резисторы делителя напряжения 9 подано все напряжение источни 60 ка,постоянного напряжения 11, которое запирает все транзисторы элемен. та ИЛИ 5 настолько, что откРывающие ся импульсы с отводов линии задержки 7 не могут пройти через элемент 65

ИЛИ 5 на выход. Время задержки одного звена линии задержки 7 должно быть меньше времени переключения триггера 8. В паузе между импульсом с выхода последнего звена линии задержки 7 и следующим входным импульсом с программного блока 1 через открытый элемент И 2 поступают на счетный вход триггерного регистра 3 импульсы управляющие величиной задержки.

Дешифратор 4 преобразует двоичный параллельный код в параллельный десятичный.

На выходе дешифратора 4, соответствующем числу, записанному в триггерном регистре 3, появляется нулевой потенциал, который стробирует соответствующий диодный ключ (диоды 12.=1 — 12=20). С приходом на вход устройства импульса на отводах линий задержки 7 через время, равное задержке одного звена, появляются отрицательные импульсы. На вход элемента ИЛИ 5 через один из открытых диодных ключей 12=1 — 12=20 проходит отрицательный импульс. Элемент

ИЛИ 5 служит для собирания отрицательных импульсов с отводов линии задержки 7. Импульсы имеют разную амплитуду и форму, так как коэффициент передачи линии задержки c ростом числа звеньев уменьшается, а колебательные процессы имеют большую длительность. Для выравнивания амплитуд и форм импульсов на базу каждого из 20 транзисторов элемента ИЛИ 5 подается через базовый резистор свое напряжение смещения с выхода одного из 20 делителей напряжения 9. Каждый транзистор работает как усилитель-ограничитель снизу.

Напряжение каждого делителя напряжения подбирается таким, что, независимо от величины задержки, форма и амплитуда импульсов на выходе элемента ИЛИ 5 будет одинаковой.

Кроме отрицательных импульсов, с отводов линии задержки на вход элемента ИЛИ 5 поступают положительные импульсы с входов дешифратора 4. Элемент ИЛИ 5 служит для собирания только отрицательных импульсов. Если длительность положительных импульсов значительно больше длительности отрицательных,,то положительные импульсы дифференцируются и задний фронт проходит через элемент

ИЛИ 5. Для того, чтобы исключить прохождение заднего фронта от положительных импульсов на выход элемента ИЛИ 5, все транзисторы элемента

ИЛИ 5 во время счета импульсов, управляющих величиной задержки закрыты, так как на базы всех транзисторов подано все напряжения источника постоянного напряжения через часть делителей напряжения и.базовые сопро.тивления транзисторов. При этом

750698 электронный ключ 10 закрыт ° Напряже ние источника 11 постоянного напряжения положительно и должно быть больше амплитуды отрицательных выбросов на базах транзисторов элемента ИЛИ 5.

С приходом на вход усилителя 6 импульса закрывается элемент И 2 счет управляющих импульсов с программного блока 1 триггерным регистром

3 прекращается. На это же время — на время задержки линии задержки 7 открывается электронный ключ 10, закрывающие напряжения на базах транзисторов элемента ИЛИ 5 уменьшаются, но все транзисторы остаются закрытыми.

С отводов линии задержки 7 отрицательный импульс проходит через один из диодов на соответствующий вход элемента ИЛИ 5. С каждого отвода линии задержки 7 импульс через свой диод поступает на соответствующий вход элемента ИЛИ 5. Напряжение на базах транзисторов элемента ИЛИ 5 подобраны такими, что, независимо от величины задержки, форма и амплитуда им- 25 пульсов на выходе устройства одинакова. Каждый из транзисторов элемента ИЛИ 5 работает в режиме усилителя-ограничителя снизу. Амплитуды импульсов, снимаемых с отводов ли- 30 нии задержки, разные, поэтому уровень ограничения каждого усилителя-ограничителя тоже разный. Этот уровень определяется смещением на базе транзистора. Выходным сопротивлением у устройства является выходное сопротивление элемента ИЛИ 5, которое не зависит от величины задержки. Таким образом обеспечивается стабильность выходного сопротивления и ис- ®О ключение зависимости формы амплитуды импульсов от величины задержки.

Формула изобретения

Устройство управляемой задержки импульсов, содержащее программный блок, элемент И, триггерный регистр, .дешифратор, линию задержки на LCзвеньях с m+1 отводом, о т л и ч а ю1ц е е с я тем, что, с целью исключения зависимости формы и амплитуды импульсов и выходного сопротивления от величины задержки, в него введены усилитель, триггер, элемент ИЛИ на

m транзистора, m диодов, m делителей напряжения, источник постоянного напряжения, электронный ключ, причем выход программного блока соединен с первым входом элемента И, выход ,элемента И соединен со счетным входом триггерного регистра, вход устройства соединен через усилитель с единичным входом триггера и с нулевым отводом линии задержки на звеньях, m отводов которой соединен через m диодов с соответствующими выходами дешифратора и входами элемента ИЛИ íà m транзисторах, базовые резисторы которых соединены с соответствующими выходами делителей напряжения, нулевой вход триггера соединен с m-ым отводом линии задержки, единичный выход которого соединен со входом управления электронным ключом, а нулевой выход — со вторым входом элемента И, первые входы делителей напряжения соединены через источник постоянного напряжения с общей шиной, вторые входы делителей напряжения через электронный ключ также соединены с общей шиной.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

Р 498712, кл. Н 03 Н 7/32, 28.06.74 (прототип).

750698

Составитель И..Радько

Редактор О. Стенина Техред H Барадулина Корректорм. щароши

Заказ 4982/50 Тираж 995 Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул..Проектная, 4

Устройство управляемой задержки импульсов Устройство управляемой задержки импульсов Устройство управляемой задержки импульсов Устройство управляемой задержки импульсов 

 

Похожие патенты:

Изобретение относится к электротехнике, к устройствам, преобразующим внешние электромагнитные излучения с целью получения электрической энергии

Изобретение относится к области радиотехники и может быть использовано в фильтрах гармоник усилителей мощности широкодиапазонных радиопередатчиков, а также во входных цепях радиоприемников

Изобретение относится к радиотехнике и может быть использовано в качестве преселектора радиоприемного устройства

Изобретение относится к радиоэлектронике и может быть использовано в малогабаритной электронной аппаратуре
Наверх