Устройство для коммутации цифровых каналов

 

ОП И

ИЗОБРЕТЕН ИЯ

Союз Советских

Социалистических

Республик ии768002

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву— (22) Заявлено 26.06.78 (21) 2634978/18-09 с присоединением заявки №вЂ” (23) Приоритет— (51) М Кл з

Н 04 М 3/00

Н 04 Q 3/00

Гасударственный комитет

СССР (53) УДК 621.395. .34 (088.8) Опубликовано 30.09.80. Бюллетень № 36

Дата опубликования описания 05.10.80 по делам нэооретеннй н отхрытнй

Г. С. Абушенко, И. В. Мягков, В. В.Парменов, Ю. В. Сергель и Ю. Ф. Шербаков (72) Авторы изобретения (7l) Заявитель (54) УСТРОЙСТВО ДЛЯ КОММУТАЦИИ

ЦИФРОВЫХ КАНАЛОВ

Изобретение относится к области электросвязи, устройствам коммутации и может быть использовано для коммутации цифровых каналов.

Известно устройство для коммутации цифровых каналов, содержащее блок управления, многотактный генератор, адресный распределитель, блок временной коммутации, блок пространственной коммутации, блок входящих запоминающих устройств, блок исходящих запоминающих устройств, при этом выход многотактного генератора соединен с тактирующим входом адресного распределителя, блока временной коммутации, блока пространственной коммутации, блока входящих запоминающих устройств и блока исходящих запоминающих устройств, выходы блока временной коммутации соединены с соответствующими информационными входами блока пространственной коммутации, выход которого соединен с информа-, ционными входами блока исходящих запоминающих устройств, а выход блока управления соединен с входом адресного распределителя, первый выход которого подключен к управляющему входу блока пространствен2 ной коммутации, а второй — к управляющему входу блока временной коммутации (1).

Однако пропускная способность такого устройства невелика.

Цель изобретения — повышение пропускной способности устройства.

Цель достигается тем, что в устройство для коммутации цифровых каналов, содержащее блок управления, многотактный генератор, адресный распределитель, блок временной коммутации, блок пространствен1р ной коммутации, блок входящих запоминающих устройств, блок исходящих запоминающих устройств, при этом выход многотактного генератора соединен с тактируюгцим входом адресного распределителя, блока временной коммутации, блока пространственной коммутации, блока входящих запоминающих устройств и блока исходящих запоминающих устройств, выходы блока временой коммутации соединены с соответстг,ющими входами блока пространственной ко:1мутации, выход которого соединен с информационными входами блока исходящих запоминающих устройств, а выход блока управления соединен со входом адресного распределителя, первый выход которого под768002

Рассмотрим работу блока 4 входящих запоминающих устройств первого звена.

Блок имеет р памятей 9, которые разде лены на памяти нечетных циклов а и памяти четных циклов в, Емкость каждой памяти равна n X m, где и — число цифровых трактов, а m †число каналов в тракте.

Памяти 9, а и в, управляются соответственно через мультиплексоры 10 и 11 сигналами с адресного распределителя 3 и сигналами с многотактного генератора 2. Работают памяти поочередно, если в памяти 9 а запись, то в памяти 9 в считывание, и наборот. Очередность работ двух памятей определяется сигналами (1) и (1) (см. фиг. 5). Такая структура построения блока

5 временной коммутации дает возможность

U коммутировать каналы с той же скоростью, с которой они поступают на вход.

Во время записи на адресные входы памятей поступает развертка с многотактного генератора, а на вход разрешения записи— сигналы U1(t),... U (t) (см. фиг. 5).

В каждую память циклически записывается информация каналов определенной битности. Сигнал U (t), поступающий с адресного распределителя 3, разрешает запись каналов всех трактов 1-го бита, сигнал

U<(t) — 2-го бита, сигнал U (t) — р-го бита, Таким образом, в первые памяти 9, а и в, записывается канальная информация

1-го бита, а в р-памяти 9, а и в, записывается информация р-ro бита. При считывании с адресного распределителя. 3 на адресные входы памятей поступает команда через мультиплексоры 10, 11.Возбуждаются р ячеек (в каждой памяти по одной ячейке одного и того же канала) . Мультиплексоры

13 и 14 выбирают нужные ячейки. Выбор осуществляется мультиплексором 12 под управлением сигналов, поступающих с многотактйого генератора 2. На выход считывается параллельно р-бит одного и того же канала. С выхода блока 4 входящих запоминающих устройств информация парал40 лельно р-битами поступает на вход дополнительного блока 8 пространственной коммутации, с выхода которого параллельно р-бит канальной информации поступают на вход блока 5 временной коммутации.

3 ключен к управляющему входу блока пространственной коммутации, а второй — к управляющему входу блока временной коммутации, введен дополнительный блок пространственной коммутации, информационные входы которого соединены с соответствующими выходами блока входящих запоминающих устройств, а выход — со входами блока временной коммутации; причем третий выход адресного распределителя соединен с управляющим входом блока входящих запоминающих устройств, четвертый выход адресного распределителя соединен с управляющим входом блока исходящих запоминающих устройств, а г ятый выход адресного распределителя соединен с управляющим входом дополнительного блока пространственной коммутации, при этом

" вЪЖод многотактного генератора соединен также с тактирующим входом дополнительного блока пространственной коммутации.

На фиг. 1 приведена структурная электрическая схема описываемого устройства; на фиг. 2 — схема блока входящих запоминающих устройств; на фиг. 3 — схема блока временной коммутации; на фиг. 4 — схема блока исходящих запоминающих устройств; на фиг. 5 — временные диаграммы, поясняющие работу устройства.

Устройство для коммутации цифровых каналов содержит блок 1 управления, многотактный генератор 2, адресный распределитель 3, блок 4 входящих запоминающих устройств, блок 5 временной коммутации, блок 6 пространственной коммутации, блок 7 исходящих запоминающих устройств, дополнительный блок 8 пространственной коммутации.

Блок 4 входящих запоминающих устройств содержит р памятей 9 и мультиплексоры 10 — 14.

Блок 5 временной коммутации содержит р памятей 15 и мультиплексоры 16 — 19.

Блок 7 исходяших запоминающих устройств содержит р памятей 20 и мультиплексоры

21 — 24.

Устройство для коммутации цифровых каналов работает следующим образом.

Цифровые тракты поступают на входы блока 4 входящих запоминающих устройств, где- коммутация каналов происходит с той же скоростью, с которой они приходят. С выхода блока 4 вХодя цих " запомйнающих устройств информация поступает на вход дополнительного блока 8 пространственной коммутации, с выхода которого — на зф вход блока 5 временной коммутации, а с его выхода — на вход блока 6 пространственной коммутации, с выхода которого поступает на вход блока 7 исходящих запоминающих устройств.

Блок 7 исходящих запоминающих устройств ком мутирует каналы и формирует — -выходные цифровые тракты. Управление всеми блоками осуществляетс Гч ф з адресный распределитель 3 блоком 1 управления.

Блок 5 временной коммутации (см. фиг. 3) содержит р памятей 15, каждая память разделена на две, а и в, емкостью п X m, где п — число трактов, m — число каналов в тракте.

Памяти 15, а и в,работают поочередно.

Очередйость работ определяется сигналами (1) и (1) (см. фиг. 5).

На вход блока временной коммутации в определенный интервал времени параллельно поступает информация р-бит канала.

Запись в память происходит под действием сигналов, поступающих с многотактного генератора 2 на адресные входы через мультиплексоры 16 и 17.

768002

Формула изобретения

81

5

Считываются параллельно р-бит одного канала под управлением команды, поступающей на адресные входы памятей с блока адресных распределителей через мультиплексоры 16 и 17.

Считываемая информация через мультиплексоры 18 и 19 под действием сигналов с многотактного генератора 2 поступает на выход.

С выхода блока 5 временной коммутации параллельно р-бит канальной информации поступают на вход блока 6 пространственной коммутации. С выхода его параллельно р-бит канальной информации поступают на, вход блока 7 исходящих запоминающих устройств.

Блок 7 исходящих запоминающих устройств (см. фиг. 4) имеет р памятей 20, каждая память разделена на две памяти, а и в, емкостью п Х m, где и — число трактов, а m — число каналов в тракте. Памяти

20, а и в, работают поочередно, как и памяти 9, 15. Очередность работ определяется сигналами "(1) и (t) В момент записи на вход блока 7 исходящих запоминающих устройств параллельно поступает канальная информация р-бит. На адресные входы памятей 20, а и в, через мультиплексоры 21 и 22 поступают команды с блока адресных распределителей, р-бит каналов 1-го тракта записываются в первую память, р-бит каналов п-го тракта — в р-память. Считывание происходит циклически, при этом на адресные входы памятей через мультиплексоры 21 и 22 поступают сигналы с многотактного генератора. Возбуждаются все ячейки р-бит, и в течении временного интервала В (t) последовательно считываются все р бит одного канала, в интервале 82(t) — р бит другого канала, а в интервале B (t) — р бит m-ro канала. Временные интервалы В 1(1), В (1) .. ...,B„(t) поступают с многотактного генератора на адресные входы памятей через мультиплексоры 21 и 22. Мультиплексоры 23 и

24 под управлением сигналов U (t) U (t) с многотактного генератора 2 формируют п-выходные цифровые тракты.

io

SS .20

33

3S

Устройство для коммутации цифровых каналов, содержащее блок управления, многотактный генератор, адресный распределитель, блок временной коммутации, блок пространственной коммутации, блок входящих запоминающих устройств, блок исходящих запоминающих устройств,. при этом выход многотактного генератора соединен с тактирующим входом адресного распределителя, блока временной коммутации, блока пространственной коммутации, блока входящих запоминающих устройств и блока исходящих запоминающих устройств, выходы блока временной коммутации соединены с соответствующими информационными входами блока пространственной коммутации, выход которого соединен с информационными входами блока исходящих запоминающих устройств, а выход блока управления соединен с входом адресного распределителя, первый выход которого подключен к управляющему входу блока пространственной коммутации, а второй — к управляющему входу блока временной коммутации, отличающееся тем, что, с целью увеличения пропускной способности, в него введен дополнительный блок пространственной коммутации, информационные входы которого соединены с соответствующими выходами блока входящих запоминающих устройств, а выход — со входами блока временной коммутации, причем третий выход адресного распределителя соединен с управляющим входом блока входящих запоминающих устройств, четвертый выход адресного распределителя соединен с управляющим входом блока исходящих запоминающих устройств, а пятый выход адресного распределителя соединен с управляющим входом дополнительного блока пространственной коммутации, при этом выход многотактного генератора соединен также с тактирующим входом дополнительного блока пространственной коммутации.

Источники информации, принятые во внимание при экспертизе

1. Патент США № 4009349, кл. 179/15 А, 1976.

768002

1 г

Риг. Ф аг

Составитель В. Лякишев

Редактор А. Купряков Техред К. Шуфрич Корректор В. Бутяга

Заказ 7221/53 Тир аж 729 Поди и с Hop

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, ж — 35, Раушская на 6., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4

Устройство для коммутации цифровых каналов Устройство для коммутации цифровых каналов Устройство для коммутации цифровых каналов Устройство для коммутации цифровых каналов Устройство для коммутации цифровых каналов 

 

Похожие патенты:
Наверх