Амплитудно-временной анализатор
Союз Советских
Социалистических
Республик
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
<иу79О249 (6 f ) Дополнительное к авт. свид-ву(22) Заявлено 31.07.78 (21) 2652629/18-21 (5!)М, Кл.
H 03 К 5/22
Н 03 К 5/19 с присоединением заявки ¹â€” (23) ПриоритетГосударственный комитет
СССР по делам изобретений и открытий
Опубликовано 231280. Бюллетень ¹ 47
Дата опубликования описания 25,1280 (53) УДК 621. 374. .5(088.8) (72) Авторы изобретения
О К. Куценко и В. А. Погрибной (71) Заявитель. физико-механический институт AH Украинской CCP (54) АМПЛИТУДНО-ВРЕМЕННОИ АНАЛИЗАТОР
Изобретение относится к автоматике и телемеханике и касается, в частности, задачи построения специализированных амплитудно-временных анали— заторов импульсных сигналов. 5
Известны амплитудно-временные селекторы, содержащие последовательно соединенные амплитудный детектор, пороговый амплитудный селектор, интегрирующую цепь и пороговый временной селектор. Устройства обеспечивают достаточную скорость выделения сигналов в определенном диапазоне амплитуд и длительностей $1) и (2).
Недостатком указанных селекторов 15 является наличие согласующего трансформатора и двух каналов.для передачи сигнала, что усложняет схему устройства и его настройку. Кроме того, указанные устройства не могут обеспечить непосредственно выделение импульсов с длительностями меньше заданной с достаточной точностью, что ограничивает возможности его практического применения. 25
Известен амплитудно-временной анализатор, содержаший пороговый элемент, времязадающий элемент, логические элементы И и ИЛИ, формирователи переднего и заднего фронтов (31. 30
Указ анны:; анализатор имеет недостаточную точность выделения сигналов с длительностью меньше заданной.
Цель изобретения — повышение тс — ности выделения сигналов с длите;явностью меньше заданной.
Для достижения укаэанной цели в амплитудно-временной анализатор, со-держащий пороговый эЛемент, времязадающий элемент, логические элементы
И и ИЛИ, формирователи переднего и заднего фронтов, введены триггер и элемент регулируемой задержки, причем источник анализируемого сигнала подключен к входу порогового элемента, выход которого соединен через формирователь заднего фронта с одним из входов элемента И, а через формирователь переднего фронта — с единичным входом триггера и с сигнальным входом элемента регулируемой задержки, с управляю@им входом которого соединен выход времязада|ощего элемента, выход элемента регулируемой задержки соединен с одним из входов элемента ИЛИ, выход которого соединен с нулевым входом триггера, выход триггера соединен с другим входом элемента И, выход элемента И соединен с выходом устройства, с установочным
79П249 входом элемента регулируемой задержки и с другим входом элемента ИЛИ.
На фиг. 1 представлена функциональная схема амплитудно-временного анализатора, на фиг. 2 — временные зависимости его основных сигналов.
Амплитудно-временной анализатор содержит пороговый элемент 1 верхнего уровня, формирователь 2 заднего фронта, формирователь 3 переднего фронта, триггер 4, элемент 5 регулируемой задержки, времязадающий элемент 6, логический элемент 7 ИЛИ, логический элемент И 8.
Элемент 5 регулируемой задержки задерживает входные импульсы, поступающие íà его сигнальный вход, на время tp. Воздействие времязадающего элемента б на вход элемента 5 позволяет менять временную уставку по внешней команде или по жесткой программе, вырабатываемой внутри сис" темы, в состав которой входит предлагаемое устройство. При воздействии соответствующего сигнала на вход установки в начальное состояние элемента 5, последний переходит в начальное состояние, что не сопрово><дается выдачей сигнала на его выходе.
Амплитудно-временной анализатор работает следующим образом.
Анализируемый сигнал U>< подается на пороговый элемент верхнего уров— ня 1, пороговый сигнал которого име— ет величину U«pp
Если величина Ux L Uä „,, сигнал
U вь1>< на выходе устройства отсутствует при любой длительности входного сигнала.
L E (o ) . U — >
В случае, когда величина UX9E U«op
U »p J, где U < — максимальная величина сигнала для данного устройства, пороговый элемент 1 преобразует его в импульсы Uq (фиг. 2) длительности >< . Передний фронт импульса
Uq отформировывается формирователем 3, выходной импульс U которого устанавливает триггер 4 в единичное состояние и одновременно поступает на сигнальный вход элемента регули— руемой задержки 5. Выходной сигнал триггера 4 04, поступает на втсрои вход элемента 8 И. Формирователь 2 заднего фронта выделяет задний фронт импульса U . Выходной сигнал формирователя 2 U > поступает на первый вход элемента О И. Рассмотрим случай, когда С>< r Сд. Через время задаваемое элементом б, на выходе элемента 5 регулируемой задержки появляется импульс Ug, который через элемент 7 ИЛИ устанавливает триггер
4 в нулевое состояние, в результате чего выходной сигнал формирователя
2 через элемент 8 на выход устройства не поступит. Для данного случая
Х "Х " 8ЦХ
u„,„=! иЧМХ! Мlй.hu2 ll u4 AUZI Vl u5V U88Ли2/
Y Е(01
< О А) >, как и в предыдущем случае, передний фронт импульса U через формирователь 3 перебросит тригJQ гер 4 в единичное состояние и одновременно поступит на вход элемента
5 регулируемой задержки. Выходной сигнал U4 триггера 4 поступит на второй вход элемента 8 И. Так как в рассматриваемом случае длительность импульса г»,<, элемент 5 до прихода заднего фронта импульса U не успеет выдать сигнала 05 и перебросит . триггер 4 в нулевое состояние.B результате указанный задний фронт через формирователь 2 и элемент 8 поступит на выход устройства, производя при этом через элемент 7 сброс триггера 4 в нулевое состояние и установку элемента 5 в начальное состояние,не допуская при этом выдачи выходного импульса Uр. -с„ЧО„(О О„„), )Q U -U AU AU U -U Ч0
Работа устройства осуществляется аналогично при поступлении импульсных сигналов различной длительности и амплитуды в любой очередности, в том с числе и в случае „когда интервалы времени между соседними импульсами не превышают tA
Точность работы устройства, в случае применения в качестве элементов
40 1, 7, 8, формирователеи 2 и 3 и триггера 4 достаточно быстродеиствующих схем и элементов дискре-ного действия определяется, в основном, точностью поддержания gpoBH« U Формула изобретения Амплитудно-временной анализатор, содержащий пороговый элемент, времязадающий элемент, логические элемен— ты H и ИЛИ, формирователи переднего и заднего фронтов, о т л и ч а ю шийся тем, что, с целью повыщения точности выделения сигналов <. длительностью меньше. заданнои в него введены триггер и элемент регулируемой задержки, причем источник анализируемого сигнала подключен :< 65 входу порогового элемента, выход к 790249 торого соединен через формирователь заднего фронта с одним иэ входов элемента И, а через формирователь переднего фронта — c единичным входом триггера и с сигнальным входом элемента регулируемой задержки, с управляющим входом которого соединен выход времязадавщего элемента, выход элемента регулируемой задержки соединен с одним из входов элемента ИЛИ, выход которого соединен с нулевым вхо-. дом триггера, выход триггера соединен с другим входом элемента И, выход элемента И соединен с выходом устройства, с установочным входом элемента регулируемой задержки и с другим входом элемента ИЛИ. Источники информации, принятые во внимание при экспертизе 1. Авторское свидетельство СССР 9 363196, кл. H 03 К 5/20, 1973. 2. Авторское свидетельство СССР Р 581578, кл. Н 03 К 5/20, 1977. 3. Авторское свидетельство СССР 9 319061, кл. Н 03 К 5/18, 1973 (прототип). 790249 диор Заказ. 9071/63 Тираж 995 Подписное ВНИИПИ ГосУдарственного комитета СССР по делам изобретений и открытий 113035 Москва Ж-35, Раушская наб., д. 4/5 Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 Составитель В. БУгоов Ре акто Е. Л никова Тех е Е. Гаврилешко Хорректор М. Шарсти