Устройство для передачи иприема дискретной информациипо параллельным каналам связипеременной длины

 

о ов итакой

Ю,; ° °

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИ4ЕТЕДЬСТВУ (61) Дополнительное к авт. свид-гу— (51) М Кл з

Н 04 1 3/16 (22) Заявлено 06.12.78 (21) 2693705/18-09 с присоединением заявки хе— (23) Приоритет— (43) Опубликовано 07.01.81. Бюллетень Хо 1 (45) Дата опубликования описания 07.01.81

Государствениый комитет ла делан изобретений и открытий (53) УДК 621,395.664 (088.8) (72) Авторы изобретения А. Н. Варфоломеев, Н. Ф. Андрияш, В. В. Войтенко н

В; H. Туманович (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ И ПРИЕМА

ДИСКРЕТНОЙ ИНФОРМАЦИИ ПО

ПАРАЛЛЕЛЬНЫМ КАНАЛАМ СВЯЗИ

ПЕРЕМЕННОЙ ДЛИНЫ

Изобретение относится к технике связи и может использоваться в системах передачи дискретной информации при работе с неуправляемыми источниками сообщений по параллельным каналам переменной длины.

Известно устройство для передачи и приема дискретной информации по параллсльным каналам связи переменной длины, содержащее на передающей стороне последовательно сосдиненные блок управления, распределитель, датчик маркирующей комоинации и коммутатор, на другой вход которого подан информационный сигнал, трстий вход коммутатора соединен с другим выходом блока управления, на приемной стороне — первый и второй дешифраторы, выход каждого из которых подключен к установочным входам первого и второго соответственно счетчиков адресов записи, выходы каждого из которых подключены к адресным входам блока управлсния, первый и второй выходы которого гюдключены соответственно к управляющим входам распределителя и схемы выборки, информационный вход которой соединен с выходом первого блока памяти, вход первого дешифратора и другой вход первого счетчика адресов записи объединены, вход второго дешифратора и другой

2 вход второго счетчика адресов записи объединены 1}.

Однако известнос устройство имеет низкую достоверность.

Цель изобретения — повышение достоверности.

Для этого в устройство, содержащее иа передающей стороне последовательно соединенные блок управления, распредели4О тель, датчик маркирующей комбинации и коммутатор, на другой вход которого подан информационный сигнал, третий влод коммутатора соединен с другим выходом блока управления, на приемной Стороне— первый и второй дешифраторы, выход каждого из которых подключен к установочным входам первого и второго соответственно счетчиков адресов записи, выходы каждого из которых подключены к адресным входам блока управления, первый и второй выходы которого подключены соотВсТсТВсННо к управляющим входам распределителя и схемы выборки, информационный вход которой соединен с выходом первого блока памяти, вход псрвого дешифратора и другой вход первого счетчика à дресов записи объединены, вход второто дешифратора н другой вход второго счетчика адресов записи объединены, введены на передающей стороне генератор рскуррснтнсй

794753 последовательности, на приемной стороне — счетчик адресов считывания, блок ьыбора тактов и второй блок памяти, при этом на передающей стороне установочный выход блока управления подкгиочсн к установочным входам датчика маркирующей комбинации, вход которого соединен с входом генератора рекуррентной послсдовательности, разрешающий вход которого соединен с разрешающим выхо,1ом блока управления, выход генератора рекуррентной последовательности подключен к служебному входу коммутатора, на приемной стороне — вход первого дешифратора соединен с одним из входов псрвого блока памяти, вход записи, вход считывания и управляющий вход которого соединены соответственно с выходом первого счетчика адресов записи, с выходом счетчика адресов считывания и с входом считывания второго блока памяти и с третьим Hbrxoдом блока управлспия, первый и второй установочные входы которого соединсны с выходом первого и выходом второго дсшифраторов, четвертый, пятый и шестой выхо. ды блока управления подключены соответственно к управляющему входу блока выбора тактов, управляющему входу второго блока памяти и управляющему входу счетчика адресов считывания, тактовый вход которого соединен с тактовым выходом блока выбора тактов, который через распределитель подключен к тактовому входу схемы выборки, другой информационный вход которой соединен с выходом второго блока памяти, вход записи и другой вход которого соединены соответственно с выходом второго счетчика адресов записи и с входом второго дешифратора, причем вход первого råшифратора является первым информационным входом приемной стороны, а вход второго дешифратора — вторым информационным входом.

На чертеже представлена структурная электрическая схема предлагаемого устройства.

Устройство содержит на передающей стороне распределитель 1, блок 2 управления, датчик 3 маркирующей комбинации, коммутатор 4, генератор 5 рекуррентной последовательности, на приемной сторонс— первый б и второй 7 дешифраторы, соответственно, первый 8 и второй 9 счетчики адресов записи соответственно, блок 10 управления, первый блок 11 памяти, распределитель 12, схема 13 выборки, второй блок 14 памяти, счетчик 15 адресов считывания, блок 1б выбора тактов, причем на передающей стороне на коммутатор подан информационный сигнал, а на присмной стороне вход первого дешифратора является первым информационным входом, а вход второго дешпфратора — вторым информационным входом.

1и - + т„В+1! п2 где l„.— максимально возможная длина каналов;

С вЂ” скорость света; т „— время, определяемое задержкой информации на переприемах (т„= d ° 1 5, где d — количество переприемов, 1,5 — среднее время задержки информации на переприеме, мс);

 — скорость передачи информации в ка нале.

Выбранная таким образом длина ргкуррентной последовательности М==2" — 1 соответствует максимально возможной разности времени распространения в каналах, выраженной в битах информации.

5

10 15

ЗО

4

Устройство работает следующим образом.

На стороне передачи информация от источника сообщений поступает на информационный вход коммутатора 4, который по сигналам управления, поступающим с блока 2, подключает к каналам связи либо информацию (в режиме передачи HHформации), либо рекуррснтную последоватсльность датчика 3, либо генератора 5 (в рсжимс фазирования).

Датчик 3 представляет собой гснсратор рскуррентной последовательности, который по сигналам блока 2 выдает на коммутатор 4 фазирующис комбинации «Заппос фазы» или «Фаза», сформированные кaê отличные друг от друга фиксированные отрезки длины и рекуррентной последовательности длины N. Длина отрезка и определяется из условий помехоустойчивого приема и, как правило, кратна циклу распределителя 1. Кроме того, на отрезке длины и должно укладываться не менее

lг+1 отрезков длины m, где m — -число бит, равное степени образующего полипома рекуррентной последовательности длины Х,а г (1, 2... й) зависит от группироваиия ошибок в канале связи.

Генератор 5 рекуррентной последовательности — регистр с обратной связью— выдает на коммутатор 4 текущие значения рекуррентной последовательности длины М, осуществляющей побитную нумерацию поступающей информации.

Для проведения побитной нумерации на передаче и возможности ее восстанов-. ления на приеме необходимо правильно осуществить выбор степени r образую1цсго полинома рекуррентной последовательности генератора 5. Выбор должен быть произведен с учетом максимально возможного времени распространения в каналах и скорости передачи. Ниже представлена практическая формула для выбора степени образующего полинома рекуррентной последовательности генератора 5.

794753

49

65 процесс

В режиме работы генератор 5 осуществляет побитную нумерацию информации синхронно и синфазно по всем каналам.

Номера бит в каналы связи не передаются.

В режиме фазирования передача текущего отрезка длины рекуррентной последовательности М независимо в каждом канале синхронизирует счетчики 8 и 9 на приемной стороне.

При потере синхронизации в канале производится цикловое фазирование и восстановление адресации сообщений (побитной нумерации) следующим образом. Сторона, обнаружившая потерю синхронизации, в непрерывный поток информации вставляет отрезок длины и рекуррентной последовательности N датчика 3 (комбинацию «Запрос фазы») и вслед за ней посылает отрезок у другой рекуррентной последовательности М (текущее значение генератора 5). Длину отрезка у рекуррентной последовательности М генератора 5 выбирают из условия помехоустойчивости приема при условии, что этот отрезок всегда передается вслед за маркером и этим обеспечивается его помехозащищенность. Длину отрезка, например, можно выбрать равной циклу передаваемой информации. Однако, в общем случае для определения длины отрезка у необходимо знать статистику группирования ошибок в канале связи. При этом для надежного прохождения синхронизирующего сигнала необходимо выбирать его длину больше среднего числа бит между краями всплесков помех.

Таким образом, первая из фазирующих комбинаций — маркер, по нему осуществляется цикловая синхронизация, вторая— осуществляет подстройку счетчика, который восстанавливает побитную нумерацию на приеме. Сторона, получившая комбинацию «Запрос фазы», в ответ посылает маркер «Фаза» и вслед за ним отрезок у рекуррентной последовательности М.

На приемной стороне устройство работает следующим образом.

Дешифратор 6 (или 7) производит поиск отрезка рекуррентной последовательности длины т, Выделив его из поступившей информации, формирует эталонную рекуррентную последовательность, последующие знаки которой являются продолжением выделенного отрезка, который оценивается как первый из lг отрезков длины т. При этом начинается отсчет отрезка длины и фазирующей комбинации с учетом того, что один ее отрезок длины и уже принят. Каждый из последующих выделенных отрезков рекуррентной последовательности сравнивается с соответствующим отрезком эталонной последовательности и при совпадении k таких отрезков поступает разрешение на селекцию из эталонной последовательности отрезка 1, который является последним отрезком дли6 ны т на отрезке длины и. Наличие оши. бок между выделенными отрезками рекуррентной последовательности длины т не влияет на наработку критерия К если каж* дый последующий выделенный отрезок совпадает с соответствующим отрезком эталонной последовательности.

Селекция отрезка 1 внутри отрезка длины переданного маркера завершает поиск маркера «Запрос фазы» или «Фаза».

Несовпадение очередного выделенного отрезка с соответствующим отрезком эталонной последовательности, если критерий k не отработан, приводит к повторению операций поиска маркера. Формирование эталонной последовательности, отсчет отрезка длины маркера и и наработка k начинается при этом с несовпавшего отрезка рекуррентной последовательности.

Если критерий k наработан, то несовпадение очередного выделенного отрезка с соответствующим отрезком эталонной последовательности никак не повлияет на последовательность операций приема маркера.

Такой помехоустойчивый прием маркера дает возможность принять не только сам маркер, но и комбинацию (текущее значение рекуррентной последовательности генератора 5) подстройки счетчиков 8 (или

9) адресов записи.

После приема маркера дешифратор 6 (или 7) разрешает прием информации из канала счетчику 8 (или 9) адресов записи, который представляет собой приемник рекуррентной последовательности М (регистр с обратной связью). После приема текущего отрезка у рекуррентной последовательности М счетчик 8 (или 9) дает разрешение на запись информации в блок 11 (или 14), представляющий собой адресное запоминающее устройство (ЗУ) с произвольной выборкой, отключается от канала и переходит в режим датчика рекуррентной последовательности длины М и повторяет со сдвигом на время распространения в данном канале последовательность генератора 5 рекуррентной последовательности, восстанавливая побитную нумерацию информации на приеме. Следовательно, по окончанию режима фазировання в обоих каналах счетчики 8 и 9 адресов записи со сдвигом на разность времени распространения каналов управляют записью одинаковых бит информации в одноименные адреса блоков 11 и 14.

Считывание информации из обоих блоков памяти происходит одновременно с помощью счетчика 15, представляющего собой регистр с обратной связью, формирующий рекуррентную последовательность той же длины, что и генератор 5, и сдвинутую во времени в сторону отставания от последовательности первого из сфазировавшихся счетчиков 8 (или 9).

Рассмотрим более подробно

794753

«запуска» счетчика 15. После включения питания аппаратуры, оба канала переходят в режим циклового фазирования. При этом блок 10 управляет счетчиком 15. Первый из сфазированных каналов (как правило, более короткий) выдает на управляющий вход блока 10 сигнал, по которому блок 10 осуществляет следующие операции: параллельно переписывает текущее значение сфазированного счетчика 8 (или 9) в счетчик 15; выдает на блок 16 в течение максимально возможной разности времени распространения сигнал запрета прохождения тактов на счетчик 15; по истечении времени максимально возможной разности времени распространения между каналами разрешает прохождение тактов первого из сфазированных каналов на счетчик 15.

После выполнения указанных операций блок 10 блокируется (управление счетчиком 15 не производится), счетчик 15 производит одновременное считывание одноименных бит информации из блоков ll u

14 с задержкой на М бит относительно приема информации первым из сфазированных каналов.

Таким образом, в режиме одновременного фазирования обоих каналов осуществляется запуск счетчика 15, работа которого в дальнейшем остается неизменной до следующего момента одновременного фазирования. Выбор тактов работы счетчика

15 и распределителя 12 осуществляется блоком 16, который по сигналам управления осуществляет безобрывное переключение тактов расфазировавшегося канала на такты сфазированного канала. Из вышеописанного видно, что процесс временного выравнивания каналов происходит только при одновременном фазировании в обоих каналах. Информация из блоков 11 и 14 подается на схему 13 и с тактами считывания выдается абоненту из канала, где нет в настоящее время ошибок.

В качестве блоков памяти могут быть выбраны запоминающие устройства (ЗУ) матричного типа с адресной выборкой.

Такое ЗУ содержит информационный вход и выход, а также тактовый и адресный входы. Принимаемая информационная последовательность подается на информационный вход, на тактовый вход подается соответствующий канальный такт, а по адресным входам параллельно подается текущее состояние счетчика 8 (или 9). При этом в ячейку блока памяти, соответствующую заданному адресу записи, вписываетея информация. Адреса записи меняются последовательно с 1-го по 7-ой, и принимаемая информация последовательно записывается в первую, вторую, ... седьмую ячейку блока памяти. Считывание инфор80

45 ляется от Земли) уменьшается. д Таким образом, введение новых блоков с их связями в предлагаемом устройстве

5

8 мации из блока 11 (или 14) происходит при подаче на адресные входы обоих блоков памяти текущего состояния счетчика 15, при этом с информационого выхода блока 11 (или 14) выдается информация (из ячеек памяти, соответствующих поданным адресам считывания). К примеру, в момент 1, информационный бит «а» записывается в первую ячейку ЗУ, а в момент/ этот бит выдается из этого ЗУ. Бремя храпения (задержки) информации составляет

3 бита.

Таким образом, при применении в качестве блоков памяти адресного запоминающего устройства, одна и та же информация из обоих каналов в различное время вписывается в одноименные ячейки блоков 11 и 14, а считывается из этих ячеек блоков памяти одновремейно, при этом задержка информации в блоке 11 (отрезок времени

ti — 4) больше задержки информации в блоке 14 (отрезок времени 4 — 4), так как первый канал короче второго канала. В момент времени 14 первый канал отказал, информация по нему не принимается до момента времени ts, причем этот канал в результате резервирования изменил свою длину. Счетчик 8 первого канала восста навливает после резервирования побитную нумерацию в этом канале и вносит коррекцию в задержку информации первого канала (блок 11). При этом первый принятый после резервирования информационный бит «н» задерживается на отрезок времени 4 — 6, меньше времени задержки информации по второму каналу, так как в результате резервирования соотношение длин каналов изменилось, и первый канал стал длиннее второго.

Существенной особенностью спутникового канала является изменение частоты принимаемой информации вследствие эффекта Допплера. В течение времени t3 — f4 происходит увеличение частоты, что происходит при сближении спутника с Землей.

В момент времени /4 происходит замена спутника, и с момента времени частота принимаемой информации (спутник удадало возможность устранить недостатки прототипа, а следовательно, повысить достоверность передачи информации при работе с неуправляемыми источниками информации по каналам переменной длины.

Формула изобретения

Устройство для передачи и приема дискретной информации по параллсльным каналам связи -переменной длины, содержащее на передающей стороне последовательно соединенные блок управления, распределитель, датчик маркирующей комби71)4753

9 нации и коммутатор, на другой вход которого подан информационный сигнал, третий вход коммутатора соединен с другим выходом блока управления, на приемной стороне — первый и второй дешифраторы, выход каждого из которых подключен к установочным входам первого и второго соответственно счетчиков адресов записи, выходы каждого пз которых подключены к адресным входам блока управления, первый и второй выходы которого подключены соответственно к управляющим входам распределителя и схемы выборки, информационный вход которой соединен с выходом первого блока памяти, вход первого дешифратора и другой вход первого счетчика адресов записи объединены, вход второго дешифратора и другой вход вгорого счетчика адресов записи объединены, отличающееся тем, что, с целью повышения достоверности, введены на передающей стороне генератор рекуррентной последовательности, на приемной стороне— счетчик адресов считывания, блок выбора тактов и второй блок памяти, при этом на передающей стороне установочный выход блока управления подключен к установочным входам датчика маркирующей комбинации, вход которого соединен с входом генератора рекуррентной последовательности, разрешающий вход которого соединен с разрешающим выходом блока управления, выход генератора рекуррентной последовательности подключен к служебному входу коммутатора, на приемной стороне— вход первого дешифратора соединен с од10 ним из входов первого блока памяти, вход записи, вход считывания и управляющий вход которого соединены соответственно с выходом первого счетчика адресов записи, с выходом счетчика адресов считывания и с входом считывания второго блока памяти, и с третьим выходом блока управления, первый и второй установочные вхо ды которого соединены с выходом первого

1О и выходом второго дешифраторов, четвертый, пятый и шестой выходы блока управления подключены соответственно к управляющему входу блока выбора тактов, уйравляющему входу второго блока памяти и управляющему входу счетчика адресов считывания, тактовый вход которого соединен с тактовым выходом блока выбора тактов. который через распределитель подключен к тактовому входу схемы выборки, другой информационный вход которой соединен с выходом второго блока памяти, вход записи и другой вход которого соединены соответственно с выходом второго счетчика адресов записи и с входом второго дешифратора, причем вход первого дешифратора является первым информационным входом приемной стороны, а вход второго дешифратора — вторым информационным входом.

ЗО

Источники информации, принятые во внимание прп экспертизе

1. Шляпоберский В. И. Основы техники передачи дискретных сообщений, М., «С вязь», 1973, с. 437- — 440 (прототип) .

° °

f94753

Состав и тель Е. Гол у б

Текред И. Пенчко

Редактор Г. Петрова

Корректор О. Тюрина

Заказ 1066

Изд. ¹ 100 Тираж 712

ВНИИГ1И Государственного комитета СССР по делам изобретений и открытий

113035, Москва, )К-35, Раушская наб., д. 4/5

Подписное

Загорская типография Упрполиграфпздата Мособлисполкома

Устройство для передачи иприема дискретной информациипо параллельным каналам связипеременной длины Устройство для передачи иприема дискретной информациипо параллельным каналам связипеременной длины Устройство для передачи иприема дискретной информациипо параллельным каналам связипеременной длины Устройство для передачи иприема дискретной информациипо параллельным каналам связипеременной длины Устройство для передачи иприема дискретной информациипо параллельным каналам связипеременной длины Устройство для передачи иприема дискретной информациипо параллельным каналам связипеременной длины 

 

Похожие патенты:

Изобретение относится к технике связи, в частности к технике передачи данных по цифровым каналам связи (ЦКС) с импульсно-кодовой модуляцией (ИКМ) и временным разделением каналов

Изобретение относится к технике связи, в частности к технике передачи информации по каналам связи в телефонной сети общего пользования (ТФОП)

Изобретение относится к способу одновременной передачи сигналов от N источников сигналов через соответствующее количество каналов передачи

Изобретение относится к системе радиосвязи с избирательным вызовом, обеспечивающей ответ на принятое сообщение, в частности к ответу на сообщения в системе радиосвязи с избирательным вызовом, имеющей стационарные системные приемники и оперирующей с сообщениями с планируемыми ответами

Изобретение относится к системам связи, более конкретно к ослаблению взаимных помех в двусторонней системе связи радиочастотного диапазона

Изобретение относится к радиотехнике, а именно к области передачи дискретных сообщений, и может быть использовано для повышения эффективности использования пропускной способности линий и сетей радиосвязи, в частности линий и сетей связи в системах автоматических зависимых наблюдений при использовании на данных линиях комплекса технических средств передачи данных

Изобретение относится к связи, в частности к системам, которые обеспечивают доступ между системами GR-303 и широкополосными системами

Изобретение относится к способу уплотнения для мультимедийной связи
Наверх