Делитель периода следованиячастоты

 

ОП ИСАН И Е

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ вити

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 21.02.79 (21) 2727021/18-24 с присоединением заявки ¹ (23) Приоритет (43) Опубликовано 07.03.81. Бюллетень № 9 (45) Дата опубликования описания 07.03.81 (51) М. К . б 06F 7/60

Н 03К 23/00

Государственный комитет (53) УДК 681.3 (088.8) по делам изобретений и открытий (72) Авторы изобретения

В. Н. Быков и P. В. Коровин (71) Заявитель (54) ДЕЛИТЕЛЬ ПЕРИОДА СЛЕДОВАНИЯ ЧАСТОТЪ|

Изобретение относится к автоматике и аналоговой вычислительной технике и может найти применение в вычислительных устройствах с представлением сигналов в виде временных интервалов, а также в автоматизированных системах контроля радиоаппаратуры с преобразованием сигналов в длительность импульсов.

Известны делители периода следования частоты на несколько равных частей, содержащие формирователи управляющих импульсов, два временных селектора, счетчик импульсов и генератор импульсов (11.

В этих устройствах установка коэффициента деления и необходимость повторной 15 подачи на вход делимого временного интервала для воспроизведения совокупности уменьшенных интервалов сложна, что ограничивает их функциональные возможности. 20

Наиболее близким к изобретению по техническому решению является делитель периода следования частоты, содержащий генератор импульсов, формирователь управляющих импульсов, счетчик импуль- 23 сов, два элемента И, триггер, логический элемент ИЛИ, делитель частоты и управляемый делитель частоты, при этом генератор импульсов подключен к первым входам элементов И, вторые входы которых 30 соединены соответственно через формирователь управляющих импульсов с входом делимого интервала и через триггер с входом запуска и первым входом логического элемента ИЛИ, второй вход которого соединен с выходом делителя частоты через последовательное соединение счетчика импульсов и управляемого делителя частоты, второй вход управляемого делителя частоты соединен с выходом второго элемента И (2).

Целью изобретения является упрощение устройства без снижения его функциональных возможностей и качественных показателей.

Для достижения этого в делитель периода следования частоты, содержащий генератор импульсов, подключенный к первым входам двух элементов И соединен с выходом формирователя управляющих импульсов, вход которого соединен с шиной делимого интервала делителя периода следования частоты, второй вход второго элемента И соединен с выходом триггера, первый вход которого соединен с шиной запуска делителя периода следования частоты, первый вход элемента ИЛИ соединен с выходом управляемого делителя частоты, информационный вход которого соединен с выходом второго элемента И, а управ811251

Vi fl 7 H

V Л ляющие входы управляемого делителя частоты соединены с выходами счетчика импульсов, вход которого соединен с выходом делителя частоты, второй вход элемента ИЛИ соединен с шиной запуска делителя периода следования частоты, введен дополнительный элемент ИЛИ, первый вход которого соединен с выходом первого элемента И, второй вход дополнительного элемента ИЛИ соединен с выходом управляемого делителя частоты, выход дополнительного элемента ИЛИ соединен с входом делителя частоты, выход которого соединен с вторым входом триггера, вход сброса делителя частоты подключен к шине запуска делителя периода следования частоты.

На чертеже изображена структурная схема делителя периода следования частоты.

Делитель содержит генератор импульсов 1, выход которого подключен к первым входам элементов И 2 и 3, к второму входу элемента И 2 через формирователь управляющего импульса 4 подключен вход делимого интервала, делителя временного интервала, а к выходу периода следования частоты элемента И 2 подключено последовательное соединение логического элемента ИЛИ 5, делителя частоты 6 с устанавливаемым коэффициентом деления N, счетчика импульсов 7, управляемого делителя частоты 8, другой вход которого соединен с выходом элемента И 3 и логического элемента ИЛИ 9, выход которого является выходом делителя периода следования частоты, а второй вход соединен с входом сброса делителя частоты 6 и с входом запуска делителя периода следования частоты.

Второй вход триггера 10 соединен с выходом делителя частоты 6, а второй вход элемента ИЛИ 5 соединен с выходом управляемого делителя частоты 8.

В исходном состоянии генератор импульсов 1 вырабатывает периодические короткие импульсы с частотой /ь но эти импульсы не проходят через элементы И 2 и 3, которые закрыты соответствеппо отсутствием сигналов с формирователя управляющих импульсов 4 и отсутствием разрешения на выходе триггера 10. В делитель частоl ы 6 внеде коэффициент пересчета Л, счетчик импульсов 7 находится в .исходном нулевом состоянии.

Устроиство работает в два цикла: цикл записи входного делимого временного интервала и цикл воспроизведения выходных сигналов.

Цикл записи начинается в момент подачи на вход устройства начала преобразуемого временного интервала. При этом срабатывает формирователь управляющих импульсов, на выходе которого появляется выходное напряжение, открывающее элемент И 2. Время, в течение которого от5

30, 15

G0

05 крыт элемент И 2, равно длительности Т:, преобразуемого временного интервала. 3а этот интервал через элемент И 2 проходит

N> импульсов с генератора 1, причем число этих импульсов определяется формулой ж, = У,-7.„.

Эти импульсы следуют на счетчик импульсов 7 через элемент ИЛИ 5 и делитель частоты 6. Вследствие прохождения импульсов через делитель частоты 6 на вход счетчика импульсов 7 проходит каждый Л -ый и,1пульс, записывая в конечном итоге в счетчик 7 число Л, определяемое по формуле

Код числа Л, получившийся на счетчике импульсов 7, поступает в качестве коэффициента деления управляемого делителя частоты. Установкой этого коэффициента деления завершается первый цикл работы.

Цикл воспроизведения начинается с момента подачи на устройство сигнала запуска делителя временного интервала период i следования частоты, поступающего на первый вход триггера 10, псребрасывающего этот триггер в единичное состояние, при котором открывается элемент И 3. Импульс запуска делителя периода следования частоты поступает также на делитель частоты 6, переводя его в исходное нулевое состояние на второй вход элемента ИЛИ 9 и через него на выход делителя периода следования частоты, начиная собой выходной преобразованный сигнал.

На первый вход элемента ИЛИ 9 поступают импульсы с выхода управляемого делителя частоты 8. Их период следования определяется согласно выражению и. и

Л, f). 7 7

7 вых— вых Л Л и представляет собой уменьшенный в Л раз входной интервал.

После того, как вслед за запускающим импульсом на выход устройства с постоянным временным интервалом Т„,,- поступает

Л импульсов, которые также поступают с выхода управляемого делителя частоты 8 через элемент ИЛИ 5, на вход делителя частоты 6, появится сигнал на выходе делителя частоты 6, который поступает на нулевой вход триггера 10, переводит

его в исходное нулевое состояние. При этом элемент И 3 запирается и прекращается прохождение импульсов с генератора 1.

В итоге, начиная с момента запуска делителя периода следования частоты на воспроизведение на выход поступает Х+1 импульсов с равномерным интервалом между ними, равным уменьшенному в Л раз

811251

Формула изобретения

Составитель В. Кайданов

Техред T. Трушкина

Редактор Е. Гончар

Корректор И. Пенчко

Заказ 361/4 Изд. Ко 188 Тираж 749 Подписное

НПО «Поиск» Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 входному временному интервалу. Делитель делит входной временной интервал на

Nчастей,,при этом число N может быть выбрано в достаточно широких пределах.

Таким образом, в делителе следования периода частоты при сохранении всех качественных показателей и функциональных возможностей известного устройства отсутствует пересчетная схема.

Делитель периода следования частоты, содержащий генератор импульсов, подключенный к первым входам двух элементов И соединен с выходом формирователя управляющих импульсов, вход которого соединен с шиной делимого интервала делителя периода следования частоты, второй вход второго элемента И соединен с выходом триггера, первый вход которого соединен с шиной запуска делителя периода следования частоты, первый вход элемента ИЛИ соединен с выходом управляемого делителя частоты, информационный вход которого соединен с выходом второго элемента И, а управляющие входы управляемого делителя частоты соединены с выходами счетчика импульсов, вход которого соединен с выходом делителя частоты, второй вход

5 элемента ИЛИ соединен с шиной запуска делителя периода следования частоты, отличающийся тем, что, с целью упрощения, в него введен дополнительный элемент ИЛИ, первый вход которого

10 соединен с выходом первого элемента И, второй вход дополнительного элемента

ИЛИ соединен с выходом управляемого делителя частоты, выход дополнительного элемента ИЛИ соединен с входом делите15 ля частоты, выход которого соединен с вторым входом триггера, вход сброса делителя частоты подключен к шине запуска делителя периода следования частоты.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР № 375574, кл. G 01 К 23/10, 1971.

2. Авторское свидетельство СССР

25 № 443384, кл. G 06 F 7/52, 1973 (прототип).

Делитель периода следованиячастоты Делитель периода следованиячастоты Делитель периода следованиячастоты 

 

Похожие патенты:

Изобретение относится к вычислительной технике и предназначено для регистрации и контроля входных параметров, а именно, параметров полета летательного аппарата

Изобретение относится к вычислительной технике и, в частности, к архитектурам перестраиваемых матричных процессорных СБИС, использующих структурную перестройку (реконфигурацию), т.е

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к вычислительной технике и может быть использовано при построении средств коммутации мультипроцессорных систем, абонентских систем связи с децентрализованным управлением, коммутационных средств параллельного обмена информацией в измерительных системах

Изобретение относится к цифровой связи и может быть использовано в выделителях канальных цифровых сигналов для поеобразования структуры двоичной комбинации сжатием выделяемых символов

Изобретение относится к вычислительной технике и может быть использовано при построении средств коммутации специализированных мультипроцессорных вычислительных систем, микроконтроллерных сетей и средств параллельного обмена информацией в измерительных системах

Изобретение относится к области структурного распознавания образцов и может быть использовано в автоматизированных системах оперативной диагностики технического и функционального состояний многопараметрического объекта по данным измерительной информации, а также в системах идентификации, распознавания, контроля и диагностики технического и функционального состояния изделий авиационной и космической промышленности, энергетике, магистральных трубопроводов и т.п

Изобретение относится к вычислительной технике и преимущественно может найти применение при автоматизированном составлении расписаний работы детерминированных систем конвейерного типа, широко используемых в настоящее время на производстве, транспорте, учебном процессе, военной области, науке, например статистическом моделировании (по методу Монте-Карло), и в других областях, где технологические процессы представляют собой конвейерные системы

Изобретение относится к области вычислительной техники и техники передачи дискретной информации

Изобретение относится к области вычислительной техники и техники передачи дискретной информации
Наверх