Устройство для контроля логическихузлов

 

Союз Советских

Социалистических

Республик

К АВТОРСКО (61) Дополнительно (22) Заявлено 31.07 с присоединением за (23) Приоритет—

Опубликовано

Дата опублико

Гооударствеииый комитет

СССР оо делам изобретений и открытий (72) Авторы изобретения

В. Н. Куценко, Н. Т. Березюк и К. К. Фурманов (71) Заявитель с

J с (54) VCTPOBCTBO T4JIR KOHTPOll$I ЛОГHHECYHX У5ЛОВ . /

Изобретение относится к вычислителной технике и может быть использовано для контроля логических узлов.

По основному авт. св. № 469971 известно устройство для контроля логических узлов, содержащее адресный коммутатор, первый выход которого подключен к первому входу блока анализа неисправностей и логической обработки, блок оперативной памяти, первый и второй выходы которого подключены к блоку управления, третий выход— к первому входу блока генерации стимулирующих воздействий, а четвертый — к блоку анализа неисправностей и логической обработки, выходы блока управления соединены со вторым и третьим входами блока стимулирующих воздействий, три выхода которого подключены к блоку коммутации стимулирующих воздействий, а один выход — к блоку выявления неисправностей, выходы которого соединены со вторым входом блока анализа неисправностей и логической обработки и первым входом блока оперативной памяти, кроме того, устройство дополнительно содержит блок памяти неисправностей, соединенный входом с блоком выявления неисправностей, а выходом — с третьим вхо2 дом блока анализа неисправностей и логической обработки, один выход которого подключен к блоку управления и четыре выхода — к адресному коммутатору, второй выход которого соединен с блоком оперативной памяти (1) .

Недостатком этого устройства является низкое быстродействие, так как о»о ограничивается временем формирования кодовой комбинации стимулирующего воздействия при проверке любого логического бло о ка.

Цель изобретения — повышения быстродействия.

Поставленная цель достигается тем, что в устройство для контроля логических уз1 лов введены генератор тактовых импульсов и счетчик, при этом выход счетчика подключен к соответствующему входу блока выявления неисправности, первый вход счетчика является входом устройства, второй вход счетчика подключен к выходу генератора тактовых импульсов, сигнальный вход которого соединен с четвертым выходом блока анализа неисправностей и принятия решений вход запуска генератора тактовых

81343 импульсов подключен к шестому выходу блока оперативной памяти, На чертеже представлена структурная схема устройства.

Устройство содержит блок 1 оперативной памяти. генератор 2 тактовых импульсов, блок 3 управления, счетчик 4, блок 5 генерации стимулирующих воздействий, блок

6 коммутации стимулирующих воздействий, вход 7 устройства, блок 8 выявления неисправностей, блок 9 памяти неисправностей, блок 10 анализа неисправностей и принятия роше, регистр 11 подпрограмм, ре истр 12 сбоев, регистр 13 цикла, регистр

14 возврата, коммутатор 15 адреса.

Блок 1 оперативной памяти служит для храпения программ контроля и представляьт собой запоминающее устройство с произвольным доступом к ячейкам памяти по адресу, задаваемому коммутатором 15 адреса. Генератор 2 тактовых импульсов по коман 1с блока 1 оперативной памяти генерирует тактовые импульсы с необходимой частотой проверки счетчиков, установленных на проверяемых блоках. Блок 3 управления служит для расстановки разрядов генератора стимулирующих воздействий в соответствии с командой блока оперативной памяти и определяет взаимодействие разрядов гснератора стимулирующих воздействий. (;четчик 4, в который предварительно по входу 7 записывается дополнительный код числа тактовых импульсов, необходимых для подачи па проверяемый логический узел, считает тактовые импульсы. Блок 5 генерации стимулирующих воздействий формирует кодовые комбинации необходимой длины, выдает серию комбинаций по закону, установленному блоком управления, служит для установления амплитудно-временных характеристик стимулирующих воздействий.

Блок б коммутации стимулирующих воздействий посылает последовательность кодовых комбинаций на обьект проверки. Блок 4р

8 выявления неисправностей предназначен для установления факта неисправности объекта проверки и опредеЛения соответствия программе реакций объекта проверки. Блок

9 памяти неисправностей служит для накап45 ливания результатов отдельных этапов контроля. Блок 10 анализа неисправностей и принятия решений определяет характер неисправности и переводит устройство на его локализацию. Регистры подпрограмм 11, сбоев 12, цикла 13, возврата 14 служат для рр хранения и выдачи адресов блока 1 оперативной-памяти, по которым необходимо обратиться в соответствии с решением, принятым блоком 10 анализа неисправностей и принятия решений.

Устройство работает следующим образом.

Блок 5 генерации стимулирующих воздействий по команде с блока 1 оперативной памяти вырабатывает серию кодовых ком1

4 бипаций, которые посылает через блок 6 коммутации стимулирующих воздействий на объект проверки. Кодовые комбинации, реакции объекта проверки накапливаются в блоке 8 выявления неисправностей, в котором по окончании работы генератора стимулирующих воздействий происходит сравнение накопленной информации с эталонной.

При совпадении накопленной и эталонной информации блок 1 оперативной памяти выдает команду генератору стимулирующих воздействий на посылку следующей кодовой комбинации на объект проверки и т. д.

Если на объекте проверки установлен счетчик, то по команде блока оперативной памяти проверяется вначале комбинационная часть указанным выше способом, затем с помощью блока 5 генерации стимулирующих воздействий через блок б коммутации стимулирующих воздействий на входах комбинационной части устанавливается кодовая комбинация стимулирующего воздействия, остающаяся неизменной при дальнейшей проверке. Затем через вход 7 устройства в блок счета тактовых импульсов записывается дополнительный код числа импульсов, необходимых для подачи на счетные входы объекта проверки. Блок 1 оперативной памяти запускает генератор 2 так-. товых импульсов, который посылает импульсы с необходимой частотой через блок б коммутации стимулирующих воздействий на объект проверки и одновременно на вход счетчика 4. При совпадении выходного импульса счетчика с импульсом реакции объекта проверки в блоке 8 выявления неисправностей блок 10 анализа неисправностей и принятия решений останавливает генератор 2 тактовых импульсов.

Для установления области устойчивой работы ooüåêòà проверки блок 10 анализа неисправностей и принятия решений выдает команду блоку 3 управления на многократный перебор кодовых комбинаций блоком

5 генерации стимулирующих воздействий, для счетных объектов проверки включает генератор 2 тактовых импульсов, по адресу, записанному в регистре 13 циклов, осуществляет обращение к подпрограмме проверки области устойчивой работы объекта проверки. При несоответствии накопленной и эталонной информации блок 10 анализа неисправностей и принятия решений вырабатывает команду обращения к подпрограмме локализации неисправности через регистр

12 сбоя. Адрес подпрограммы записывается блоком 1 оперативной памяти в регистр 11 подпрограмм. Блок 1 оперативной памяти в этом случае через блок 5 генерации стимулирующих воздействий и блок 6 коммутации сти мулирующих воздействий выдает на объект проверки кодовые комбинации.

Все случаи несоответствия реакций объекта проверки с эталоном фиксируются бло813431

Составитель Н. Быкова

Техред А. Бойкас Корректор В. Бутяга

Тираж 745 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5.

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4

Редактор Т. Веселова

Заказ 346/62 ком 9 памяти неисправностей. По окончании подпрограммы блок 10 анализа неисправностей и принятия решений определяет вид неисправности и переходит к следующему участку программы по адресу, записанному ранее в регистре 14 возврата с адресного коммутатора 15 в момент перехода к подпрограмме локализации неисправности.

При отсутствии неисправностей по окончании всей программы контроля объект проверки считается исправным.

3а счет введения блока генерации тактовых импульсов и блока счета тактовых импульсов возрастает быстродействие предлагаемого устройства, так как уменьшается количество формируемых кодовых комбинаци и сти мул ирующего воздействий.

Формула изобретения

Устройство для контроля логических узлов по авт. св. № 469971, отличающееся тем, что, с целью повышения быстродействия, в устройство введены генератор тактовых импульсов и счетчик, при этом выход счетчика подключен к соответствующему входу блока выявления неисправности, первый вход счетчика является входом устройства, второй вход счетчика подключен к выходу генератора тактовых импульсов, сигнальный вход которого соединен с четвертым выходом блока анализа неисправностей и гринятия решений, вход запуска генератора тактовых импульсов подключен к шестому выходу блока оперативной памяти.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР № 469971, кл. G 06 F 13.12.73 (прототип).

Устройство для контроля логическихузлов Устройство для контроля логическихузлов Устройство для контроля логическихузлов 

 

Похожие патенты:

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам для контроля электрического монтажа

Изобретение относится к вычислительной технике и автоматике и может быть использовано при построении средств контроля и диагностирования дискретных блоков радиоэлектронной аппаратуры

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам для контроля электрического монтажа

Изобретение относится к вычислительной технике

Изобретение относится к области испытания и контроля цифровых полупроводниковых интегральных микросхем (ИС) и может быть использовано в сборочном производстве электронных средств при входном контроле показателей радиационной стойкости ИС, содержащих запоминающие устройства (ЗУ)

Изобретение относится к ремонтному обслуживанию персональных компьютеров, а именно к диагностике работоспособности аппаратных средств и программного обеспечения

Изобретение относится к контрольно-измерительной технике и может быть использовано для обнаружения и указания места потенциально неисправного устройства, входящего в состав цифрового блока

Изобретение относится к области диагностики технических систем и может быть использовано при диагностике состояния технических систем различной степени сложности

Изобретение относится к средствам тестирования взаимосвязанных больших интегральных микросхем (БИС) на уровне плат в реальных условиях эксплуатации
Наверх