Устройство для контроля долго-временной памяти

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

N АВТОРСКОМУ СВИ ЕТЕЛЬСТВУ

Союз Советских

Социалистических

Респубник.Q3 (61) Дополнительное к ввт. саид-ву (22) Заявлено 0404.79 (2! ) 2745496/18 — 24 (53) М. КЛ.

G 11 С 29/00

G F 11/02 с присоединением заявки ¹ (23) Приоритет

Государственный комитет

СССР по делам изобретений н открытий (53) УДК 681.327. .6(088.8) Опубликовано 150381 Бюллетень № 10

Дата опубликования описания 15.03.81 (72) Авторы изобретения

Г. A. Бородин, Н. И. Егорова, И. В. Огнев и Ю. N, .ШамаеВ

Л и ." 1,:

А титут (71) Заявитель

Московский ордена Ленина энергетический ин (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ДОЛГОВРЕМЕННОЙ ПАМЯТИ

Изобретение относится к вычислительной технике, а именно к контролю долговременных запоминающих микросхем на интегральных запоминающих микросхемах словарного типа.

Известно устройство для контроля байтов хранящейся информации, осуществляющее помимо контроля поразрядных сумм, сквозной контроль по четности восьми групп слов, адреса . которых выбираются по следующей схеме:

1 разряд — 1-ое, 9-ое, 17-ое,...

2 разряд — 2-ое, 10-ое, 18-ое,...

8 разряд — 8-ое, 16-ое, 24-ое,... и эффективно обнаруживающее, помимо однократных ошибок, еще и двукратные, если количество слов в блоке памяти менее 80 f1) .

Наиболее близким к предлагаемому является устройство для контроля блока постоянной памяти .с контролем на четность поразрядных сумм, содержащее регистр параллельного действия со счетными входами узел установки контрольных чисел и схему сравнения (2g.

Цель изобретения — повышение точности контроля.

Поставленная цель достигается тем, что в устройство для контроля долговременной памяти, содержащее схему

5 сравнения, первая группа входов которой подключена к выходам блока уста новки контрольных чисел, введены сумматоры, входы которых являются входами устройства, счетчики, вход каж l0 дого из которых подключены к выходу переноса соответствующего сумматора, выходы счетчиков и сумматоров подключены ко второй группе входов схемы сравнения.

На чертеже представлена блок-схема устройства для контроля долговременной памяти.

Устройство для контроля долговременной памяти содержит подключенные

20 к выходам блока 1 долговременной памяти, многоразрядные сумматоры 2, перенос из старших разрядов которых подается на вход счетчика 3 по цепям 4, выходы счетчиков вместе с вы25 ходами сумматоров подаются на первые входы схемы 5 сравнения, вторые входы которой соединены с выходами блока 6 установки контрольных чисел.

Устройство работает следующим образом.

813508

Формула изобретения

Ф ° Ф

Составитель В. Гордонова

Редактор Н. Воловик Техред A.Áàáèíåö Корректор Н. швыдкая

Заказ 782/66 Тираж 645 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

При подаче на вход блока 1 памяти последовательно изменяемого кода адреса и импульса запроса, с выхода блока 1 памяти многоразрядные числа считываются в сумматоры 2. Числа в соответствии с микросхемным характером построения блока памяти, разбиваются на несколько групп и каждая группа засылается в свой многоразряд ный сумматор на счетные входы счетчиков единиц переполнения 3 по цепям

4. После того как все числа, хранимые в блоке 1 памяти, будут считаны, в схеме 5 сравнения под действием сигнала сравнения, производится сравнение полученной контрольной суммы с контрольным числом, поступающим из установки 6 блока.

Введение в устройство контроля многоразрядных сумматоров и счетчиков единиц переполнения обнаруживает не только одиночное и многократные 20 ошибки, но и четные многократные ошибки. Вероятность обнаружения многократных ошибок зависит от числа разрядов счетчиков единиц переполнения. Если количество разрядов К выбрать из выражения:

К 1 + ОЧАГ 2 (, у) >

1=1 то вероятность обнаружения многократных ошибок будет близка к 1, n, m количество слов и разрядов н запоминающих матрицах.

Устройство для контроля долговременной памяти, содержащее схему сравнения, первая группа входов которой подключена к выходам блока установки контрольных чисел, о т л и ч а ю щ е е с я тем, что, с целью повышения точности контроля, оно содержит сумматоры, входы которых являются входами устройства, счетчики, вход каждого из которых подключен к выходу переноса соответствующего сумматора, выходы счетчиков и сумматоров подключены ко второй группе входов Схемы сравнения.

Источники информации, принятые во внимание при экспертизе

1. Патент США Р 3718903, кл. С Об Г 11/10, 1970.

2. Авторское свидетельство СССР

9 235108, кл. G 11 С 29/00, 1967 (прототип).

Устройство для контроля долго-временной памяти Устройство для контроля долго-временной памяти 

 

Похожие патенты:
Наверх