Устройство для передачи - приемадискретной информации

 

Союз Советских

Социалистических

Республик

ОП ИСАНИ Е

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ («)813803 (61) Дополнительное к авт. свид-ву— (22) Заявлено 20.06.79 (21) 2787498/18-09 с присоединением заявки №вЂ” (23) Приоритет— (51) М. Кл, з

Н 04 В 7/00

Н 04 L 5/00

Гооударствеиный комитет (53) УДК 621,396.

2 621 391 .1 (088.8) Опубликовано 15.03.81. Бюллетень № 10

Дата опубликования описания 25.03.81 ао делам изобретений и открытий (72) Авторы изобретения

В. И. Журавлев и М. А. Леонтьев

Московский ордена Трудового Красного Знамени электротехнический институт связи (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ-ПРИЕМА

ДИСКРЕТНОЙ ИНФОРМАЦИИ

Изобретение относится к радиотехнике и может использоваться в составе многоадресных систем радиосвя" и и радиоуправления.

Известно устройство для передачи-приема дискретной информации, содержащее на передающей стороне последовательно соединенные источник информации, кодер, блок управления, выходы которого подключены к входу синтезатора поднесущих частот и другому входу кодера, а также синхрогенератор и передатчик, а на приемной стороне 10 последовательно соединенные .приемник, смеситель и, вадратурный фильтр, блок управления, выходы которого подключены сооТветствен го к входу синтезатора поднесущих частот и декодеру, выход которого подключен к получателю информации, а также синхрогенератор (1).

Однако данное устройство недостаточно помехоустойчиво.

Цель изобретения — повышение помехоустой ч и вости.

Для этого в известное устройство введены «а ередающей стороне последовательно соеди нснные дополнительный синтезатор, перемножитель, формирователь и преобразователь частоты, выход которого подключен к передатчику, а другой его вход соединен с выходом синтезатора поднесущих частот, причем дополнительный выход блока управления через генератор псевдослучайной последовательности (ГПСП) подключен к другому входу перемножителя, на приемной стороне — два квадратурных канала, образованные выходами квадратурного фильтра, каждый из которых содержит последовательно соединенные временной дискретизатор, аналого-цифровой преобразователь и процессор, выходы которых через вычислитель огибающей подключены к другому входу декодера, причем дополнительный выход блока управления через ГПСГ1 подключен к входу преобразователя частот, выход которого соединен с другим входом смесителя, а другой вход — с выходом синтезатора поднесущих частот.

При этом процессор выполнен, наприМер, в виде семи вычислительных модулей, причем выходы первого вычислительного модуля через второй и третий вычислительные модули подключены соответственно к первым входам четвертого, пятого, шестого и седьмого вычислительных модулей, причем

813803

55 вторые входы соответственно второго и третьего, четвертого и пятого, шестого и седьмого вычислительных модулей объединены между собой.

Причем вычислительный модуль содержит последовательно соединенные мультиплексор, первую ячейку памяти, вычитающий блок и вторую ячейку памяти, причем выход первой ячейки памяти через суммирующий блок подключен к первому входу мультиплексора, второй вход которого объединен с другим входом вычитающего блока и другим входом суммирующего блока.

На фиг. 1 представлена структурная электрическая схема передающей части предлагаемого устройства; на фиг. 2 — то же, приемной части устройства; на фиг. 3 то же, процессора; на фиг. 4 — то же, вычислительного модуля.

Устройство для передачи-приема дискретной информации содержит на передающей стороне источник 1 информации, кодер 2, синтезатор 3 поднесущих частот, перемножитель 4, формирователь 5, преобразователь 6 частоты, передатчик 7, генератор 8 псевдошумовой последовательности, дополнительный синтезатор 9, блок 10 управления и синхрогенератор 11, а на приемной стороне приемник 12, смеситель 13, квадратурный фильтр 14, временные дискретизаторы 15 и 16, аналого-цифровые преобразователи 17 — 18, процессоры 19 и 20, вычислитель 21 огибающей, декодер 22, получатель 23 информации, преобразователь 24 частот; генератор псевдослучайной последовательности (ГПСП) 25, синтезатор 26 поднесущих частот, блок 27 управления и синхрог"нератор 28, при этом, процессоры

19 и 20 -выполнены каждый в виде семи вычислительных модулей 29; 30, 31, 32, 33, 34 и 35, каждый из которых содержит мультиплексор 36, первую и вторую ячейки памяти 37 и 38, вычитающий блок 39 и суммирующий блок 40, кроме того каждый вычислительный модуль 29, 30, 31, 32, 33, 34 и 35 содержит триггер 41.

Устройство работает следующим образом.

Символы или блоки двоичных символов, генерируемые источником 1 в виде соответствующих последовательностей импульсов, поступают на кодер 2, на выходе которого формируется управляющий сигнал, поступающий на дополнительный синтезатор 9. На выходе дополнительного синтезатора 9 генерируется последовательность сигналов, характеризующаяся последовательностью кодо-временных диаграмм. В перемножителе 4 двухполярная последовательность прямоугольных импульсов умножается на,периодически повторяющийся сегмент псевдослучайной последовательности (ПСП) формируемый генератором 8 и состоящий также из двухполярных прямоугольных импульсов. Последовательность, формируемая

Зо

45 в перемножителе 4, поступает в формирователь 5, на выходе которого образуется амплитудно-фазовый код, представляющий собой двухполярную последовательность импульсов специальной формы. С выхода фор-. мирователя 5 сигнал поступает на преобразователь 6, где амплитудно-фазовый код модулирует поднесущие частоты, поступающие в определенной последовательности из синтезатора 3. На выходе преобразователя 6 формируется дискретный сложный частотно-манипулированный сигнал, который по-. ступает на модулятор ВЧ передатчика 7 и передается по радиоканалу связи. Кодер 2 под воздействием управляющих сигналов, поступающих из блока 10, может изменять структуру кодо-временных диаграмм и скорость передачи информации. Генератор 8 под воздействием управляющих сигналов может изменять длительность и структуру псевдослучайной последовательности. Синтезатор 3 поднесущих частот под воздействием управляющих сигналов может изменять длительность и порядок чередования поднесущих частот. Принятые ВЧ приемником 12 сигналы поступают на смеситель 13, на второй вход которого подается периодически повторяющийся дискретный сложный частотно-манипулированный сигнал с прямоугольной огибающей элемента фазового кода, формируемый в преобразователе 24 путем переноса псевдослучайной последовательности, формируемой генератором 25, на поднесущие частоты, генерируемые синтезатором 26. На выходе смесителя 13 образуется амплитудно-фазоманипулированный сигнал. В квадратурном фильтре 14 формируются две квадратурные составляющие амплитудно-фазоманипулированного сигнала и осуществляется .согласованная фильтрация импульсов, составляющих фазовый код. Выходы квадратурного фильтра 14 образуют два квадратурных кана.ла. Во временных дискретизаторах 15 и 16 осуществляется дискретизация сигналов. В процессорах 19 и 20 вычисляются взаимокорреляционные функции. В вычислителе 21 вычисляется последовательность выборочных значений огибающих взаимокорреляционных функций, квадратурные составляющие которых вычисляются процессорами 19 и 20. С выхода вычислителя 21 продукты корреляционной обработки поступают s декодер 22, а затем декодированная последовательность информационных символов, поступает в получатель 23. Блок 27 осуществляет подстройку параметров опорных сигналов и параметров декодера 22 под соответствующие параметры рабочих сигналов выбранного корреспондента.

Работа вычислительных модулей 29, 30, 31, 32, 33, 34 и 35 характеризуется циклами, в каждом из которых обрабатываются два последовательных выборочных значения сигнала. В начале цикла триггер 41 уста813803 навливается в состояние, задающее направление мультиплексора 36. Затем данные со входа мультиплексора 36 считываются в первую ячейку памяти 37. После этого мультиплексор 36 переключается. В конце цикла считываются образовавшиеся на выходах суммирующего блока 40 и вычитающего блока 39 соответственно сумма и разность предыдущего и вновь поступившего выборочных значений сигнала в первую и вторую ячейки памяти 37 и 38. Процессоры 19 и 20 строятся путем последовательного соединения вычислительных модулей 29, 30, 31, 32, 33, 34 и 35 причем в древовидной структуре процессоров 19 и 20 выделяются группы модулей 30, 31 и 32 и 33, 34 и 35, на которые подаются одинаковые сигналы управления. В процессорах 19 и 20, предназначенных для обработки сегментов из 2 вык борочных значений сигнала, выделяется

К групп и имеется К шин управляющих сигналов. Каждая последующая группа содержит вдвое большее число модулей, чем предыдущая, а сигналы управления, поступающие на каждую последуюшую группу, имеют вдвое больший период, чем сигналы управления, поступающие на предыдущую группу.

Формула изобретения

1. Устройство для передачи-приема дискретной информации, содержащее на передающей стороне последовательно соединенные источник информации, кодер, блок управления, выходы которого подключены к входу синтезатора поднесущих частот и другому входу кодера, а также синхрогенератор и передатчик, а на приемной стороне последовательно соединенные приемник, смеситель и квадратурный фильтр, блок управления, выходы которого подключены соответственно к входу синтезатора поднесущих частот и декодеру, выход которого подключен к получателю информации, а также синхрогенератор, отличающееся тем, что, с целью повышения помехоустойчивости, введены на передающей стороне последовательно соединенные дополнительный синтезатор, перемножитель, формирователь и преобразователь частоты, выход которого подключен к передатчику, а другой его вход соединен с выходом синтезатора поднесущих частот, причем дополнительный выход блока управления через генератор псевдослучайной последовательности (ГПСП) подключен к другому входу перемножителя, на приемной стороне — два квадратурных канала, образованные выходами квадратурного фильтра, каждый из которых содержит

1О последовательно соединенные временнои дискретизатор, аналого-цифровой преобразователь и процессор, выходы которых через вычислитель огибающей подключены к другому входу декодера, причем допол1s нительный выход блока управления через

ГПСП подключен к входу преобразователя частот, выход которого соединен с другим входом смесителя, а другой вход — с выходом синтезатора поднесущих частот.

2. Устройство по п. 1, отличающееся тем, что процессор выполнен, например, в виде семи вычислительных модулей, причем выходы первого вычислительного модуля через второй и третий вычислительные модули подключены соответственно к первым входам четвертого, пятого, шестого и седьмого вычислительных модулей, причем вторые входы соответственно второго и третьего, четвертого и пятого, шестого и седьмого вычислительных модулей объединены между собой.

3. Устройство по п. 2, отличающееся тем, что вычислительный модуль содержит последовательно соединенные мультиплексор первую ячейку памяти, вычитаю щий блок и вторую ячейку памяти, причем выход первой ячейки памяти через суммирующий блок подключен к первому входу мультиплексора, второй вход которого объединен с другим входом вычитающего блока и другим входом суммирующего блока.

Источники информации, 4о принятые во внимание при экспертизе

1. Рид, Блэсболг. Эффективные методы измерения расстояний и передачи данных в условиях многолучевого распространения сигналов на линиях самолет-земля и землясамолет, ТИИЭР, 1970, № 3, с. 146 — 154.

813803

Редактор К. Волощук

Заказ 427/81

Составитель Е. Любимова

Техред А. Бойкас Корректор В. Синицкая

Тираж 698 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Филиал ППП <Патент>, г. Ужгород, ул. Проектная, 4

Устройство для передачи - приемадискретной информации Устройство для передачи - приемадискретной информации Устройство для передачи - приемадискретной информации Устройство для передачи - приемадискретной информации Устройство для передачи - приемадискретной информации 

 

Похожие патенты:
Наверх