Устройство допускового контроля

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советски к

Социалнстическмк

Республлк ()843243 (61) Дополнительное к авт. свид-ву— (22) Заявлено 08.08.79 (21) 2807382/18-21 с присоединением заявки №вЂ” (23) Приоритет— (51) М. Кл.3

Н 03 К 19/20

Гееудеретеенннй кем«тет (53) УДК 621.373 (088.8) Опубликовано 30.06.81. Бюллетень № 24 не лелем «зееретен«й

«етнрит«й

Дата опубликования описания 05.07.81 (72) Авторы изобретения

Ю. Ф. Пермяков и Б. М. Рачков

| (71) Заявитель,(54) УСТРОЛСТВО ДЛЯ ДОПУСКОВОГО

КОНТРОЛЯ

Изобретение относится к радиоизмерительной технике и может быть использовано в устройствах контроля, в которых происходит определение соответствия. контролируемого периода и параметров импульсов заранее установленному полю допусков.

Известно устройство для допускового контроля временных интервалов между импульсами; содержащее блок дискретной задержки сигнала, инвертор, триггер и элемент совпадения (1).

Недостаток этого устройства — ограниченные возможности, не обеспечивающие возможности контроля, кроме периода, других параметров импульсной последовательности.

Известно также устройство для допускового контроля временных интервалов, содержащее инвертор, элементы совпадения, два триггера и элемент задержки (2).

Однако известное устройство также не позволяет контролировать одновременно период и все параметры импульсов.

Цель изобретения — расширение функциональных возможностей устройства "за счет обеспечения одновременного контроля периода следования, амплитуды и длительности импульсов, длительности переднего и заднего фронтов импульсов, а также амплитуды отрицательного выброса.

Указанная цель достигается тем, что в устройство допускового контроля, содержащее два триггера и элемент задержки, два выхода которого соединены со входами первого триггера, дополнительно введены триггер, элемент ИЛИ и четыре компаратора, первые входы которых соединены со входом элемента задержки, два дополнительных Е выхода которого подключены к первому и второму входам второго триггера, третий вход которого соединен с третьим входом первого триггера, первым входом дополнительного триггера и вторыми входами компараторов, выходы которых через элемент ИЛИ под1 ключены ко второму входу дополнительного триггера, а выходы первого и второго триггеров соединены с третьими входами первого и второго компараторов.

На фиг. 1 представлена блок-схема устройства; на фиг. 2 — 4 — временные диаграммы, поясняющие его работу.

Входная шина 1, на которую поступают контролируемые сигналы, соединена с входом элемента задержки 2 и первыми входа843 ми компараторов 3 — 6. Третьи входы компараторов 5 и 6 и четвертые входы компараторов 3 и 4 соединены с выходами источника эталонных напряжений 7 через шины 8 — 11.

Первый -дополнительный выход 12 элемента 2 задержки соединен с входом «О» установки второго триггера 13, а второй дополнительный выход 14 с входом «1» установки.

Первый выход 15 элемента 2 задержки соединен с входом «1» установки первого триггера 16, а второй выход 17 с входом «О» установки. Выход первого триггера 16 соединен с шиной 18 опроса первого компаратора 3, а выход второго триггера 13 соединен с шиной 19 опроса второго компаратора 4. Выходы компараторов 3 — 6 соединены с входами элемента ИЛИ 20, выход которого соединен с входом «1» установки дополнительного триггера 21. Вторые входы компараторов

3 — 6, вторые входы «О» установки триггеров 13 и 16 и вход «О» установки дополнительного триггера 21 объединены и соединены с шиной «Сброс» 22. Выход 23 дополнительного триггера 21 является выходом устройства.

Устройство работает следуюшим образом.

Перед началом работы по шине 22

«Сброс» импульс подается на триггеры и компараторы и устанавливает их в исходное состояние. Контролируемые импульсы по шине 1 подаются на первые входы компараторов 3 — 6 и вход элемента 2 задержки. По переднему фронту первого контролируемого импульса вырабатываются импульсы Т1—

Т4, на выходах 12, 15, 17 и 14 элемента 2 задержки (фиг.. 2). Импульс Т! на выходе

12 элемента 2 определяет контролируемый период и начало переднего фронта, импульс

Т2 — конец переднего фронта, импульс Т3— начало заднего фронта, импульс Т4 — конец заднего фронта контролируемого импульса.

Импульсы Т2, ТЗ с выходом 15 к 17 формируют на триггере 16 импульс опроса, который поступает на вход 18 компаратора 3, а импульсы Tl, Т4 е выхода 12 и 14 формируют на триггере 13 импульс опроса, который поступает на вход 19 компаратора 4.

При этом на входы компараторов 3 — 6 по шинам 8 — 11 из источника 7 эталонных напряжений подаются потенциалы (фиг. 3); по шине 8 Ццц„- hU; по шине 9 U <„„po шине 10- U, по шине 11 Uíoì+ Ь

Так как по условиям контроля импульсы никогда не должны быть амплитудой больше, чем U + д!.3, а амплитуда отрицательного выброса не должна быть больше чем -Цтр„, то на компараторы 5 и 6 импульсы опроса не подаются и компараторы контролируют эти параметры все время. Если амплитуда контролируемого импульса больше U ä + АУили амплитуда отрицательного выброса больше, чем -U, сигнал с выходов компараторов 5 и 6 через элемент или 20 устанавливает триггер 21 в состояние «1» и на выходе 23 появляется сигнал.

243

По входу 18 импульс опроса сравнивает на компараторе 3 (фиг. 3) напряжения

U o„- Д!1 и амплитуду контролируемого сигнала на время !„ „, причем амплитуда должна быть больше )р »- hU. В противном случае компаратор 3 переключается и через элемент ИЛИ 20 устанавливает триггер 21 в «1».

По входу 19 импульс опроса сравнивает на компараторе 4 (фиг. 3) нап!!яжение U -ÄÄ

u напряжение при отсутствии импульса, т.е. !

0 на время „компаратор 4 закрывается, а все остальное время он открыт, и при наличии импульса, или потенциала за пределами . „, „компаратор 4 переключается, через элемент ИЛИ 20 устанавливает триггер

21 в «1» и на выходе 23 появляется сигнал.

Рассмотрим процесс контроля параметров импульсов и их периода. На фиг. 4 изображена временная диаграмма контроля импульса на соответствие заранее, устанавлен2О ному полю допусков. До.момента времени с„„„импульс должен отсутствовать, компаратор 4 открыт. На время " компаратор 4 закрывается, а на время В,;„открывается компаратор 3. На время с, ь, компараторы 3 и 4 закрыты. 3а время !и, амплитуда

25 импульса должна измениться от U < no величины большей, чем U„„- AU, т.е. контролируется время переднего фронта. Если амплитуда импульса к началу моментаЧЪ, меньше, чем U - 4V, как на втором импульсе фиг. 4 компаратор 3 переключается и через элемент ИОИ 20 переключает триггер 21. Аналогично за время импульс должен измениться от величины большей, чем Ц<щ-Д(! до величины меньше V т.е. контролируется время заднего фронта. з Если амплитуда импульса окажется меньше

UÄ - hU во время Г, когда открыт компаратор 3, то он переключается и устанавливается триггер 21 в «1», а это означает, что длительность импульса меньше Г„„;„. Если импульс начинается раньше, чем йачался

4о а окончился позже „,т.е. времени когда компаратор 4 закрыт, этот компаратор переключается и устанавливается триггер 21 в «1».. В том случае, если амплитуда импульса станет больше, чем 11„р„+ Ы3, пе4> реключается компаратор 6, а если амплитуда отрицательного выброса больше, чем

-V „,переключается компаратор 5 и это запоминается на триггере 21. Так как начало т„р„формируется через время Tl, которое соответствует периоду, то переключение

so компаратора 4 раньше времени Tl, когда он открыт, означает отклонение величины периода от установленной.

Таким образом, устройство позволяет контролировать период, амплитуду и дли5 тельность импульсов, длительность переднего и заднего фронта, амплитуду отрицательного выброса при незначительных аппаратурных затратах.

843243

Формула изобретения (Риг. 1

1S григ. я

Устройство для допускового контроля, содержащее два триггера и элемент задержки, два выхода которого соединены со входами первого триггера, отлинаощееся тем, что, с целью расширения функциональных возможностей, в него дополнительно введены триггер, элемент ИЛИ и четыре компаратора, первые входы которых соединены со входом элемента задержки, два дополнительных выхода которого подключены к пер- 10 вому и второму входам второго триггера, третий вход которого соединен с третьим входом первого триггера, первым входом дополнительного триггера и вторыми входа.— ми компараторов, выходы которых через элемент ИЛИ подключены ко второму входу дополнительного триггера, а выходы первого и второго триггеров соединены с третьими входами первого и второго компараторов.

Источники информации принятые во внимание при экспертизе

1. Авторское свидетельство СССР № 475731, кл. Н 03 К 5/20, 1972.

2. Авторское свидетельство СССР № 344587, кл..Н .03 К 19/20, 1970.

843243

t

11

Составитель В. Потапов

Редактор Л. Пчелинская Техред А. Бойкас Корректор В. Бутяга

Заказ 5164 82 Тираж 988 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Прое)<тная, 4

Устройство допускового контроля Устройство допускового контроля Устройство допускового контроля Устройство допускового контроля 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к области вычислительной техники и интегральной электроники, к интегральным логическим элементам БИС

Изобретение относится к вычислительной технике и интегральной электронике, а более конкретно - к интегральным логическим элементам СБИС и, в частности, к логическому элементу И-ИЛИ-НЕ на комплиментарных нормально закрытых полевых транзисторах с управляющими переходами Шоттки

Изобретение относится к области вычислительной техники и интегральной электроники, а более конкретно к интегральным логическим элементам СБИС

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к автоматике и вычислительной технике, обеспечивая функцию троичной логики

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к области вычислительной техники и интегральной электроники

Изобретение относится к вычислительной технике для реализации логических и арифметических операций с дискретными и аналоговыми значениями нулей и единиц
Наверх