Устройство для фиксации сбоев

 

Союз Советских

Социалистических

Республик

ОПИСАНИЕ 4

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИ ПИЛЬСТВУ (б1) Дополнительное к авт. свид-ву (22) Заявлено 24,0879 (23) 2816488/18-24 (51) М с присоединением заявки Но (23) Приоритет

G 06 F 11/00

Государственный комитет

СССР по делам изобретений и открыти Й

Опубликовано 3008,81. Бюллетень Й9 32

Дата опубликования описания 3008Д1 (5З) УАК 681.3 (088.8). (72) Автор изобретения

Л. В. Друзь (73) Заявитель (54) УСТРОИСТВО ДЛЯ ФИКСЩИИ СБОЕВ

Изобретение относится к вычислительной технике и может быть использовано для контроля передачи данных.

Известно устройство для обнаруже" ния ошибок, содержащее регистр,распределитель, коммутатор, блок управления, блок памяти и блок сравнения (1 ).

Устройство включается в режим по- . иска при наличии сигналов .неисправностей на своих входах и обеспечивает последовательный опрос всех контролируемых цепей с помощью распределителя.

Недостаток его заключается в том, что длительность контролируемых сигналов неисправностей ограничивается длительностью цикла опроса устройства.,Кроме того устройство имеет ниэ" кое быстродействие, связанное с опросом всех без исключения контролируемых цепей, независимо от наличия нли отсутствия в них сигналов неисправностей.

Наиболее близким к предлагаемому является устройство для фиксации сбоев, содержащее два регистра, счетчик, дешифратор, генератор импульсов, реле времени, формирователь, элементы И, ИЛИ и НЕ Г2) °

Недостаток этого устройства— низкое быстродействие, обусловленное тем, что в нем с помощью распределителя, состоящего из генератора импульсов, счетчика. и дешифратора,опрашиваются все входные контролируемые цепи независимо от наличия или отсутствия в них сигналов неисправности. Кроме того, известное устройство позволяет документировать только признаки датчиков неисправностей, например порядковый номер или наименование неисправной цепи, элемента и т.п., беэ выдачи рекомендаций для их устранения.

Цель изобретения - повышение быстродействия и расширение функциональных возможностей устройства.

Укаэанная цель достигается тем, 2О что в устройство для фиксации сбоев, содержащее первый и второй регистры, группу элементов И, выходы которых соединены со входами установки в

"0" первого регистра, входы установки в "1" которого являются входами сигналов сбоев устройства, генератор импульсов, выход которого соединен со счетным входом счетчика, введены блок приоритета, линия задержки,шифратор, блок памяти и блок сравнения, 860074

6$ причем выходы первого регистра соединены соответственно с входами блока приоритета, выходы которого соединены соответственно со входами линии задержки, выходы линии задержки соединены соответственно со входами шифратора и первыми входами группы элементов И, выходы шифратора соединены со входами установки в "1" счетчика, выходы которого соединены со входами блока памяти и с первыми входами блока сравнения, первые выходы блока памяти являются информационными выходами устройства, а вторые соединены со входами установки в "1" второго регистра, выходы которого соединены со вторыми входами блока соединения, первый выход блока сравнения соединен со входом генератора импульсов, а второй — co входами установки в "0" второго регистра, со нходами установки в "0" счетчика и со вторыми входами группы элементов И, Блок-схема устройства для фиксации сбоев изображена на чертеже.

Устройство содержит регистр 1 с разрядными триггерами 2, блок 3 приоритета, линию 4 задержки, шифратор

5, счетчик б, блок 7 памяти, регистр

8, блок 9 сравнения, генератор 10 импульсов и группу элементов И 11.

Цепи сигналон сбоев подключены к входам установки в "1" соответствующих разрядов регистра 1. Группа первых выходов блока 7 памяти является информационным выходом устройства для отображения или документиронания информации об устранении сбоев.

Блок 3 приоритета представляет собой логическое устройство, обеспечивающее на своих выходах приоритетное распределение входных сигналов,на- пример каждый входной сигнал на предыдущем входе имеет приоритет прохождения на выход по отношению к сигналам на всех последующих входах. Таким образом, блок приоритета формирует выходной сигнал только на одном выходе,соответствующем входу с большим приоритетом. Линия 4 задержки обес.печивает прохождение сигналов с выхода блока приоритета по окончании переходных процессов в устройстве.

Каждому иэ контролируемых сигналов неисправностей в блоке 7 памяти соответствует зона, которая определяется начальным и конечным адресами соответствующих ячеек памяти, куда предварительно записывается информация, содержащая признак контролируемой неисправности цепи (номер, наименование), признаки вероятных неисправных элементов, рекомендации по устранению сбоев и т. и.

Устройство работает следующим ббраэом.

Сигналы сбоев в виде импульсов поступают на единичные входы разрядов регистра 1 и устанавливают их

t0

t5

2$

3$

4$

$6

$$ в единичные состояния. С соответствующих выходов регистра 1 сигналы подаются на входы блока 3 приоритета, который формирует сигнал только на одном своем выходе, соответствующем сигналу сбоя с большим приоритетом. Указанный сигнал с выхода блока 3 приоритета через блок 4 задержки подается на первый вход соответствующего элемента И 11, а также возбуждает соответствующий вход шифратора 5, на выходе которого формируется код начального адреса зоны памяти, соответствующей данному сигналу сбоя. Код начального адреса заносится в счетчик б, откуда поступает на адресные входы блока 7 памяти.

По укаэанному адресу из блока 7 памяти выбирается код конечного адреса зоны памяти, соответствующей данному сигналу сбоя, и заносится н регистр

8. С выходов регистра 8 код конечного адреса подается на вторые входы блока 9 сравнения, на первые входы которого поступает код текущего адреса со счетчика б. Так как коды на входах блока 9 сравнения не совпадают, блок сравнения сигналом несовпадения запускает генератор 10 импульсов. Последний выдает импульсы на счетный вход счетчика б, который последовательно изменяет значения адресов ячеек памяти и обеспечивает вы-. борку информации из соответствующей зоны блока 7 памяти н выдачу ее на внешиее устройство. По окончании выборки информации адрес конечной ячейки зоны памяти на выходе счетчика б совпадает со значением адреса, хранящегося в регистре 8. При этом блок

9 сравнения вырабатывает сигнал совпадения, отключает генератор 10 импульсов, обнуляет регистр 8 и счет;, чик б и подает единичный сигнал на вторые входы элементон И 11.

Из элементов И 11 срабатывает тот, на первый вход которого поступил единичный сигнал с выхода блока 4 задержки. Укаэанный элемент H 11 выдает сигнал, который поступает на нулевой вход соответствующего разряда регистра 1 и обнуляет его. Приоритет на выход получает в блоке 3 приоритета сигнал сбоя с выхода следующего разряда регистра 1, и описанный уже процесс повторяется. Таким образом, устройство последовательно опрашивает только цепи, возбужденные сигналами сбоев, и нынодит на документирование информацию, необходимую для их устранения.

Формула изобретения

Устройство для фиксации сбоев,содержащее первый и второй регистры, группу элементов И, выходы которых соединены со входами установки в "0

860074 первого регистра, входы установки в

"1" которого являются входами сигналов сбоев устройства, генератор импульсов, выход которого соегинен со счетным входом счетчика, о т л и— ч а ю щ е е с я тем, что, с целью повышения быстродействия и расширения функциональных возможностей за счет формирования устройством информации об устранении сбоев, в него введены блок приоритета, линия задержки, шифратор, блок памяти и блок сравнения, причем выходы первого регистра ""îåäèíåíû соответственно со входами блока приоритета, выходы которого соединены соответственно со входами линии задержки, выходы линии задержки соединены соответственно со входами шифратора и первыми входами группы элементов И, выходы шифратора соединены со входами установки в "1" счетчика, выходы которого соединены со входами блока памяти и с первнчи входами блока сравнения, первые, выходы блока памяти являются информационными выходами устройства, а вторые соединены со входами установки в "1" второго регистра, выходы которого соединены со вторыми входами блока сравнения, первый выход блока сравнения соединен со входом генератора импульсов, а второй — со входа© ми установки в 0 второго регистра, со входами установки в "0" счетчика и со вторьэюи входами группы элементов И.

Источники информации

15 принятые so внимание при экспертизе

1. Авторское свидетельство СССР

9 488210, кл. G 06 F 11/02, 1973.

2. Авторское свидетельство СССР

9 601695, кл. G 06+F 11/00, 1976

Щ .(прототип).

ВНИИПИ Заказ 7549/32

Тираж 745 Подписное

Филиал ППП "Патент", г. Ужгород, уд. Проектная, 4

Устройство для фиксации сбоев Устройство для фиксации сбоев Устройство для фиксации сбоев 

 

Похожие патенты:

Изобретение относится к области операционной системы мультипроцессорных отказоустойчивых вычислительных систем

Изобретение относится к вычислительной технике и предназначено для построения резервированных систем высокой надежности

Изобретение относится к вычислительной технике и может быть использовано при построении надежных вычислительно-управляющих систем

Изобретение относится к области измерительной техники и может быть использовано для контроля частоты вращения рабочего колеса турбины

Изобретение относится к вычислительной технике и может использоваться, в частности, в распределенных вычислительных системах
Изобретение относится к области электротехники, в частности к способам резервирования полупроводниковых объектов, работающих под действием ионизирующего излучения

Изобретение относится к вычислительной технике и к многоагентным системам (MAC) и может быть использовано для автоматического прерывания задач, находящихся в цикличности

Изобретение относится к автоматике и вычислительной технике и может быть использовано в высоконадежных вычислительных и управляющих системах различного назначения
Наверх