Устройство для измерения отношения сигнал/помеха

 

ОГ ИСАНИ Е

ИЗОВРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советсннн

Соцмаимстмчесннн

Ресиубимн (iij873446 (61) Дополнительное к авт. свид-ву— (22) Заявлено 20.11.78 (21) 2686897/18-09 (51) М. Кл.

Н 04 L 11/08 с присоединением заявки №вЂ” (23) Приоритет—

Гасударственный квмитвт

Опубликовано 15.10.81. Бюллетень № 38

Дата опубликования описания 25.10.81 ио Аннам изобретений и втнрмтий (53) УДК 621.396..66 (088.8) (.

Т. А. Сидорова и В. А. Бахирев

Г

L-;: (72) Авторы изобретения (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ОТНОШЕНИЯ

СИГНАЛ/ПОМЕХА

Изобретение относится к электросвязи и. может использоваться для измерения отношения сигнал/помеха в каналах частотного радиотелеграфирования.

Известно устройство для измерения отношения сигнал/помеха при передаче.дискретной информации, содержащее последовательно соединенные задающий генератор, блок интегрирования, другой вход которого соединен с входом устройства, и счетчик заполняющих импульсов, а также вычислительный блок, выход которого подключен ко входу индикатора (1) .

Однако известное устройство не позволяет оценить качество элементарной посыл-. ки и имеет низкую точность измерения.

Цель изобретения — повышение точности измерения и получение оценки качества каждой элементарной посылки.

Цель достигается тем, что в устройство для измерения отношения сигнал/помеха при передаче дискретной информации, содержащее последовательно соединенные задающий генератор, блок интегрирования, другой вход которого соединен с входом устройства, и счетчик заполняющих импульсов, а также вычислительный блок, выход которого под2 ключен ко входу индикатора, введены накопитель действующей помехи, управляющий вход которого соединен с выходом счетчика заполняющих импульсов, а сигнальный вход соединен с вторым выходом блока интегри° рования, и блок определения полярности посылки, счетный вход кон рого соединен с выходом счетчика заполняющих импульсов, а сигнальный вход соединен с третьим выходом блока интегрирования, при этом выходы накопителя действующей помехи и блока

© определения полярности посылки подключены к входам вычислительного блока.

Кроме того, блок интегрирования выполнен в виде дискретного интегратора.

На чертеже приведена структурная электрическая схема предложенного устройства. т Устройство содержит задающий генератор 1, блок 2 интегрирования, счетчик 3 заполняющих импульсов, накопитель 4 действующий помехи, блок 5 определения полярности посылки, вычислительный блок 6, индикатор 7. Кроме того, блок 2 интегрирова20 ния содержит реверсивный счетчик 8, элементы 9 и 10 совпадения, инвертор 11, селектор 12 верхнего порогового уровня, селектор

13 нижнего порогового уровня, инверторы

873446

14 и 15, элементы 16 и 17 запрета, триггер

18, а блок 5 определения полярности посылки содержит регистр 19, сумматор 20 по модулю два, инвертор 21 и ключи 22 и 23 разнополярности и однополярности посылок.

Устройство для измерения отношения сигнал/помеха работает следующим образом.

Искаженные помехой элементарные посылки поступают непосредственно на элемент 9 совпадения суммирующего входа реверсивного счетчика 8, а также через инвертор 11 на элемент 10 совпадения вычитающего входа реверсивного счетчика 8, в зависимости от полярности сигнала на информационном входе блока 2. Одновременно на эти элементы 9 и 10 совпадения с задающего генератора 1 поступают импульсы, is заполняющие элементарную посылку, период следования которых t в п раз меньше длительности элементарной посылки Т. С выходов элементов 9 и 10 совпадения заполняющие импульсы поступают через элемент 16 запрета суммирующего или элемент 17 запрета вычитающего входов реверсивного счетчика 8, который является идеальным интегратором. При поступлении сигнала положительной полярности состояние реверсивного счетчика 8 увеличивается и достигает г значения верхнего порогового уровня, который фиксируется селектором 12 верхнего порогового уровня, сигнал с выхода которого, действуя на один из входов триггера 18 формирования информации, формирует элементарную посылку единичного уровня на выходе триггера и одновременно, действуя через инвертор 14 на элемент 16 запрета, запрещает поступление заполняющих импульсов на суммирующий вход реверсивного счетчика 8.

При поступлении сигнала отрицательной полярности состояние реверсивного счетчика 8 уменьшается и достигает значения нижнего порогового уровня, который фиксирует- ° ся селектором 13 нижнего порогового уровня, 4о .сигнал с выхода которого, действуя на второй вход триггера 18, формирует элементарную посылку нулевого уровня на выходе триггера и, действуя одновременно через инвертор 15 на элемент 17 запрета, запрещает поступление заполняющих импульсов на вычитающий вход реверсивного счетчика 8.

При этом величина порогового значения У, выраженная через число заполняющих импульсов и, берется Y С вЂ” ".

Восстановленные элементарные посылки с выхода триггера 18 поступают на блок 5 определения полярности посылок, где происходит запись вновь сформированной информации в двухразрядный регистр 19 при наличии сигнала на выходе счетчика заполняющих импульссВ, сформированного из за- »5 полняющих импульсов, поступающих на его входы с элементов 9 и 10 совпадения. Разряды регистра соединены со входами сумматора 20 по модулю два, где происходит сравнение сформированной элементарной посылки с предыдущей. Если посылки разнополярны, то на выходе сумматора 20 по мо-, дулю два сигнал равен «1.» и, действуя через ключ 22 равнополярности посылок при наличии на втором его входе сигнала со счетчика 3 заполняющих импульсов на вычислительный блок 6, разрешает производить вычисление действующей помехи с учетом времени, равного 0,5 длительности элементарной посылки. Если посылки однополярны, то на выходе сумматора 20 по модулю два сигнал равен «О» и, действуя через инвертор 21 на ключ 23 однополярности посылок при наличии на втором его входе сигнала со счетчика 3 заполняющих импульсов на вычислительный блок 6,разрешает производить вычисление действующей помехи без учета. времени, равного 0,5 длительности элементарной посылки. Результат действующей помехи накапливается в накопителе 4 действующей помехи, на входы которого поступают импульсы со входов реверсивного счетчика 8, а с выхода при наличии на его управляющем входе сигнала с выхода счетчика 3 заполняющих импульсов снимается результат действия помехи, выраженный через число заполняющих импульсов и поступает на информационный вход вычислительного блок 6 и при поступлении на управляющий вход сигнала с блока 5 определения полярности посылок происходит вычисление отношения сигнал/помеха, а также оценка качества каждой элементарной посылки как отношение общего числа заполняющих посылку импульсов Х, необходимого для фиксации блоком 2 элементарной посылки к числу х (величина помехи, выраженная также через число заполняющих импульсов)

1,, Х /1

К ц

Полученный результат выводится на индикатор 7 качества дискретной информации.

В предложенном устройстве по сравнению с известным отношение сигнал/помеха измеряется при поступлении каждой элементарной посылки, а не при смене полярности элементарных посылок, что позволяет повысить точность измерения отношения сигнал/помеха, которая зависит от числа импульсов, заполняющих элементарную посылку, а также позволяет дать качественную оценку каждой элементарной посылки вне зависимости от того имеет ли она Фединичное» или «нулевое» значение. Предложенное устройство измерения отношения сигнал/помеха может быть использовано при оценке качества дискретных каналов, а также при оценке достоверности принимаемой информации.

Формула изобретения

1.. Устройство для измерения отношения сигнал/помеха при передаче дискретной ин 873446

Составитель В. Маврин

Редактор Т. Веселова Техред А. Бойкас Корректор Е. Рошко

Заказ 9078 85 Тираж 70l Подписное

ВНИИПИ Государственного комитета СССР по делам Изобретений и открытий! 13035, Москва, 7К вЂ” Зр, Раушская наб., д. 4/5.

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4 формации, содержащее последовательно соединенные задающий генератор, блок интегрирования, другой вход которого соединен с входом устройства, и счетчик заполняющих импульсов, а также вычислительный блок, выход которого подключен ко входу индикатора, отличающееся тем, что, с целью повышения точности измерения и получения оценки качества каждой элементарной посылки, введены накопитель действующей помехи, управляющий вход которого соединен с выходом счетчика заполняющих импульсов,. 10 а сигнальный вход соединен с вторым выходом блока интегрирования, и блок определения полярности посылки, счетный вход которого соединен с выходом счетчика заполняющих импульсов, а сигнальный вход соединен с третьим выходом блока интегрирования, при этом выходы накопителя действующей помехи и блока определения полярности посылки подключены к входам вычислительного блока.

2. Устройство по п. 1, отличающееся тем, что блок интегрирования выполнен в виде дискретного интегратора.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР № 557496, кл. Н 04 L 11/08, 1974 (прототип).

Устройство для измерения отношения сигнал/помеха Устройство для измерения отношения сигнал/помеха Устройство для измерения отношения сигнал/помеха 

 

Похожие патенты:
Наверх