Статистический анализатор

 

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (ii) 875388

Союз Советских Социалистических

Республик

Ф

Ъ

/ (6I ) Дополнительное к авт. свид-ву (22) За я алеко 13.09.79 (21) 2815902/18-24 с присоединением заявки № (28) Приоритет— (5I )M. К.л.

G 06 F 15/36

Геоударстввииый комитет

СССР

Опубликовано 23.10.81 бюллетень № 39

Дата опубликования описания 23.10.81 ио делам изобретений и открытий (53) УДК681.3 (088.8) (54) СТАТИСТИЧЕСКИЙ АНАЛИЗАТОР

Изобретение относится к измерению вероят постных характеристик случайных процессов и может быть использовано прн усталостнопрочностных испытаниях транспортных средств, судов, летательных аппаратов, буровых установок и других механических устройств, а также в ряде областей информационно-измерительной техники, в автоматизированных системах управления и контроля.

Известны методы проведения испытаний механических объектов на прочность и долговечность, одним из которых является метод полных циклов (парных размахов), заключающийся в подсчитывании последовательных изменений нагрузки, превосходящих по размерам заданные значения. Размахи подсчитываются по* парно: в положительном и отрицательном направлениях. Каждая пара размахов образует полный цикл. На кривой процесса x(t) выделяются ближайшие друг к другу изменения нагрузки с амплитудой не менее заданного значения размаха (например, не менее четырех разрядов) . Размахи, соответствующие установленному уровню хо, составляют полный цикл

012 з4=хе). Значения промежуточных колебаний отбрасываются, если они меньше заданного уровня. Аналогичный подсчет выполняется для всех значений размахов йб (1,2, ..., К вЂ” Ij где К вЂ” число дифференциальных коридоров (разрядов), на которые разбит диапазон процесса. Смысл этого метода заключается в том, что нерегулярный процесс изменения нагрузки рассматривается как состоящий из основных и промежуточных циклов, наложенных на основные и имеющих амплитуду, меньшую, чем основные. Преимущества метода заключаются в том, что при систематизации нагрузок по полным циклам сохраняется опре. деленная информация о последовательности нагружения, результаты обработки в малой степе ни зависят от принятого значения неучитыва- емых циклов (1) и (2) .

Известно устройство для анализа размахов, содержащее амплитудно-временный модулятор, вычитающее устройство, схему задержки, нако- питель, амплитудно-временной преобразователь, усилитель-ограничитель, временной анализатор.

875388 4

55 триггер, генератор тактовых, импульсов, схему антисовпадений (3).

Наиболее близким по технической сущности к предлагаемому является статистический анализатор для определения функций распределения размахов, содержащий преобразователь аналог-код, ключи записи максимумов, регистр максимумов, блок вычитания, блок задержки, регистр минимумов, ключи записи минимумов, блок выделения экстремумов, ждущий мульт. вибратор, элемент задержки, дешифратор, блок схем И, регистратор (41.

Общими недостатками указанных устройств являются ограниченные функциональные возможности, не позволяющие проводить анализ по методу полных циклов.

Цель изобретения — расширение функциональных возможностей устройства за счет систематизации нагрузок по методу полных циклов.

Поставленная цель достигается тем, что в статистический анализатор, содержащий блок задания опорных уровней, блок отображения, счетчик, схему сравнения, элемент И, аналогоцифровой преобразователь, информационный вход которого является входом анализатора, синхронизирующий вход соединен с первым вы. ходом синхронизатора, а выход аналого-цифрового преобразователя соединен с входом блока выделения экстремума, введены блок памяти, блок управления, триггер управления счетом, выход которого подключен к информационному входу элемента И, управляющий вход которого соединен с первым выходом синхронизатора, а выход элемента И подключен к первому входу счетчика, выход которого соединен с первым информационным входом схемы срав нения, синхронизирующий вход которой соединен с вторым выходом синхронизатора, второй информационный вход схемы сравнения подключен к выходу блока задания опорных уровней и информационному входу блока памяти, выход которого соединен с входом блока отображения, а управляющий вход подключен к первому выходу блока управления, второй и третий входы которого подключены соответственно к управляющему входу счетчика и первому входу триггера управления счетом, второй вход которого подключен к управляющему входу счетчика, а входы блока управления с первого по третий соединены соответственно с выходами блока выделения экстремума и выходом схемы сравнения.

Кроме того, блок управления состоит из элементов И, ИЛИ, триггера запрета, формирователей импульсов и триггера переключения, выходы которого через соответствующие формирователи импульсов подключены к входам триггера запрета, а вход триггера переключения является первым выходом и третьим входом

".г 5

50 блока и подключен к первому входу первого элемента ИЛИ, выход которого, а также выход второго элемента ИЛИ являются соответствен- но третьим и вторым выходами блока,. при этом первый и второй входы первого элемента

И и второй и третий входы .второго элемента

И соединены соответственно с выходами первого и второго, третьего и четвертого элементов

И, первые входы первого и третьего, второго и четвертого элементов И попарно объединены и являются соответственно вторым и первым входами блока, вторые входы первого и четвертого, второго и третьего элементов И попарно объединены и подключены соответственно к первому и второму выходам триггера запре-. та.

На фиг. 1 представлена схема статистического анализатора; на фиг. 2 — график размахов случайной величины.

В состав анализатора входят аналого-цифровой преобразователь 1, блок 2 выделения экстремумов, синхронизатор 3, элемент И 4, триггер 5 управления счетом, счетчик 6, элементы ИЛИ 7 и 8, элементы И 9 — 12, триггер 13 запрета, схема 14 сравнения кодов, блок 15 задания опорных уровней, блок 16 памяти, триггер 17 переключения, формирователи 18 и

19 импульсов, блок 20 ввода-вывода информации, потребитель 21 информации, блок 22 отображения, блок 23 управления.

Источник исследуемого сигнала подключен к входу аналого-цифрового преобразователя 1, выходами подсоединенного к блоку 2 выделения экстремума, а другим входом — к синхронизатору 3 и элементу И 4. Другой вход последнего соединен с выходом триггера 5 управления счетом, а выход подключен к счетчику 6, другой вход которого подсоединен к элементу

ИЛИ 7 и одному входу триггера 5 управления счетом, причем его другой вход подключен к элементу ИЛИ 8. Выходы блока 2 выделения экстремумов соединены с первыми входами элементов И 9 — 12, другие входы которых подключены к выходам триггера 13 запрета. Выходы элементов 9 и 10 подсоединены к элементу

ИЛИ 7, а выходы элементов И 11 и 12 — ° к элементу ИЛИ 8. Выходы счетчика 6 соединены с одними входами схемы 14 сравнения, другие входы которой подключены к блоку 15 задания опорных уровней и блоку 16 памяти, а выход подсоединен к элементу ИЛИ 8, блоку 16 памяти и триггеру 17 переключения, при. чем выходы последнего через формирователи

18 и 19 импульсов подключены к триггеру 13 запрета. Выходы блока 20 ввода-вывода информации соединены с блоком 15, потребителем

21 информации и с блоком 16 памяти, выходы которого подключены к блоку 22 отображения. Второй выход синхронизатора 3 подсоS 8 единен к схеме 14 сравнения (кодов)..Элементы ИЛИ 7 и 8, элементы И 9 — 12, триггер 13 запрета, триггер 17 переключения, формирователи 18 и 19 импульсов входят в состав блока 23 управления...

Анализатор функционирует следующим образом. !

В исходном состоянии счетчик 6 и блок 16 памяти обнулены, триггер 5 находится в нулевом состоянии, в результате чего элемент И 4 закрыт. Триггеры 13 и 17 находятся в единичном состоянии, при этом единичный потенциал

Ю триггера 13 открывает элементы И 9 и 12,, а нулевой потенциал поддерживает закрытыми элементы И 10 и 11, единичный потенциал триггера 17 подается на формирователь 18, а нулевой — на формирователь 19. Цепи установки .исходного состояния для упрощения на схеме не показаны.

Работа устройства осуществляется в четыре цикла в соответствии со следующим алгорит-! мом: 1 — фиксация минимума Н вЂ” (размаха), 2 — наклонение размаха, сравнение

=X — (ш) R -4- 1 (регистрация, 3— (c,с, I фиксация максимума Н +, 4 — наклово времени с тактовыми импульсами (для устранения влияния переходного процесса счетчика в моменты переключений). Если следующий импульс максимума поступит по шине "+" блока 2 раньше, чем произойдет сравнение в схеме

14, т.е. если R — + (Ni, то этот импульс, пройдя через элементы 12 и 8, изменит состояние триггера 5, прекращая тем самым счет. При этом регистрации размаха не происходит, а устio ройство готовится к принятию следующего минимума. Если же сравнение в схеме 14 происходит раньше поступления импульса максимума (например, при достижении значения "2", как показано на фиг. 2), т.е. R — + = Ni, то на выходе схемы 14 формируется сигнал, который, пройдя через элемент ИЛИ 8, устанавливает триггер 5 в нулевое состояние, прекращая тем самым поступление тактовых импульсов на счетчик . Этим же сигналом в блок 16 памяти по адресу Ni записывается единица, а также изменяется состояние триггера 17 переключения. На выходе последнего появляется положительный перепад напряжения, который запускает формирователь 19, переводящий триггер 13 запрета в нулевое состояние. В результате этого элементы И 10 и 11 открываются, а элементы И 9 и 12 закрываются. Тем самым схема подготовлена к выполнению следующей

I операции — принятию следующего максимума

Н + (значение "3" на фиг. 2). Дальнейшая работа устройства осуществляется аналогично.

В моменты равенства кода текущего размаха

R — + или R + — значению установленного уровня анализа в блок 16 памяти но адресу

Ni дописывается единица. э5 Таким образом, в течение времени анализа при уровне хо в ячейке блока памяти, имеющей адрес Ni, накапливается число, пропорциональное ординате оценки плотности распределения

Ni (Az хо) где А„= 1/2 R — +/Xp Nl—

4о амплитуда полных циклов при уровне анализа хо. При изменении уровня анализа (путем перегистрация

45 лов. ление размаха, сравнение Q, + —

Г=х — «() (Х„(iil) Исследуемый процесс х(t) периодически с интервалом выборки ht, определяемым синхронизатором 3, преобразуется аналого-цифровым преобразователем, (АЦП) 1 в параллельный код. Для реализации устройства необходимо применение АЦП развертывающего г1реобразования. Последовательность кодов из АЦП поступает в блок 2 выделения экстремумов (БВЭ) где она анализируется на экстремум. В момент появления минимума H —, (например, значение

"1" на фиг. 2) по шине "—" БВЭ вырабатывается импульс, который проходит через открытый элемент И .9 и элемент ИЛИ 7. Импульсе выхода последнего устанавливает счетчик 6 в нулевое состояние (в начале работы подтверждает это состояние) и устанавливает триггер 5 управления счетом в единичное состояние, открывая тем самым элемент 4. При этом на счетчик начинают поступать тактовые импульсы с одного выхода синхронизатора 3, те же, что и управляют работой АЦП 1, и следующие с периодом bt. В результате в счетчике 6 начинает накапливаться текущий код размаха R — +, который подается на схему 14, на других входах которой установлен код Ni = хо, поступающий с блока 15. Схема 14 сравнения кодов тактируется импульсами, снимаемыми с другого выхода синхронизатора 3, которые следуют с тем же периодом 5t, но несколько разнесены

75388 6 ребора кода Ni на выходе блока 15 задания опорных уровней от "1" до К вЂ” 1), в блоке 16 памяти накапливается информация о всех ординатах плотности распределения полных,цикПрименение кода на выходе блока 15 осуществляется по программе потребителя 21 информации (ЭВМ, информационно-измерительная система и т.п.) через блок 20 ввода-вывода информации. С помощью последнего блока осу. ществляется также вывод накопленной гистограммы распределения из блока памяти потребителю информации. Кроме того, накопленная гистограмм» выводится для визуального наблюдения на блок 22 отображения.

Элементы ИЛИ 7 и 8, элементы И 9-12, триггер 13 запрета, триггер 17 переключения, 4о

7 8753 формирователи 18 и 19 импульсов составляют блок 23 управления анализатора.

Таким образом, в результате структурной реализации метода систематизации нагрузок по полным циклам анализатор позволяет получать плотности распределения парных размахов, превышающих заданный уровень хе, с исключением постепенно нарастающих амплитуд, т.е. плотности распределения W" (А,„, х ).

Формула изобретения. 1. Статистический анализатор, содержащий блок задания опорных уровней, блок отображения, счетчик, схему сравнения, элемент И, аналогоцифровой преобразователь, информационный вход которого является входом анализатора, синхронизирующий вход соединен с первым выходом синхронизатора, а выход аналого-цифрового преобразователя соединен с входом блока выделения экстремума, о т л и ч а ю щ и йс я тем, что, с целью расширения функциональных возможностей за,счет систематизации нагрузок по методу полных циклов, он содержит блок памяти, блок управления, триггер управления счетом, выход которого подключен к информационному входу элемента И, управляющий вход которого соединен с первым выходом синхронизатора, а выход элемента И подключен к

1. первому входу счетчика, выход которого соединен с первым информационным входом схемы ! сравнения, синхронизирующий вход которой соединен с вторым выходом синхронизатора, второй информационный вход схемы сравнения подключен к выходу блока задания опор-, ных уровней и информационному входу блока памяти, выход которого соединен с входом блока отображения, а управляющий вход подключен к первому выходу блока управления, второй и третий выходы которого подключены соответственно к управляющему входу счетчика и первому входу триггера управления счетом, второй вход которого соединен с управ88 8 ляющим входом счетчика, а входы блока управления с первого по третий соединены соответственно с выходами блока выделения экстремума и выходом схемы сравнения.

2. Анализатор,поп. 1,отличающийс я тем, что блок управления содержит элементы И, ИЛИ, триггер запрета, формирователи импульсов и триггер переключения, выходы которого через соответствующие формирователи импульсов подключены к входам триггера запрета, а вход триггера переключения является первым выходом и третьим входом блока и подключен к первому входу первого элемента ИЛИ, выход которого, а также выход второго. элемента ИЛИ являются соответственно третьим и вторым выходами блока, при этом первый и второй входы первого элемента И и второй и третий входы второго элемента И соединены соответственно с выходами первого и второго, третьего и четвертого элементов И, первые входы первого и третьего, второго и четвертого элементов И попарно объ единены и являются соответственно вторым и первым входами блока, вторые входы первого и четвертого, второго и третьего элементов

И попарно объединены и подключены соответственно к первому и второму выходам триггера запрета.

Источники информации, принятые во внимание при экспертизе

1. Слобин Б. 3. и Трофимов О. Ф. Статистический анализ измерений случайной нагруженности для оценки накопления усталостного повреждения. — "Вестник машиностроения", 1966, У 10.

2. Дмитриченко С. С. Современные методы ускоренных испытаний машин на сопротивление усталости. — "Вестник машиностроения", 1967, Р 2.

3. Блохин А. Б. Измерение характеристик экстремумов случайных процессов. — "Приборы и техника эксперимента", 1970, Р 3.

4. Авторское свидетельство СССР N 408317, кл. G 06 F 15/36, 1972 (прототип).

875388 х(е) Составитель Э. Сечина

Редактор Н. Лазаренко Техред Л.Пекарь

Корректор M.Äåмчик

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

Заказ 9335/74 Тираж 748 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Статистический анализатор Статистический анализатор Статистический анализатор Статистический анализатор Статистический анализатор Статистический анализатор 

 

Похожие патенты:

Изобретение относится к области цифровой обработки сигналов и может найти применение в устройствах цифровой фильтрации, в перспективных разработках больших и сверхбольших интегральных микросхем
Наверх