Устройство автовыбора канала при разнесенном приеме
(72) Авторы изобретения
Н. П. Галкин и .С. Т. Цветков (7l ) заявители (54) УСТРОЙСТВО АВТОВЫБОРА КАНАЛА
ПРИ РАЗНЕСЕННОМ ПРИЕМЕ
Изобретение относится к радиотехнике и может быть использовано в регенераторах и аппаратуре автоконтроля линий рациосвязи при приеме дискретной информации по радиоканалам.
Известно устройство автовыбора ка- нала при разнесенном приеме, в котором в качестве критерия переключения используется появление в подключенной ветви импульсов длительностью меньше порогового значения, содержа-
19 щее общий триггер коммутации канала и в каждой ветви разнесения — входной триггер, два ждущих мультивибратора, I входы которых подключены к выходам
1$ входного триггера, первый элемент И, входы которого подключены к выходам мультивибраторов, а его выход — к одному из управляющих входов триггера коммутации каналов и через триггер задержки — к одному из входов второго элемента И, другой вход которого подключен к одному, из выходов триггера коммутации каналов ()) .
Недостаток данного устройстванизкая достоверность автовыбора.
Наиболее близким к предлагаемому по технической сущности является устройство автовыбора канала при разнесенном приеме, содержащее элемент за-, держки, первый коммутатор, к сигнальным входам которого подключены первый и второй блоки обработки элементарных посылок, а к управляющему входу подключен блок сравнения (2).
Однако известное устройство характеризуется недостаточной помехоустойчивостью приема при появлении временных сдвигов между сигналами в ветвях разнесения.
Цель изобретения — повышение помехоустойчивости.
Поставленная цель достигается тем, что в устройство автовыбора канала при разнесенном приеме, содержащее элемент задержки, первый коммутатор, к сигнальным входам которого подключены первый и второй блоки обработки
88627 элементарных посылок, а к управляющему входу подключен блок сравнения, введен второй коммутатор, входы которого подключены к соответствующим входам блоков обработки элементарных посылок, управляющий вход второго коммутатора соединен с выходом блока сравнения, дополнительные выходы блоков обработки элементарных посылок соединены с соответствующими входами 1о блока сравнения, между выходом второго коммутатора и входом элемента задержки.включен блок фазирования, выход которого также соединен с дополнительными входами блоков обработки элементарных посылок и блока сравнений, а дополнительный выход — с опорными входами блоков обработки элементарных посылок, выход элемента задержки соединен с установочными входами блоков обработки элементарных посылок.
Блок обработки элементарных посылок выполнен в виде соединенных последовательно элемента И, другой вход которого является опорным входом блока об- 5 работки элементарнь!х посылок, ревер сивного счетчика, выходы разрядов которого являются дополнительными выходами, а установочные входы — установочными входами блока обработки элементарных посылок, и первого триггера О-типа, другой вход которого является дополнительным входом блока обработки элементарных посылок.
Блок сравнения выполнен в виде со35 единенных последовательно элемента поразрядного сравнения, входы которого являются входам . блока сравнения и второго триггера О-типа, другой вход которого является дополнительным
40 входом блока сравнения.
На чертеже дана структурная схема устройства автовыбора канала при раз- . несенном приеме.
Устройство содержит элемент 1 задержки, первый коммутатор 2, блоки 3 обработки элементарных посылок, блок
4 сравнения, второй коммутатор 5, блок 6 фазирования, элементы И 7, реверсивные счетчики 8, первые триггеры 9 О-типа, элемент 10 поразрядного сравнения и второй триггер 11 О-типа.
Устройство автовыбора работает . следующим образом.
Входной сигнал с соответствующей ветви разнесения поступает на один из входов элемента И 7 на другой вход которого поступают тактовые (счетные) импулвсы с выхода задающего генерато з ра, входящие в состав блока 6, с час- тотой f = nF (где F — частота опорной фазы сигнала с выхода блока 6, равная скорости телеграфирования VT, а значение и выбирается из условия обеспечения требуемой точности дальнейшей обработки сигнала) . Элемент
И 7 пропускает счетные импульсы на вход реверсивного счетчика 8 лишь при одной полярности входного сигнала . (например, положительной) ° Сигналы опорной фазы с частотой F, временное положение которых определяет границы элементарных посылок, с выхода блока
6 поступают на тактовый вход первых триггеров 9, íà 0-входы которых подается сигнал с выхода триггера реверса реверсивного счетчика 8, на тактовый„-.-вход второго триггера 11, на
D-вход которого сигнал поступает с выхода элемента 10, и на элемент 1 задержки.
Короткий импульс с выхода элемента
) задержки поступает на вход "Сброс" каждого разряда реверсивного счетчика 8. Коэффициент пересчета М реверсивного счетчика 8 выбирается равным п/2. Рассмотрим работу устройства для случая n - =100 и N = 50. В начале каждой элементарной посылки сигналом с выхода элемента 1 задержки реверсивные счетчики 8 устанавливаются в положение "О" а их триггеры реверса в положение "Сложение". При положительной полярности входного сигнала счетные импульсы через элементы И 7 поступают на вход реверсивного счетчика 8, который работает на "Сложение": от 0 до 50. С поступлением 51-го счетного импульса триггер реверса реверсивного счетчика 8 перебрасывается в положение "Вычитание" и в счетчике записывается число 49 и т. д.
Если посылка положительной полярности и в течение всей ее длительности не меняет знака, то элемент И 7 пропускает ровно 100 импульсов и реверсивный счетчик 3 половину посылки работает на "Сложение", а вторую половину — на "Вычитание". В конце посылки в нем записано число О, а триггер реверса реверсивного счетчика находится в положении "Вычитание". На его выходе устанавливается напряжение, соответствующее "1", и в течение всей ее длительности также не меняет знака. Элемент И 7 не пропускает ни од- ного счетного импульса. В этом случае в реверсивном счетчике 8 также запи88627
40
Формула изобретения
Устройство автовыбора канала,при разнесенном приеме, содержащее элемент задержки, первый коммутатор, к сигнальным входам которого подключены первый и второй блоки обработки элементарных посылок, а к управляющему входу подключен блок сравнения, о тл и ч а ю щ е е с я тем, что, с целью повышения помехоустойчивости, в сано число 0, но триггер реверса реверсивного счетчика 8 находится в положении "Сложение" и на его выходе находится напряжение, соответствующее
0 . При искаженных посылках в конце каждой посылки в реверсивном счетчике
8 записано число, соответствующее величине ее искажения, а положение триггера реверса реверсивного счетчика 8 (" Сложение" илн "Вычитание" ) определя- 10 ет знак принятой посылки после ее интегрирования отрицательная полярность для "Сложения" и положительная — для
"Вычитания" . Сигнал с выхода триггера реверса реверсивного счетчика 8 посту- IS пает на 0-вход первого триггера 9.
При поступлении сигнала на тактовый вход первого триггера 9 на выходе его устанавливается напряжение "1" или
"0", тем самым фиксируется- знак приня- 20 той посылки после ее интегрирования.
Сигналы с .выходов первых триггеров 9 поступают на сигнальные входы первого коммутатора 2.
Одновременно. сигналы с выхода каж. †. 25 дого разряда реверсивного счетчика 8 поступают на входы элемента 10, который в зависимости от соотношения кодовых чисел в реверсивных счетчиках 8
11 11 на своем выходе имеет напряжение 1 или "0", которое поступает на 0-вход второго триггера 11.
Сигнал с выхода второго триггера
11 поступает на управляющие входы перBoI о коммутатора 2 H BTopox о коммутатора 5, подключая соответствующую. ветвь разнесения в линию связи и ко входу блока 6.
3 Ь него введен второй коммутатор, входы которого подключены к соответствующим входам блоков обработки элементарных посылок, управлякнций вход второго ком ° мутатора соединен с выходом блока сравнения, дополнительные выходы блоков обработки элементарных посылок соединены с соответствующими входами блока сравнения, между выходом второго коммутатора и входом элемЕнта задержки включен блок фазирования, выход которого также соединен с допол". нительными входами блоков обработки элементарных посылок и блока сравнения, а дополнительный выход - c опор.ными входами блоков обработки элементарных посылок, выход элемента задержки соединен с установочными входами блоков обработки элементарных посылок.
2..Устройство по п. l, о т л ич а ю щ е е с я тем, что блок обработки элемейтарных посылок выполнен в виде соединенных последовательно элемента И, другой вход которого является опорным входом блока обработки элементарных посылок, реверсивного, счетчика, выходы разрядов которого являются дополнительными выходами, а установочные входы — установочными входами блока обработки элементарных посылок и первого триггера O-типа, другой вход которого является дополнительным входом блока обработки элементарных посылок.
3. Устройство по и. 1, о т л и— ч а ю щ е .е с я тем, что блок сравнения выполнен в виде соединенных по следовательно элемента поразрядного сравнения, входы которого являются входами блока сравнения, и второго триггера 0-типа, другой вход которого ° является дополнительным входом блока ср авнения.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР
11- 349110, кл. H 04 В 7/02, 1972.
2. Авторское свидетельство СССР
У 520715, кл. Н 04 В 7/02, 1976 (прототип) .
886273
Тираж 701 Подписное
ВНИИПИ Государственного коэжтета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Заказ 10572/84 филиал ППП "Патент", г. Ужгород, ул. Проектная, 4
Составитель Н. Мельников
Редактор Л. Пчелинская Техред P.Îëèÿí;. Корректор С. Щомак