Ждущий генератор импульсов

 

Союз Советскик

Социалнстическия

Республик

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИ ИТВЛЬСТВУ

<1894832 (61) Дополнительное к авт. свид-ву— (22) Заявлено 05.05.80 (21) 2919418/18-21 с присоединением заявки М— (23) Приоритет—

Опубликовано 30.12,81. Бюллетень ЙЯ 48

Дата опубликования описания 30.1231 (5! }М. КЛ.3

Н 03 К 3/033

Государственный квинтет

СССР

llo делан нзобретеннй н открытнй (53} УДК 621. 373 (088. 8) (72) Авторы изобретения

Ю.Н.Ерофеев и В. К.Завадский (71) Заявитель (54 ) ЖДУЩИЙ ГЕНЕРАТОР ИМПУЛЬСОВ

10!

30

Изобретение относится к импульсной технике и может быть использовано в устройствах селекции электрических импульсов по частоте повторения.

В устройствах селекции электрических импульсов по частоте повторения широко используются ждущие генераторы электрических импульсов, обладающие следующими свойствами: выходное напряжение генератора импульсов равно логическому нулю при отсутствии входных сигналов> выходное напряжение генератора имеет вид электрических импульсов, которые синхронны входным запускающим сигналам и имеют длительность, не превышающую определенного значения, в случае, когда частота повторения входных сигналов меньше некоторой граничной величины; выходное напряжение имеет постоянный уровень логической единицы в случае, когда частота повторения запускающих сигналов больше этого граничного значения. В селекторах импульсов по частоте такие генераторы импульсов обычно используются в сочетании с нелинейной интегрирующей цепью, имеющеи значительную постоянную времени- при зарядке накопительного конденсатора и очень -малую постоянную времени при его разряде, а также в сочетании с пороговым каскадом.

Известно устройство, отвечающее поставленным выше требованиям по форме выходного сигнала в з ависимости от частоты входных импульсов, которое состоит иэ разрядного каскада на транзисторе, имеющего резистивную нагрузку в коллекторной цепи, ключевого каскада на транзисторе, база которого соединена с коллектором транзистора разрядного каскада, и накопительного конденсатора, один вывод которого соединен с коллектором транзистора разрядного каскада и базой транзистора ключевого каскада, а второй вывод — с эмиттером транзистора разрядного каскада (1) .

Однако в данном устройстве пороговая частота, при которой выходное напряжение теряет, импульсную структуру, зависит от длительности входных импульсов.

Известен ждущий генератор импульсов, который состоит иэ двух транзисторов типа р-п-р, включенных по схеме мультивибратора с одной емкостной и одной резистивной коллекторно3

894832 базовыми связями, третьего транзистора типа п-р-п, времязадающего конденсатора, один вывод которого соединен с коллектором первого транзистора типа р-п-р, и шести резисторов, первый из которых включен между коллектором первого транзистора типа р-п-р и источником зарядного напряжения, а второй и третий включены последовательно между коллектором второго транзистора типа р-п-р и источником смещения, а точка соединения этих транзисторов подключена к базе первого транзистора типа р-п-р, а также туннельного диода,подключенного через четвертый резистор к коллектору транзистора типа и-р-и (2(.

Однако схема известного ждущего генератора несовместима с распространенными сериями интегральных микросхем транзисторно-транзисторной логи.ки па питающим напряжениям, по величинам уровней выходного сигнала и технологии изготовления.

Цель изобретения - расширение диапазона применения ждущего генератора импульсов за счет получения выходных

Импульсов заданной длительности с верхним и нижним уровнями напряжения, взаимно согласованными с пороговыми уровнями сигналов интегральных логических элементов, при частоте повторения входных запускающих импульсов, меньшей граничной, и выходного напряжения, равного уровню логической единицы и неизменного в течение времени действия последовательности входных запускающих импульсов, при их частоте повторения, большей граничной. для достижения поставленной цели в ждущем генераторе импульсов, содер;жащем два транзистора типа п-р-п, первый, второй, третий, четвертый и

-пятый резисторы, первый из которых включен между коллектором одного транзистора и клеммой для подачи зарядного напряжения, а второй и третий включены последовательно, и времязадающий конденсатор, один вывод которого соединен с коллектором первого транзистора, введены два эле.мента И-НЕ и два инвертора, причем вход первого инвертора соединен с змиттером первого транзистора и выводом четвертого резистора, другой вывод которого соединен с другим выврдом времяэадающего конденсатора и общей шиной, выход первого инвертора соединен с одним входом первого элемента И-НЕ и одним входом второго элемента И-НЕ, другой вход первого элемента И-НЕ соединен с входной клеммой, его выход — с базой первого транзистора и выводом пятого резистора, другой выход которого соединен с коллектором второго транзистора и клеммой для подачи питающего напряжения, другой вход второго элемента

d0

И-НЕ подключен к точке соединения второго и третьего резисторов, другой вывод второго резистора соединен с змиттером второго транзистора, другой вывод третьего резистора — с выходом второго инвертора, вход которого соединен с выходом второго элемента И-НЕ и с выходной клеммой генератора, а коллектор первого транзистора соединен с базой другого транзистора.

На чертеже приведена функциональная схема ждущего генератора импульсов.

Ждущий генератор импульсов содержит первый инвертор 1 с входом 2 и выходом 3, второй инвертор 4 с входом 5 и выходом 6, первый элемент

И-НЕ 7 с входами 8,9 и выходом 10, второй элемент И-HE 11 с входами 12, 13 и выходом 14, первый и второй транзисторы 15 и 16 типа п-р-п, времязадающий конденсатор 17, первый, второй, третий, четвертый и пятый резисторы 18-22, входную клемму 23, выходную клемму 24, клемму 25 для подачи питающего напряжения, клемму

26 для подачи зарядного напряжения.

При рассмотрении работы генератора учитывают, что логические каскады устройства работают в положительной логике; на клемму 25 подается питающее напряжение, общее для логических элементов устройства, каскада на транзисторе 16 и базовой цепи транзистора 15 (например +5,0 В); на клемму 26 подается зарядное напряжение того же знака, что и напряжение питания, но несколько большей

;величины. Исходное напряжение на входной клемме 23 соответствует логической единице (запускающий импульс имеет отрицательную полярность - он соответствует изменению напряжения от логической единицы к логическому нулю и обратно).

В исходном состоянии напряжение на выходе 10 элемента И-НЕ 7 определяется напряжением на выходе 3 инвертора 1, а оно в свою очередь, определяется напряжением на резисторе

21, поступающим на вход 2 инвертора

1.Элемент И-HE 7 и инвертор 1 образуют потенциальный триггер, в котором выход инвертора 1 соединен непосредственно со входом 8 элемента

И-HE 7, а выход 10 последнего соединен с выходом 2 инвертора 1 через переход база-эмиттер транзистора 15.

Такая схема при подаче питающего напряжения может находиться в одном из двух положений. Если на выходе

10 элемента И-HE 7 окажется низкий уровень напряжения, то на эмиттере транзистора 15 и на входе 2 инвертора 1 также будет низкий уровень напряжения, а на его выходе 3 — высокий. При наличии высокого уровня напряжения на входе 9 элемента И-HE 7

894832

25

35

45

65 на его выходе 10 будет подцерживаться низкий урсвень напряжения.

Если на выходе 10 элемента И-НЕ 7 оказывается высокий уровень напряже ния, то на базу транзистора 15 через резистор 22 подают также высокий уровень напряжения, который, превышая уровень логической единицы на выходе 10, временно отключает выходную цепь элемента И-НЕ 7 от базы транзистора 15, а высокий уровень напряжения на базе создается за счет источника питающего напряжения, подключенного к клемме 25. В результате воздействия высокого уровня напряжения будет открыт переход база-эмиттер транзистора 15, через который напряжение передается на вход 2 инвертора 1. Это приводит к появлению низкого уровня напряжения (логического куля) на выходе 3 инвертора 1, что вызывает выключение по входу 8 элемента И-НЕ 7; на выходе 10 этого элемента поддерживается высокий уровень напряжения. Однако такое состояние равновесия неустойчиво. Так как резистор 15 открыт, то времязадающий конденсатор 17 разряжается.

Напряжение на коллехторе транзистора 15 понижается, и он переходит в режим насыщения. Номиналы резисторов

18,21 и 22 выбраны такими, чтобы в насыщенном состоянии транзистора 15 напряжение на его эмиттере было ниже порога включения инвертора 1. B этом случае на выходе 3 инвертора 1 появляется высокий уровень напряжения, и, с учетом наличия логической единицы на входе 9, на выходе 10 элемента И-HE 7 устанавливается низкий уровень напряжения. Таким образом, независимо от уровня напряжения на выходе 10 логического элемента И-.НЕ

7., появившегося после включения источников питания, на укаэанном выходе устанавливается уровень логического нуля. При этом транзистор

15 заперт. Начинается заряд времязадающего конденсатора 17 через резистор 18 от зарядного источника, напряжение которого подано на клемму

26. Когда напряжение на коллекторе транзистора 15 превысит уровень питающего напряжения, отпирается коллекторный переход транзистора 16 и фиксирует напряжение на конденсаторе 17 на уровне, практически равном уровню питающего напряжения.

Высокий уровень напряжения с выхода 3 инвертора 1 подается также на вход 12 элемента И-НЕ 11. Резисторы 19 и 20 в случае, когда на выходе б инвертора 4 существует логический нуль напряжения, образуют делитель напряжения, снимаемого с эмиттера транзистора 16. Номиналы резисторов 19 и 20 этого делителя выбраны так, чтобы при заряженном конденсаторе 17 и включенном инверторе 4 на входе 13 элемента И-НЕ 11 обеспечивался уровень напряжения, превышающий порог включения. В этом случае на выходе 14 элемента И-HE

11 поддерживается уровень логического нуля напряжения, а на выходе б инвертора 4 — уровень логической единицы. При уровне логической единицы на выходе б инвертора 4 напряжение на входе 13 заведомо превышает порог включения. В данном состоянии генератор может находиться сколько угодно долго.

Фронт запускающего импульса, воздействующего на вход 9 элемента И-НЕ

7, вызывает появление положительного перепада напряжения на выходе 10 этого элемента. Так как времязадающий конденсатор 17 заряжен, то транзистор 15 работает в режиме эмиттефного повторителя, передавая положительный перепад напряжения со входа в свою . эмиттерную цепь, т.е. на вход 2 инвертора 1. Инвертор 1 включается, на его выходе 3, а следовательно и на входе 8 элемента И-НЕ 7 и входе 12 элемента И-НЕ 11 будет логический нуль; на выходе 10 элемента И-НЕ 7 поддерживается уровень логической единицы выходного си гн ал а, что и далее подцерживает транзистор 15 во включенном состоянии. Времязадающий конденсатор 17 разряжается через включенный транзистор 15 и резистор

21. При этом на выходе 14 элемента

H-НЕ 11 поддерживается высокий уровень напряжения (уровень логической единицы), что приводит к включению другого инвертора 4 и созданию уровня логического нуля на его выходе б.

Появление низкого уровня напряжения на выходе б инвертора 4 соответствует началу выходного импульса генератора. Разряд времязадающего конденсатора 17 вызывает уменьшение напряжения на базе, а следовательно, и на эмиттере транзистора 16. В результате этого уменьшается и напряжение на выходе делителя, образованного резисторами 19 и 20. В определенный момент времени напряжение на выходе указанного делителя, а следовательно, и на входе 13 элемента И-HE 11 станет меньше порога включения. 3а счет этого уровень логической единицы сигнала на выходе 14 элемента

И-НЕ и уровень логического нуля на выходе 6 инвертора 4 поддерживаются и после того, как на вход 12 элемента И-НЕ 11 перестает поступать уровень логического нуля сигнала с выхода 3 инвертора 1. Сигнал на выходе 3 инвертора 1 изменяется в тот момент времени, когда конденсатор 17 разряжается и обеспечивает насыщенное состояние транзистора 15. При дальнейшем разряде времяз адающего конденсатора 17 напряжение на резис»

894832 торе 21 становится меньшим пороговоFo уровня, инвертор 1 выключается, напряжение на его выходе 3 принимает уровень логической единицы, на выходе 10 элемента И-HE 7 создается уровень логического нуля, и транзистор 15 выключается. После этого конденсатор 17 начинает заряжаться через резистор 18. По мере заряда конденсатора 17 напряжение на базе транзистора 16 возрастает и достигает такого значения, при котором на вхоце 13 элемента И-HE 11 напряжение превышает порог включения. После этого на выходе 14 элемента И -НЕ 11 появляется низкий уровень напряжения, что соответствует окончанию формирования выходного импульса.

Таким образом, при низкой частоте повторения входных импульсов, поступающих на клемму 23, на ныходной клемме 24 формируются синхронные и выходные импульсы нормированной длительности. Если же период следования входных запускающих импульсов меньше нормированной длительности, то в процессе работы генератора после первого переключения конденсатор

17 не успенает зарядиться до такого значения напряжения, при котором на выходе делителя, составленного резистором 19 и резистором 20, напряжение превысило бы порог включения элемента И-НЕ 11. С приходом каждого им пульса на вход устройства вновь появляется положительный перепад на выходе 10 элемента И-НЕ 7, открывается транзистор 15 и опять разряжается конденсатор 17, нследствие чего обеспечивается низкий уровень напряжения на выходе делителя иэ резисторов 19 и 20 и на входе 13 элемента И-НЕ 11.

Таким образом, при поступлении входных импульсов с частотой повторения, превышающей граничную, на выходе 14 элемента И-НЕ 11 постоянно поддерживается уровень логической единицы. Генератор формирует импульсы стандартной длительности при частоте повторения запускающих сигналов, меньшей граничной; он формирует постоянный уровень выходного напряжения (уровень логической единицы) при час тоте повторения запускающих сигналов, большей граничной.

Кроме сигнала с выходной клемм

24 можно снимать также и выходной сигнал с выхода 6 инвертора 4, входящего в состав генератора. Сигнал на выходе 6 инвертора 4 противофазен по отношению к выходному сигналу на клемме 24. Наличие противофазного выхода расширяет диапазон применения устройства и облегчает его сопряжение с другими элементами. Согласование с типовыми устройствами транзисторно-транзисторной логики как по уровням входного сигнала, требуемого для запуска генератора, так и по уровням выходного сигнала, воздействующего на последующие элементы схемы, обеспечивается по следующим причинам: входом является вход

9 элемента И-НЕ 7. Выходной сигнал также снимается с выхода типового логического элемента — выхода 14 элемента И-НЕ 11. Условие сопряженности элементов по уровням входных и выходных сигналов также сохранено.

Элементы 1,4,7 и 11 являются интегральными и выпускаются в типовых (например, плоских) корпусах. В тех же корпусах выпускаются и группы

15 транзисторов 15 и 16. Навесными элементаьы устройства остаются только элементы времязадающей цепи, число которых невелико.

Формула изобретения

Щ Ждущий генератор импульсов, содержащий два транзистора типа п-р-п, первый, второй, третий, четвертыйх и пятый резисторы, первый из которых включен между коллектором первод го транзистора и клеммой для подачи зарядного напряжения, а второй и третий включены последовательно, и времязадающий конденсатор, один вывод которого соединен с коллектором

30 первого транзистора, о т л и ч а ю(ц и и с я тем, что, с целью расшиения диапазона применения, в него ведены два элемента И-НЕ и два инвертора, причем вход первого инвертора соединен с эмиттером первого транзистора и выводом четвертого резистора, другой вывод которого соединен с другим выводом времязадающего конденсатора и с общей шиной, выход первого инвертора соеди40 нен с одним входом первого элемента И-НЕ и одним входом второго элемента И-НЕ, другой вход первого элемента И-НЕ соединен с входной клеммой, его выход — с базой первого транзистора и входом пятого резистора, другой вывод которого соединен с коллектором второго транзистора и клеммой для подачи питающего напряжения, другой вход второго элемента И-НЕ подключен к точке соединения второго и третьего резисторов, другой вывод второго резистора соединен с эмиттером второго транзистора, другой вывод третьего

55 резистора - с выходом второго ин" вертора, вход которого соединен с выходом второго элемента И-НЕ и с выходной клеммой генератора, а коллектор первого транзистора соединен с базой другого транзистора.

dO Источники информации, «принятые во внимание при экспертизе

1. "Обмен опытом в радиопромышленности", 1975, Р 12, с. 37, рис.2.

2. Авторское свидетельство СССР б5 9 489205,кл.Н 03 К 3/284,1974 (прототип) 894832

Составитель И. Белякова

Редактор И. Ковальчук Техред А. Бабинец Корректор М. Помо

Заказ 11505/84 Тираж 991 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Ждущий генератор импульсов Ждущий генератор импульсов Ждущий генератор импульсов Ждущий генератор импульсов Ждущий генератор импульсов 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управлениях

Изобретение относится к области высоковольтной импульсной техники и может быть использовано в качестве источника импульсного электропитания различных электрофизических установок

Изобретение относится к устройствам цифровой автоматики и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2103808
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, в вычислительных устройств, устройствах связи различных отраслей техники

Изобретение относится к области электротехники, в частности к области генерирования электрических импульсов с использованием трансформаторов

Изобретение относится к импульскной технике

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах, работающих в частотном режиме, а также при разработке источников коротких высоковольтных импульсов

Изобретение относится к электротехнике и электронике и может быть использовано в устройствах питания радиоэлектронной аппаратуры, для питания электроприводов и т.д
Наверх