Делитель частоты с изменяемым коэффициентом деления

 

(72) Автор изобретения

Ю.В.Смирнов (7! ) Заявитель (54) ДЕЛИТЕЛЬ ЧАСТОТЫ С ИЗИЕНЯЕИЫМ КОЭФФИЦИЕНТОМ

ДЕЛЕНИЯ

Изобретение относится к импульсной технике и предназначено для использования в цифровой измерительной аппаратуре, а также в устройствах автоматики и телемеханики.

По основному авт.св. в"-.783996 известен делитель частоты с изменяемым коэффициентом деления, содержащий декадный счетчик, дешифраторы по числу счетных декад, узел сброса декадного счетчика и декадный переключатель, каждая декада которого подключена к выходам соответствующего дешифратора, входы которого соединены с выходами соответствующей счетной декады, входы сброса которых соединены с выходом узла сброса, вход первой счетной декады подключен к входу устройства, причем узел сброса декадного счетчика содержит элемент И и элемент ЗАПРЕТ, выход которого является выходом узла, запрещающий вход подключен ко входу устройства, а управляющий — к выходу элемента И, входы которого соединены с подвижными контактами декадного переключателя, а выход является выходом устройства (1).

Недостатком такого делителя является отсутствие контроля сброса декадного счетчика на нуль. При этом вследствие кратковременности сигнала сброса возможен неполный сброс отдельных счетных декад или какой-либо одной "наиболее медленной" декады, что приводит к появлению ошибок делеиияе

Целью изобретения является увеличение надежности работы делителя частоты.

Для достижения поставленной цели в узел сброса делителя частоты с изменяемым коэффициентом деления вве10 деи второй элемент И и триггер с раздельными входами, выход которого является выходом узла сброса, один .из раздельных входов триггера подключен к выходу элемента ЗАПРЕТ, а

Формула изобретения цругой — к выходу второго элемента

И, входы которого соединены с нулевыми выходами каждого нз дешифраторов.

На чертеже приведена структурная электрическая схема делителя частоты.

Делитель частоты содержит входную шину 1, соединенные каскадно двоично-десятичные счетчики 2 со входом

3 сброса, дешифраторы 4, переключатели 5, элементы И 6 и 7, элемент

ЗАПРЕТ 8, триггер 9 с раздельными входами и выходную шину 10.

В исходном состоянии все счетчики 2 установлены на нуль, переключатели 5 установлены в положение, соответствующее выбранному коэффициенту деления К, триггер 9 находится в нулевом состоянии.

При поступлении на входную шину 1 входных импульсов начинается заполнение счетчиков 2. На выходных разрядных шинах этих счетчиков формируются двоичные коды единиц, десятков, сотен и т.д. Эти коды поступают на входы дешифраторов 4, в результате чего на выходах дешифраторов формируется десятичное число, соответствующее числу поступивших на делитель импульсов, причем на выходе левого по схеме дешифратора формируется число единиц, на выходе следующего дешифратора — число десятков и т.д.

Счет входных импульсов продолжается до тех пор, пока на выходах дешифраторов не появится десятичный код числа К, установленного переключателями 5. При этом на подвижных контактах всех переключателей появляются сигналы единичного уровня.

Эти сигналы поступают на входы элемента И, в результате чего на его выходе появляется сигнал единичного уровня, который поступает на управляющий вход элемента ЗАПРЕТ 8 и одновременно не выходную шину 10, В момент окончания K-ro входного импульса на выходе элемента ЗАПРЕТ 8 появляется сигнал единичного уровня.

Этот сигнал поступает на единичный вход триггера 9 и приводит его в единичное состояние. Сигнал единичного

0459 4 уровня с выхода триггера 9 поступает на входы 3 сброса счетчиков 2 и переводит их в нулевое состояние. С на чалом сброса счетчиков на нуль заканчивается выходной импульс делителя.

После сброса всех счетчиков на нуль на нулевых выходах всех дешифраторов устанавливаются сигналы единичного уровня. Эти сигналы поступают на

1р входы элемента И 7, в результате че— го на выходе этого элемента появляется сигнал единичного уровня, ко— торый поступает на нулевой вход триггера 9. Триггер 9 переходит в нулевое состояние, в результате чего прекращается обнуление счетчиков 2 и схема делителя приходит в исходное состояние.

В дальнейшем работа делителя происходит согласно описанному.

Введение в узел сброса делителя второго элемента И и триггера с раздельными входами увеличивает надежность сброса счетчиков делителя на нуль, так как сигнал сброса в таком делителе существует до тех пор, пока все счетные декады не придут в нулевое состояние. Это позволяет избежать ошибок деления, которые возникают из-эа нечеткости сброса счетчи30 ков на нуль.

Делитель частоты с изменяемым коэффициентом деления по авт.св.

11 783996, отличающийся тем, что, с целью увеличения надеж" ности работы устройства, в узел

40 сброса декадного счетчика введен второй элемент И и триггер с раздель.ными входами, выход которого является выходом данного узла, один из раздельных входов триггера подклю45 чен к выходу элемента ЗАПРЕТ, а друroA — к выходу второго элемента И, входы которого соединены с нулевыми выходами каждого из дешифраторов.

Источники информации, 50 принятые во внимание при экспертизе

1. Авторское свидетельство СССР

@783996, кл. Н 03 К 21/36, 11.01.19 °

9004 59

Составитель Н. Дубровская

Техред Е. Харитоичик Корректор H ° GTeÍ.

Редактор Л.Лукач

Фи. яал ПЛП "Патент", г. Ужгород, ул. Проектная, 4

Заказ l2205/75 Тираж 953 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

1)3035, Москва, Ж-35, Раущская наб., д. 4/5

Делитель частоты с изменяемым коэффициентом деления Делитель частоты с изменяемым коэффициентом деления Делитель частоты с изменяемым коэффициентом деления 

 

Похожие патенты:

Триггер // 875639

Изобретение относится к вычислительной технике, в частности к устройствам обработки данных, и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к электротехнике и может быть применено в схемах управления электроустановками в технологических линиях
Наверх