Устройство для управления @ -фазным инвертором

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

Союз Советских

С оцмалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 030780: (>() 2951214/24-07 1511М. КП.з с присоединением заявки № .—

Н 02 P 13/18

Государственный комитет

СССР ио делам изобретений и открытий

{23) Приоритетt$3) УДК 621.314.27 (088 ° 8) Опубликовано15.04,82. Бюллетень ¹ 14

Дата опубликования описания 15.04.82 (72) Автор изобретения

A.Ñ. Погорельский

l ю !, (71) Заявитель

Специальное проектно-конструкторское бюро полупроводниковой техник (54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ @-ФАЗНЫМ

ИНВЕРТОРОМ

Изобретение относится к электро. технике и может быть использовано при построении -фазных инверторов для управления двигателями перемен- ного тока и для.автономных систем электроснабжения.

Известно устройство для управления ннверторами, основанное на применении методов ШИМ с формироваиием выходного напряжения по трапецеидальному закону, выполненное на логических элементах (1).

Недостатками такого устройства являются сложность схемы, большая масса и габариты.

Наиболее близким по технической сущности к предлагаемому устройству является система управления инвертором, содержащая задающий генератор,. к выходу которого подключены два делителя частоты с разными коэффици-, ентами деления, коммутатор, соединенный входом через элемент И с выходами делителей частоты, усилители-формирователи импульсов, выходы которых служат для подключения- управляющих входов пl-фазного инвертора, и логический блок (2).

Недо .1,атком цанного устройства являет .н снох ность схемы, которая станови.тся еще более существенной при использовании такого устройства для построения системы. управления инвертором.с числом фаз больше одной, так как в этом. случае потребуется отдельный коммутатор и логический блок на -каждую фазу.

Цель изобретения-- упрощение устройства управления инвертором.

Поставленная цель достигается тем, что логический блок включает в себя элемент ИСКЛЮЧАКЩЕЕ ИЛИ, входы которого соединены с выходами делителей частоты, и м -фазный (по числу фаз инвертора) формирователь импульсов, каждая фаза. которого содержит IKтриггер и элементы совпадения, причем управляющие входы триггера подключены через схемы совпадения к выходам коммутатора, а тактовый вход соединен с выходом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ.

На чертеже приведена схема устройства для управления щ-фазным инвертором для w 3.

Устройство для управления трехфазным инвертором .содержит задающий генератор 1, к выходу которого подключены два депителя 2 и 3 частоты

ЗО с разными коэффициентами деления

921038 и и (причем (n -1), коммутатор 4, своим входом подключенный через зле мент И 5 к выходам делителей частоты 2 и 3, логический блок 6, усилители-формирователи импульсов 7, й— фазный инвертор 8, формирователи 9 5 и 10 импульсов делителей частоты 2 и 3, элемент 11 ИСКЛЮЧАЮЩЕЕ ИЛИ, элементы совпадения 12-17, К-триггеры 18-20, причем элемент ll -своими входами подключен к выходам дели- 10 телей частоты 2 и 3, а выходом - к .тактовым входам JK. — òðèããåðîâ 18-20, выходы которых:подключены ко входам усилителей-формирователей 7, 3 и К входы 3К -триггеров соединены. через 15 соответствующие элементы 12-17 с вы- . .ходами коммутатора 4.

УстройсTBo работает следующим об- . разом.

Импульсы QT задающего-генератора 20

1 поступают на входы делителей частоты,.2 и 3, коэффициенты деления которых выбираются из известных,.наиболее целесообразных соотношейий, в данном случае взяты f -- 3 и и = 4. Преобразованные делителями. Частоты . импульсы с выходов формирователей 9. и 10 подаются на входы элемента И 5 и элемента 11 ИСКЛЮЧИОЩЕЕ ИЛИ, с ко-. торого снимаются тактовые импульсы для ЛК -триггеров 18- 20. Сигналы с вы- хода элемента И 5 поступают на вход коммутатора 4, выполненного по коль. цевой пересчетной схеме.. Коммутатор

4 формирует шесть последовательностей прямоугольных сигналов длительностью З5 в полпериода, сдвинутых. относительно друг друга íà

QK,-триггеров 18-20, прйчем на каждый:

3К-триггер 18-20., управляющий работойф5 ключей одной из фаз инвертора 8, поступают две последовательности импуль- сов,.сдвинутйе относительно друг друга на ФГ,что .обеспечивает в интервалах;

О- Ъй N-< p (для каждой фазы)работу;7 0 триггеров 18-20 в счетном режиме.-При этом на прямых выходах К-триггеров .18-20 в интервалах О"Ъ и Z- Ъ формируются широтно-модулированные сиг.налы по линейно-возрастающему и линейно-.убывающему закону соответственно, .а в интервалах / -з и p" П соответствующие сигйалам на выходах элементов совпадения 12,14,16, кото- . рые подключены к 3 входам DK триггеров 18-20.

Таким образом, с выходов 3К-триггеров 18-20 снимаются импульсы управления трехфазным инвертором, работающим в режимЕ ШИМ по трапецеидальному закону, которые через усилители-формирователи 7 подаются в управляющие цепи инвертора 8.

Выполнение логического блока в виде элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и п -фаз ного формирователя импульсов, содержащего в каждой, фазе элементы,совпадения и ОК -триггер, обеспечивает непосредственное формирование на .выходах Ql(.-триггеров сигналов, необходимых для управления W-фазным инвертором в режиме ШИМ по трапецеидальному закону, что позволяет, не усложняя коммутатор, построить систему управления таким инвертором при ми» нимальном количестве схем совпадения.

ФоРмУла изобретения . Устройство для. управления.rn-фазным инвертором,, содержащее задающий генератор, к выходу которого подсоединены два делителя частоты с разными коэффициентами деления, коммутатор, подключенный входом через элемент И к выходам делителей частоты, усилители-формирователи импульсов, выходы..которых .служат дпя подключе.ния уйравляющих входомю-фазного инвертора, и логический блок, о т л ич а:ю щ е е с я тем,. что, .с целью упрощения, укаэанный логический блок включает в Себя элемент ИСКЛЮЧАЮЩЕЕ

ИЛИ, входи которого соединены с выходами. делителей частоты, и ю-фазный формирователь импульсов, каждая фаза которого соцержит Ж-триггер и элементы И-НЕ, причем .управляющие входы Ê -триггера подключены через элемент -HS k выходам коммутатора, а тактовый,.вход соединен с выходом элемента .ИСКЛЮЧАЮЩЕЕ .ИЛИ.

Источники информации, Принятые во внимание при экспертизе

1.. Щеголев A.È., Мыцык Г.С. Система уйравления трехфазным инвертороМ с однополярной ШИМ По трапецеидальному закону..преобразовательная техника, ХХХ конференция по радиоэлектронике, Томск, ТГУ, т. I, 1974..

2.. Авторское свидетельство СССР

9 349073, кл. Н 02 P 13/18, 1968.

9;21038

Составитель С. Луэанов

Техред "И.тепер Корректор В. Синицкая

Редактор Т. Кинь

Тираж 7 19 Подписно е

ВНИИПИ Государствеицого комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раущская наб., д. 4/5

Заказ 2376/72

Ю

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4.

Устройство для управления @ -фазным инвертором Устройство для управления @ -фазным инвертором Устройство для управления @ -фазным инвертором 

 

Похожие патенты:

Изобретение относится к преобразовательной технике и может быть использовано для регулирования или стабилизации переменного напряжения в однофазных и трехфазных электросетях и электроустановках

Изобретение относится к области диагностики силовых трансформаторов (СТ) в электроэнергетике, а именно к способу снятия круговой диаграммы регулятора напряжения под нагрузкой (РПН), подключенного к нейтрали СТ

Изобретение относится к области электротехники и может быть использовано в системах генерирования электрической энергии или системах гарантированного электропитания, в которых статические стабилизированные источники электрической энергии включаются параллельно на общую нагрузку

Изобретение относится к области электротехники и может быть использовано для приведения в действие контактных систем устройств регулирования напряжения силовых трансформаторов под нагрузкой

Изобретение относится к области электротехники и может быть использовано для управления параллельно работающими на общую нагрузку статическими источниками, входящими в состав автономной системы генерирования электрической энергии, системы бесперебойного электропитания или системы электроснабжения при возможной несимметрии нагрузки
Наверх