Дискретный фильтр

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (ii) 955423 (61) Дополнительное к авт. свид-ву— (22) Заявлено 07.05.80 (21) 2924215/24-07 с присоединением заявки Мо (23) Приоритет

Опубликовано30.08,82. Бюллетень ¹ 32

51)М Кп з

H 02 N 1/14

Государственный комитет

СССР по делам изобретений и открытий (S3) УДК 621 314. 5 (088. 8) Дата опубликования описания 30 . 08 . 82 (54) ДИСКРЕТНЫЙ ФИЛЬТР

Изобретение относится к электротехнике и преобразовательной технике и может быть использовано для сглаживания пульсаций выпрямленного .напряжения в устройствах, обеспечивающих высокое быстродействие передачи сигнала, например, для фильтрации сигнала обратной связи в системе автоматического регулирования.

Известны устройства, содержащие индуктивности, конденсаторы и транзисторы (1) и (2).

Недостатком этих устройств является их малое быстродействие.

Наиболее близким к предлагаемому по технической сущности является дискретный фильтр, содержащий входной, выходной и общий выводы ключ сброса 20 ключ передачи и запоминающее устройство, причем входной вывод интегратора соединен со входным выводом фильтра, а его выходной вывод через ключ сброса и ключ передачи подключен соответственно к общему и входному выводам запоминающего устройства,выходной вывод которого соединен с выходным выводом фильтра (3).

Недостатками этого устройства являются его малое быстродействие и З0 низкая точность передачи напряжения входного сигнала.

Цель изобретения — повышение быстродействия и точности передачи. указанная цель достигается тем, что в дискретный фильтр, содержащий входной, выходной и общий выводы, интегратор, ключ сброса, .ключ .пщ>едачи и запоминающее устройство,причем входной вывод интегратора соединен со входным выводом фильтра, а его выходной вывод через ключ сброса и ключ передачи подключен соответственно к общему выводу и к входному выводу запоминающего устройства, выходной вывод которого соединен с выходным выводом фильтра, введены дополнительно ключ передачи, ключ сброса и интегратор, причем входной вывод дополнительного интегратора соединен со входным выводом фильтра, а его выходной вывод через дополнительные ключ сброса .и ключ передачи подключен соответственно к общему выводу и к входному выводу запоминающего устройства.

На фиг. 1 показана структурная схема предлагаемого дискретного фильтра; на фиг. 2 — временные диаграммы его работы.

955423

Формула изобретения гхОУ

Устройство содержит первый 1 и . второй (дополнительный) 2 интеграторы, запоминающее устройство 3, первый 4 и второй (дополнительный) 5 ключи передачи и соответственно первый 6 и второй (дополнительный) 7 5 ключи .

Дискретный фильтр работает следующим образом.

В интервале времени То-Т замкнут входной ключ 7 сброса, а остальные ключи разомкнуты, при этом входной сигнал воспринимается первым интегратором 1. На интервале T„-Т замыкается первый ключ 4 передачи и информация с выхода первого интегратора 1 записывается в запоминающее устройство 3. Затем в момент времени Т замыкается первый ключ

6 сброса и приводит первый интегратор 1 к нулевым начальным условиям.

В этот же момент времени размыкается второй ключ 7 сброса и второй интегратор 2 начинает воспринимать входной сигнал. На интервале времени

Т -Т происходит запись информации в запоминающее. устройство 3 с выхода второго интегратора 2 через второй ключ 5 передачи. В момент времени Т размыкается первый 6 и замыкается второй 7 ключи сброса, и процесс повторяется.

Таким образом, входной сигнал воспринимается поочередно одним из интеграторов и благодаря тому, что время замкн„того состояния ключа сброса исключается из времени интегри-, Зэ рования, повышается быстродействие и точность передачи устройства.

Дискретный фильтр, содержащий входной, выходной и общий выводы, интегратор, ключ сброса, ключ передачи и запоминающее устройство,причем входной вывод интегратора соединен со входным выводом фильтра, а его выходной вывод через ключ сброса и ключ передачи подключен соответственно к общему выводу и к входному выводу запоминающего устройства, выходной вывод которого соединен с выходным выводом фильтра, о т л и ч а ю шийся тем, что, с целью повышения быстродействия и точности передачи, в него введены дополнительно ключ передачи, ключ сброса и интегратор, причем входной вывод дополнительного интегратора соединен со входным выводом фильтра, а его выходной вывод через дополнительные ключ сброса и ключ передачи подключен соответственно к общему выводу и к вход" ному выводу запоминающего устройства.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

М 398002, кл. Н 02 М 1/14, 1974.

2. Авторское свидетельство СССР

9 353336, кл. Н 03 Н 7/10, 1968.

3. Авторское свидетельство СССР

9 490235, кл. Н 02 М 1/08, 1973.

955423

Физ. 2

Заказ 6468/72 Тираж 721

ВНиИПИ Государственного комитета СССР по делам изобретений и - открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Подписное

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Составитель В. Круглова

Редактор Ю. Ковач Техред Л .Пекарь Корректор М Демчик

Дискретный фильтр Дискретный фильтр Дискретный фильтр 

 

Похожие патенты:

Фильтр // 936277

Фильтр // 930521

Фильтр // 851683

Изобретение относится к электротехнике и может быть использовано для подавления помех в проводах сетевого питания зданий, крупных вычислительных центров, больших ЭВМ, других электронных устройств большой мощности

Изобретение относится к области электротехники и может быть использовано для снижения пульсаций выпрямленного напряжения в различных видах преобразователей

Изобретение относится к электротехнике и может быть использовано в частотно-регулируемых приводах с асинхронными двигателями, связанных с исполнительными органами мехатронных систем, например манипуляторов, станков с ЧПУ

Изобретение относится к устройству подавления радиопомех в электронном регуляторе мощности (РМ)

Изобретение относится к элементам конструкций цифровых вычислительных машин, например, к конструкции цепей распределения питания скоростных прооцессоров, видеопроцессоров, микросхем памяти и других больших цифровых интегральных схем

Изобретение относится к схеме регулирования напряжения, применяемой в области конструирования интегральных схем чип-карт

Изобретение относится к области электрической очистки газов

Изобретение относится к области электротехники и может быть использовано на электроподвижном составе железных дорог, в преобразователях возобновляемых источников электрической энергии и других источников энергии постоянного тока для преобразования в энергию переменного тока

Изобретение относится к блоку питания от сети, состоящему, как минимум, из одного трансформатора (TR1), по меньшей мере одной мостовой схемы, при помощи которой первичная обмотка трансформатора (TR1) подключена к входному напряжению постоянного тока (UE), и вторичной обмотки, посредством которой через мостовую выпрямительную схему, а также выходную дроссельную катушку (1, 2) и выходной конденсатор (С2) выходная цепь нагружается выходным напряжением постоянного тока (UA), и разгрузочной схемы, состоящей из диода (D5), конденсатора (С4) и сопротивления (R1) для снижения максимальных напряжений на вторичной стороне, при этом предусмотрены еще одна вторичная обмотка, еще одна мостовая выпрямительная схема с двойной обмоткой и еще одна разгрузочная схема, посредством которых при помощи выходной дроссельной катушки (1, 2) и выходного конденсатора (С2) выходную цепь нагружают частью выходного напряжения постоянного тока (UA)
Наверх