Устройство компенсации временных искажений

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

«1>965018 (61) Дополнительное к авт. свид-ву (22) Заявлено 30. 04. 80 (21 ) 2920129/18-09 с присоединением заявки ¹â€” (23) Приоритет

Р )М Кп

H N 5/95

Государственный комитет

СССР по делам изобретений н открытий

Опубликовано 07.1082. Бюллетень № 37 (53) УДК 621.397 (088. 8) Дата опубликования описания 07. 10. 82 (72) Автор: изобретения

A.È.3oëoTàðåâ (7! } Заявитель (54) УСТРОЙСТВО КОМПЕНСАЦИИ ВРЕМЕННЫХ

ИСКАЖЕНИЙ

Изобретение относится к технике записи и воспроизведения телевизионных сигналов на магнитную ленту и может использоваться в многоголовочном видеомагнитофоне.

Известно устройство компенсации временных искажений, содержащее последовательно соединенные синхроселектор, блок коммутируемых линий задержки и управляемую линию задержки, последовательно соединенные дискриминатор и формирователь импульсов коммутации, причем выход синхроселектора -подключен к, входу дискриминатора, вход синхроселектора является 15 входом видеосигнала, выходы формирователя импульсов коммутации подключены к соответствующим входам блока коммутируемых линий задержки, а выход управляемой линии задержки являет- о ся выходом видеосигнала fl ).

Недостатком данного устройства является малый диапазон компенсации временной ошибки.

Наиболее близким:по техническому 25 решению к предлагаемому изобретению является устройство компенсации временных искажений, содержащее последовательно соединеннйе первый синхроселектор, блок формирования импуль-, 3О сов врезки, усилитель-смеситель, блок. коммутируемых линий задержки и управляемую линию задержки, последовательно соединенные первый дискриминатор и формирователь импульсов коммутации, второй дискриминатор, причем вход первого синхроселектора является входом видеосигнала", выход первого синхроселектора подключен к первому входу первого дискриминатора, выходы формирователя импульсов коммутации подключены к соответствующим входам блока коммутируемых линий задержки, а выход управляемой линии задержки является выходом видеосигнала (21.

Однако при применении двигателя блока головок видеомагнитофона на шариковых подшипниках, известное устройство компенсации временных искажений не обеспечивает достаточной компенсации временной ошибки, особенно к концу активной части строки.

Цель изобретения — повышение точности .компенсации временной ошибки.

Поставленная цель достигается тем, что в устройство компенсации временных искажений, содержащее последовательно соединенные первый синхросе965018

4 лектор, блок формирования импульсов врезки, усилитель-смеситель, блок коммутируемых линий задержки и управляемую линию задержки, последовательно соединенные первый дискриминатор и формирователь импульсов коммутации, второй дискриминатор, причем вход первого" синхроселектора является входом видеосигнала, выход первого синхроселектора подключен к первому входу первого дискриминатора., выходы формирователя импульсов коммутации подключены к соответствующим входам блока коммутируемых линий задержки, а выход управляемой линии задержки является выходом видеосигнала, введены блок подавления шумов, блок задержки опорных импульсов, последовательно сое- диненные дискриминатор дифференциальной ошибки и сумматор, последова- 20 тельно соединенные блок дифференцирования и элемент И, при этом вход блока подавления шумов соединен с входом первого синхроселектора, стробирующий вход блока подавления шумов 25 подключен к выходу первого синхроселектора, а выход блока подавления шумов подключен к второму входу усилителя смесителя, вход блока задержки опорных импульсов является входом 3П опорных импульсов и соединен с первым входом дискриминатора дифференциальной ошибки и с вторым входом первого дискриминатора, а выход блока задержки опорных импульсов подключен к первому входу второго дискриминатора, к второму входу элемента И, и к второму входу формирователя импульсов коммутации, выход элемента И подключен к второму входу 4О второго дискриминатора, выход которого подключен ко второму входу сумматора, выход сумматора подключен к второму входу управляемой линии задержки,,первый вход которой соединен с входом блока дифференцирова- 45 ния, а выход управляемой линии задержки подключен к второму входу дискриминатора дифференциальной ошибки.

При этом дискриминатор дифференциальной ошибки содержит последовательйо соединенные второй синхроселектор, блок стробирования, фазовый дис фиминатор, генератор тока заряда, усилитель-корректор, первый фильтр низкой частоты, генератор тока, второй фильтр низкой частоты и регулирующий усилитель, последовательно.. соединенные третий фильтр низкой частоты, блок регулируемой задержки, @ первый генератор тока разряда и первый элемент памяти, второй элемент памяти и второй генератор тока разряда, при этом второй вход блока стробирования соединен с вторым вхо- 65 дом блока регулируемой задержки и является первым входом дискриминатора дифференциальной ошибки, вход второго синхроселектора является вторым входом дискриминатора дифференциальной ошибки, выход генератора тока подключен к входу первого элемента памяти и является выходом дискрими натора дифференциальной ошибки, выход регулирующего усилителя подключен к регулирующему входу генератора тока, выход блока регулируемой задержки подключен к второму входу фазово- го дискриминатора, второй выход.Ко торого подключен к входу второго генератора тока разряда, выход второго генератора тока разряда соединен с выходом генератора тока заряда и подключен к входу второго элемента памяти, а выход усилителякорректора подключен к входу третьего фильтра низкой частоты.

На чертеже приведена структурная электрическая схема предложенного устройства.

Устройство компенсации временных искажений содержит первый синхроселектор 1, блок 2 подавления шумов, усилитель-смеситель 3, блок 4 формирования импульсов врезки, первый дискриминатор 5, формирователь 6 импульсов коммутации, блок 7 коммутируемых линий задержки, управляемую линию 8.задержки, блок 9 дифференцирования, элемент И. 10, блок 11 задержки опорных импульсов, второй дискриминатор 12, сумматор 13, дискриминатор 14 дифференциальной ошибки, который включает в себя второй синхроселектор 15, блок 16 стробирования, фазовый дискриминатор 17, блок 18 регулируемой задержки, генератор 19 тока заряда, усилитель-корректор 20, первый фильтр 21 низкой частоты, генератор 22 тока, первый и второй элементы памяти 23 и 24, первый и второй генераторы 25 и 26 тока разряда, второй и третий фильтры 27 и

28 низкой частоты и регулирующий усилитель 29.

Устройство работает следующим образом.

На вход первого синхроселектора 1 подается видеосигнал с помехами воспроизведения. Первый синхроселектор выделяет строчные синхроимпульсы с некоторой задержкой. Передним фронтом строчного синхроимпульса запускается блок 2 подавления шумов, который подавляет шум, а также переходные процессы коммутаций на вершине строчного синхроимпульса. Подавление шума заканчивается перед задним фронтом строчного синхроимпульса за 1-2 мкс.

Обработанный таким образом видеосигнал поступает на второй вход уси965018 лителя-смесителя 3. На первый вход усилителя-смесителя поступают корот. кие импульсы, сформированные из передних фронтов строчных синхроим.пульсов. Эадержка и формирование

:импульсов по длительности и крутизне фронтов производится в блоке 4 формирования импульсов врезки. Нормирование импульса врезки по крутизне обеспечивает прохождение этого импульса через набор дискретных линий ® задержки беэ каких-либо искажений.

В усилителе-смесителе 3 происходит суммирование двух сигналов. Таким образом, положение. переднего фронта строчного синхроимпульса с соответствующим сдвигом во времени оказы.вается задублированным на вершине строчного синхроимпульса в виде короткого импульса врезки, причем на месте, очищенном от шума в видеосигнале. Для того, чтобы сработала первая ступень коррекции, включающая набор дискретных линий задержки, строчный синхроимпульс с выхода синхроселектора 1 подается на первый вход первого дискриминатора 5, на второй вход которого подаются опорные импульсы. Выходным сигналом первого дискриминатора 5 является напряжение ошибки, пропорциональное 30 величине временного рассогласования между опорными импульсами и передними фронтами строчных синхроимпульсов. Это напряжение в формирователе

6 импульсов коммутации преобразует- 3 ся в код, в соответствии с которым коммутируются линии задержки в блоке 7 коммутируемых линий задержки.

Переключение линий задержки про- ф) изводится в момент времени между передним фронтом строчного синхроимпульса и передним фронтом импульса врезки, что обеспечивается подачей

® на второй вход формирователя 6 импульсов коммутации опорных импульсов, задержанных в блоке 11 задержки опорных импульсов. Видеосигнал с временной ошибкой, равной величине дискретности набора линии задержки, с выхода блока 7 поступает на вход управляемой линии 8 задержки и на вход блока 9 дифференцирования, который работает по известному принципу оптимальной обработки импульсного сигнала, позволяющему повысить точность выделения фронта сигнала при наличии помех. Помехи возникают в блоке коммутируемых линий задержки. Кроме того, в результате коммутации имеется переходный процесс, спадающий к @ концу задней площадкй строчного гасящего импульса по экспоненциальному закону. Дополнительные ошибки, возникают иэ-эа наличия на вершине

1 строчного синхроимпульса остатков от 4$ шума и помехи переключения видеоголовок.

Выделенный блоком дифференцирования импульс врезки, подается на первый вход элемента И 10, а на второй его вход подается опорный импульс с блока 11 задержки опорных импульсов.

Сигнал с выхода элемента И 10 поступает на второй вход второго дискриминатора 12. Положение фронта импульса врезки, выцеленного на выходе элемента И 10 соответствует величине временной остаточной ошибки видеосигнала, пропущенного через дискретные линии задержки, т.е. через первую ступень коррекции. Поэтому выходное напряжение второго дискриминатора 12 соответствует остаточной временной ошибке в видеосигнале, прошедшем первую ступень коррекции. Это напряжение подается на второй вход сумма тора 13. С его выхода напряжением ошибки производится регулирование управляемой линии 8 задержки ° Напря") жение с выхода второго дискриминатора 12 является постоянным в течение активной части строки, а точнее от импульса врезки до импульса врезки.

Таким образом, временные ошибки устраняются практически полностью в районе заднего фронта .строчного гасящего импульса, а к концу активной части строки происходит накопление временной ошибки, вызванное качанием двигателя блока головок. Это накопление дифференциальной ошибки имеет максимальную величину в момент передачи переднего фронта строчного синхроимпульса. Следовательно, положение переднего фронта строчного синхроимпульса может служить датчиком величины дифференциальной ошибки, поскольку как коммутация дискретных линий задержки, так и смена напряжения регулировки, поступающего на управляемую линию 8 задержки происходит после того как передний фронт строчного синхроимпульса выйдет иэ управляемой линии 8 задержки. Для определения величины дифференциальной ошибки и выработки соответствующего напряжения регулировки, поступающего на управляемую линию задержки, видеосигнал подается на вход дискриминатора 14 дифференциальной ошибки. В синхроселекторе 15 происходит выделение переднего фронта строчного синхроимпульса, который подается на блок 16 стробирования.

Выходные импульсы стробирования поступают на первый вход фазового дискриминатора 17, на второй вход которого подаются импульсы с выхода блока

18 регулируемой. задержки. Передний фронт этих импульсов расположен чосередине импульса, следующего с выхода блока 16 стробирования. Вы965018 второго дискриминатора 12, и суммарное напряжение ошибки, соответствующее изменению временной ошибки в пределах активной части строки поступает на регулирующий вход управляемой линии 8 задержки.

Таким образом, внутристрочный корректор представляет из себя систему авторегулирования первого порядка. Параметр регулирования — отклонение положения переднего фронта строчного синхроимпульса от номинального положения. Наличие обратной связи уменьшает собственные не стабильности дискриминатора дифференциальной ошибки, улучшает как частотн1Рю, так и фазовую характеристики в полосе отстраиваемых внутристрочным корректором частот, а также стабилизируется коэффициент передачи внутристрочного корректора.

Фазовая характеристика в данном случае особо важна, так как определение дифференциальной ошибки производится в конце активной части строки, а в пределах самой строки пронапряжения, ошибки.

3а счет этого временные ошибки компенсируются не только в начальной части строки, но и во всей активной части строки, что выгодно от-. личает данное устройство от прототипа.

Формула изобретения

1. Устройство компенсации временных искажений, содержащее последовательно.соединенные первый синхроселектор, блок формирования импульсов врезки, усилитель-смеситель, блок коммутируемых линий задержки и управляемую линию задержки, последовательно соединенные первый дискри- е минатор и формирователь импульсов коммутации, второй дискриминатор, причем вход первого синхроселектора является входом видеосигнала, вы ход первого синхроселектора подклю.— чен к первому входу первого дискриминатора, выходы формирователя импулье сов коммутации подключены к соответствующим входам блока коммутируемых линий задержки, а выход управляемой линии задержки является выходом видеосигнала, о т л и ч а ю щ е е с я тем, что, с целью повышения точности компенсации временной ошибки, введены блок подавления шумов, блок задержки опорных импульсов, последовательно соединенные дискриминатор дифференциальной ошибки и сумматор, последовательно соединенные блок дифференцирования и элемент И, при этом ! вход блока .подавления шумов соединен.ходными импульсами фазового дискриминатора 17 являются пара импульсов, суммарная длительность которых равна длительности импульса с выхода блока 16 стробирования. В случае отсутствия дифференциальной ошибки эти импульсы между собой равны. При наличии дифференциальжй ошибки длительность этих имйульсов друг относительно друга перераспределяется согласно изменениям в поло- 10 .женин переднего фронта строчных синхроимпульсов, оставаясь в сумме постоянной величиной. Эта пара импульсов поступает на второй генератор 26 тока разряда и генератор 19 тока заряда. На время действия каждого из этих импульсов включается соответствующий генератор тока, разряжая или заряжая загрузочный конденсатор второго элемента 24 памяти. 20

Далее напряжение со второго элемента памяти поступает на усилителькорректор 20, в котором происходит усиление сигнала ошибки и коррекция

его по фазе в области верхних час- 25 тот отстаиваемого внутристрочной кор- изводится экстраполяция значения рекцией частотного диапазона. С выхода уЮилителя-корректора 20 напряжение ошибки через третий фильтр 28 низкой частоты поступает на блок 18 30 регулируемой задержки.

Напряжением дифференциальной ошибки с выхода второго элемента памяти через, первый фильтр 21 низкой частоты производится управление генерато- 35 ром 22 тока. Этот генератор тока,работая в линейном режиме, обеспечивает на выходе ток, пропорциональный величине напряжения дифференциальной ошибки. Кроме того, при смене по- 40 лярности сигнала дифференциальной ошибки,.меняется знак генерируемого тска. Генератор 22 тока нагружен на первый элемент 23 памяти. РазРяд конденсатора пеРвого элемента 45 .памяти осуществляет первый генератор 25 тока разряда, запуск которо.— го производится импульсами с выхо- . да блока 18 регулируемой задержки.

Ф

Собственные нестабильности генератора 22 тока отрабатываются петлей обратной связи, в которую входит второй фильтр 27 низкой частоты и регулирующий усилитель 29. Регулировка осуществляется таким образом, чтобы нулевому значению напряжения дифференциальной ошибки на входе генератора 22 тока соответствовало нулевое значение напряжения на первом элементе 23 памяти. Пилообразное. 60 напряжение, соответствующее изменению дифференциальной ошибки внутри активной части строки, поступает на сумматор 13, где суммируется с напряжением, поступающим с выхода 43

9 965018 10 с входом первого синхроселектора, стробирующий вход блока подавления шумов подключен к выходу первого синхроселектора, а. выход блока подавления шумов подключен к второму входу усилителя-смесителя, вход блока задержки опорных импульсов является входом опорных импульс в и соединен с первым входом дискриминатора дифференциальной ошибки и с вторым входом первого дискриминатора, а выход блока задержки опорных импульсов подключен к первому .входу второго дискриминатора, к второму входу элемента И, и к второму вхо. ду формирователя импульсов коммутации, выход элемента И подключен к второму входу второго дискриминатора, выход которого подключен ко втот рому входу сумматора, выход суммато-. ра подключен ко второму входу управляемой линии задержки, первый вход которой соединен с входом блока дифференцирования, а выход управляемой линии задержки подключен ко второму входу дискриминатора дифференциальной ошибки.

2 ° Устройство по п.1, о т л и ч а ю щ е е с я тем, что дискриминатор двфференциальной ошибки содержит последовательно соединенные второй синхроселектор, блок стробирования, фазовый дискриминатор, генератор тока заряда, усилитель-корректор, первый фильтр низкой частоты, генератор тока, второй фильтр низкой частоты и регулирующий усилитель, последовательно соединенные третий

Фильтр низкой частоты блок регулиРуемой задержки, первый генератор тока разряда и первый элемент памя5 ти, второй элемент памяти и. второй генератор тока разряда, при этом второй вход .блока стробирования соединен с вторым входом блока регулируемой задержки и является первым !

О входом дискриминатора дифференциальной ошибки, вход второго синхросе- лектора является вторым входом дискриминатора дифференциальной ошибки, выход генератора тока подключен к входу первого элемента памяти и яв15 ляется выходом дискриминатора диффе« ренциальной ошибки, выход регулирующего усилителя подключен к регулирующему входу генератора тока, выход блока регулируемой задержки подклю70 чен ко второму входу фазового дискриминатора, второй выход которого подключен к входу второго генерато-, ра тока разряда, выход второго генератора тока разряда соединен с выхо25 дом генератора тока заряда и подключен к входу второго элемента памяти

t а выход усилителя-корректора подключен к входу третьего фильтра низкой частоты.

30 И=точники информации, принятые во внимание при экспертиэе

Гончаров A.Â.è др. Техника магнитной видеозаписи. M. Энергия, 1978„ с. 214.

35 2. Патент Великобритании Р 1120348, кл. H 04 N 5/76, 1972 (прототип).

ВНИИПИ Заказ 7691/48

Тираж 688,Подписное

Филиал ППП "Патент", г . Ужгород, ул. Проектная,4

Устройство компенсации временных искажений Устройство компенсации временных искажений Устройство компенсации временных искажений Устройство компенсации временных искажений Устройство компенсации временных искажений 

 

Похожие патенты:

Изобретение относится к области видеотехники, в частности к устройствам и способам предотвращения нелицензионного копирования аналоговых видеосигналов

Изобретение относится к защите видеоматериала от копирования посредством введения в видеосигналы устойчивых идентификационных кодов

Изобретение относится к методике для отмены, удаления или уменьшения действия сигналов защиты от видеокопирования

Изобретение относится к области аудио и видео с расширенными услугами в системах кабельного телевидения, прямого спутникового широковещания или сети Интернет

Изобретение относится к способу обнаружения скрытого знака в информационном сигнале, который возможно был им помечен с помощью модифицирования значения информационного сигнала в соответствии с соответствующими значениями картины скрытого знака

Изобретение относится к способу и устройству для записи скремблированных данных, например вещательных телепередач
Наверх