Устройство приоритетного управления вводом информации в цифровую вычислительную машину

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистических

Республик

« >970374

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 27.04,81 (21} -278030/18-24 (511 М. Кп.

G 06 F 9/46

G 06 F 3/04 с присоединением заявки ¹

Государственный комитет

СССР по делам изобретений и открытий (23) Приоритет

Опубликовано 30,10.82.Бюллетень № 40 (53) УДК 681, 325 (088. 8 ) Дата опублмкованмя описания 30. 10. 82 (72) Авторы изобретения

ЗСВСОЯВ @к

ПйтятиоТРХНИЧЕСКАЯ

БИБЛИ4ТЕКА

;Р.Ф. Лобанов и В.Т. Лебедев (71) Заявитель (54 ) УСТРОЙСТВО ПРИОРИТЕТНОГО УПРАВЛЕНИЯ

ВВОДОИ ИНФОРИАЦИИ В ЦИФРОВУЮ

НйЧИСЛИТЕЛЬНУЮ ИАИИНУ

Изобретение относится к вычисли,тельной технике. При разработке высокоточных систем обработки информации в реальном времени и, в частности в контуре управления; существенным фактором повьааения динамической точности вырабатываемых параметров: является своевременная отработка внешних запросов по вводу-выводу информации.

Известен ряд устройств, содержащих группу элементов и регистры f11.

Недостатком этих устройств являвтся не управляемые потери времени на восприятие запросов и их отработку.

Наиболее близким к предлагаемому по технической сущности и достигаемому результату является устройство, содержащее регистры и узлы приоритета (21.

Недостатком этого устройства является невозможность точной съемки мо мента времени поступления информации °

Цель изобретения - обеспечение .повиаения динамической точности вре» менных параметров.

Поставленная цель достигается теи, что в.устройство приоритетного управления вводом информации в цкфровую вычислительную машину (цВМ ), содержащее регистр индикации, узел приоритета, регистр выделенного запроса, введены шесть блоков элементов И, шифратор, элемент ИЛИ, блок задер жек, элемент задержки, регистр з апомина,ния числа и счетчик, причем запросный ,:вход устройства соединен с информацион.ным входом регистра индикации, с первым входом йервого блока элементов И со счетным входом счетчика, информационный вход устройства соединен с вторым входом первого блока элементов И, выход которого соединен с информационным входом регистра запоминания числа, правде разрядные выходы регистра. индикации соединены с первым входом второго блока элементов И, инверсные выходы регистра индикации соединены с первым входом

Уфетьего блока элементдв И, вторйе . входы второго и третьего блоков элементов И соединены с выходом регистра выделенного запроса с входами элеМента ИЛИ к с первым входом четвертого блока элементов И, второй вход которого соединен с входом ответа абонента устройства, выход четвертого блока элементов Й соединен с входом блока

ЗО задержек и с первым входом пятого

970374 блока элементрв И, второй вход которого соединен с выходом регистра запоминания числа, первый выход блока задержек соединен с входами сброса регистра запоминания числа и регистра индикации, и с входом блокировки 5 счетчика, второй выход блока задержек соединен с первым входом шестого блока элементов И, второй вход которого соединен с выходом счетчика, третий вход шестого блока элементов И соединен с кодовым входом устройства, третий выход блока задержек соединен с..входами сброса ре1 гистра выделенного запроса и счетчика, выходы второго и третьего блоков 15 элементов И соединены с входами шифратора, выход элемента ИЛИ соединен с сигнальным выходом устройства и через элемент задержки с входом блокировки узла приоритета, входы которого соединены с прямым и инверсным выходами регистра индикации, вы- ход узла приоритета соединен с входом регистра выделенного запроса, выход шифРатоРа соединен с кодовым выходом устройства, выходы IIRToIQ и шестого блоков элементов И соединены с ин. формационными.выходами устройства.

На чертеже приведена структурная схема устройства.

Устройство содержит регистр 1 ин. дикации, узел 2 приоритета, регистр

3 вьщеленного запроса, блоки 4 и 5 элементов И, шифратор 6, блок 7 эле. ментов И, элемент ИЛИ 8, элемент 9 задержки,. блок 10 задержек, блок,11

Г элементов И, регистр 12 запоминания числа, счетчик 13, блоки 14 и 15 элементов И, запросный вход 16 устройства, информационный вход 17 устройства кодовый вход 18 устройства, 40 информационные выходы 19 устройства, кодовый выход 20 устройства, вход

21 ответа абонента устройства, сигнальный выход 22 устройства.

Работа устройства происходит сле-. 45 дующим образом.

Сигнал запроса на ввод информации поступает на вход 16 одновременно с самой информацией, поступающей на вход 17 в виде кода. Одновременно с записью этой информации через блок 11 в регистр 12, сигнал с выхода 16 запоминается в соответствующем разряде регистра 1 индикации и запускает счетчик 13.

В зависимости от наличия в обработке ранее пришедших запросов, запросов более высоких уровней в соответствии со шкалой приоритетов поступивший запрос либо сразу выделяется узлом 2, либо становится в очередь ожидания взятия в обработку.

Выделенный узлом 2 запрос запоминается в соответствующем разряде регистра 3, позиционный код которого, с единицей в выделенном разряде 65 поступает с одной стороны на блок 7 и элемент ИЛИ 8, с выхода которого обобщенный сигнал в виде сигнала требования доступа к ЦВМ поступает на вход 22 и через время, определяемое элементом 9, поступает на блокировку дальнейшей работы узла 2, обеспечивая тем самым фиксацию выделенного запроса до момента Его отработки, а с другой стороны запрос поступает на блоки 4 и 5, при этом на выходе блока сформируется позиционный код с единицей в выделенном разряде, а на выходе блока 5 сформируется код с нулями во всех разрядах. На основе такого кода, в первой половине которого . имеется одна единица, на выходе шифратора 6 вырабатывается код команды ввода с адресом ячейки памяти для записи первого слова, содержащего код числа.

По истечении времени, в течении которого наступает реакция ЦВМ на сигнал с выхода 22, из ЦВМ в устройство на вход 21 поступит сигнал готовности ЦВМ к вводу информации, который, опрашивая блок 7, вьщеляет сигнал i-го абонента, который в свою очередь, опрашивает блок 14 и тем самым списывает первое слово число)в память ЦВМ. Сигнал с выхода блока 7 одновременно поступает на блок 10 задержек и через соответствующую задержку, выделяясь на первом выходе, осуществляет блокировку работы счетчика 13, сброс регистра

12 и сброс регистра 1. В результате последнего происходит срабатывание блока 5, на выходе которого выделяется код с единицей в выделенном разряде, а на выходе блока 4 устанавливается нулевой код; как следствие этого, шифратор 6 перестроится и сформирует следующий код команды ввода с новым адресом ячейки памяти.

В следующем такте на втором выходе блока 10 сформируется сигнал, который осуществит описывание через блок 15 в IIBM второго слова, представляющего собою код текущего времени с кодом поправки, который запишется в память ЦВМ по новому адресу.

Наконец в последнем такте на третьем выходе блока 10 сформируется сигнал, который осуществит сброс счетчика 13 и сброс регистра 3, в результате чего снимется сигнал с выхода 22 и, как следствие этого, разблокируется узел 2, и все. устройство прихоцит в исходное начальное состояние.

Как следует из рассмотрения ра° боты устройства, учет точного времени поступления информации в ЦВМ складывается из нескольких компонент.

Случайный интервал времени между моментом поступления запроса от ис970374

Формула изобретения

Ю

ВНИИПИ Заказ 8389/60 Тираж 731 Подписное филиал ППП "Патент", r.Ó êãoðoä, ул.Проектная,4 точника до момента наступления реакции ЦВМ учитывается счетчиком 13, который фиксирует время от момента прихода сигнала запроса до момента появления сигнала на входе 22.

Применение предлагаемого изобретения позволяет повысить точность временных параметров сигналов, поступаюших из устройства в ЦВМ, за счет точного определения момента времени поступления запроса в устройстве.

Устройство приоритетного управле, ния вводом информации в цифровую .вычислительную машину, содержашее регистр индикации, узел приоритета, регистр выделенного запрс:a, о т л и ч а ю ш е е с я тем, что, с целью повышения динамической точности, в него введены шесть блоков элементов И, шифратор, элемент ИЛИ, блок задержек, элемент задержки, регистр запоминания числа и счетчик, причем запросный вход устройства соединен с информационным входом регистра индикации,,с первым входом первого блока элементов И и со счетным входом счетчика, информационный вход устройства соединен с вторым входом первого блока элементов И, выход которого соединен с информационным входом регистра запоминания числа, прямые разрядные выходы регистра индикации соединены с первым входом второго блока элементов И, инверсные выходы регистра индикации сое» динены с первым входом третьего блока элементов И, вторые входы второго и третьего блоков элементов И соединены с выходом регистра выделенного запроса, с входами элемента

ИЛИ и с первым входом четвертого блока элементов И, второй вход которого соединен с входом ответа абонента устройства, выход четвертого блока элементов Й соединен с входом блока задержек и с первым входом пятого блока элементов И, второй вход которого соединен с выходом регистра запоминания числа, первый выход блока задержек соединен с вхо10 дами сброса регистра запоминания числа и регистра индикации и с входом блокировки счетчика, второй выход блока задержек соединен с первым входом шестого блока элементов И, 15 второй вход которого соединен с вы-. ходом счетчика, третий вход шестого блока элементов И соединен с кодовым входом устройства, третий выход блока задержек соединен с входами сброса регистра выделенного запроса и счетчика, выходы второго и третьего блоков элементов И соединены с входами шифратора, выход элемента ИЛИ соединен с сигнальным выхо

25 дом устройства и через элемент задержки с входом блокировки узла; приоритета, входы которого соединены с прямым и инверсным разрядными выходами регистра индикации, выход узла приоритета соединен с входом регистра выделенного запроса, выход шифратора соединен с кодовым выходом устройства, выходы пятого и шестого блоков элементов И соединены с информационными выходами устройства.

Источники информации; принятые во внимание при экспертизе

1. Авторское свидетельство СССР

М 368603, кл. G 06 F 9/46, 1973.

4О 2. Авторское свидетельство СССР

Р 425177, кл. G 06 F 9/46, 1974 (прототип ) ..

Устройство приоритетного управления вводом информации в цифровую вычислительную машину Устройство приоритетного управления вводом информации в цифровую вычислительную машину Устройство приоритетного управления вводом информации в цифровую вычислительную машину 

 

Похожие патенты:

Изобретение относится к шинным системам

Изобретение относится к вычислительной технике и может быть использовано в многоканальных системах управления и обработки информации

Изобретение относится к вычислительной технике, в частности к устройствам для .управления в вычислительных комплексах, и обеспечивает выбор наиболее приоритетной задачи из очереди задач на обслуживание в вычислительном комплексе

Изобретение относится к вычислительной технике, в частности к устройствам для сопряжения накопителей на магнитной ленте с каналами вводавывода высокопроизводительных ЭВМ

Изобретение относится к области систем обработки данных, осуществляющих обмен по общей магистрали ввода-вывода

Изобретение относится к вьтислительной технике и может быть использовано при создании многомашинных систем на базе микроЭВМ с общей памятью и общими внешними устройствами ввода-вывода

Изобретение относится к вычислительной технике и может быть использовано для управления передачей информации в резервированных многопроцессорных вычислительных системах, построенных на базе системного интерфейса И41

Изобретение относится к вычислительной технике

Изобретение относится к области систем управления ядерным процессом. Техническим результатом является повышение эффективности тестирования модуля логики приоритетов. В системе управления ядерным процессом обеспечен модуль логики приоритетов (PLM). Модуль логики приоритетов содержит множество входных портов, каждый входной порт ассоциирован с одним из множества приоритетов, множество выходных портов и порт выбора тестового режима, ассоциированный с сигналом выбора тестового режима. Сигнал выбора тестового режима выбирает один из нормального режима или тестового режима, каждый режим ассоциирован с согласованием сигналов, принимаемых входными портами, с сигналами, посылаемыми выходными портами. Модуль логики приоритетов дополнительно содержит конфигурируемую схему логики приоритетов, причем схема логики приоритетов отображает один из входных портов на один из выходных портов. 4 н. и 12 з.п. ф-лы, 6 ил.
Наверх