Селектор серий импульсов по частоте повторения

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

Союз Соаетскнх

Соцналнстическнх

Республик

К АВТОРСКОМУ СВИДЕТЕПЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 13. 04. 81 (21) 3274274/18-21 (31) М. КЛ.З с присоединением заявки М9 (23) Приоритет

Н 03 К 5/19

Государственный комитет

СССР по делам изобретений и открытий (33) УДК б 21. 374..33(088.8) Опубликовано 30,10,82. Бюллетень ¹ 40

Дата опубликования описания 30, 10. 82 (72) Автор изобретения

Ю. Н. Ерофеев (71) Заявитель (54) СЕЛЕКТОР СЕРИИ ИМПУЛЬСОВ ПО ЧАСТОТЕ

ПОВТОРЕНИЯ

Изобретение относится к импульсной технике и может быть использовано в качестве полосового селекто- . ра серий (пачек) импульсов и импульсных последовательностей.

Известно устройство аналогичного назначения, содержащее формирователь импульсов на транзисторах разного типа проводимости, один из которых включен по схеме эмиттерного повторителя с эмиттерным конденсатором, а между коллектором транзистора эмиттерного повторителя и базой другого транзистора включен стабилитрон, двухвходовый логический элемент ИЛИ, первое и второе интегрирующие звенья, причем первый вход двухвходового элемента ИЛИ подключен через первое интегрирующее звено к выходу транзисторого ключа, а второй через второе интегрирующее звено к выходу эмиттерного повторителя $1).

Недостатком этого устройства является его ложное срабатывание по окончании воздействия на вход устройства каждой серии импульсов с частотой повторения, превышающей верхнюю частоту заданного диапазона.

Наиболее близким к предлагаемому является устройство, содержащее разветвитель входных импульсов и два канала временного анализатора, каждый из которых состоит из частотного реле, включающего в свой состав формирователь импульсов и нелинейную интегрирующую цепь, содержащую последовательно соединенные интегрирующее звено и компаратор, и элемент запрета, который состоит из инвертора и элемента И, первый вход которого соединен с выходом первого канала временного анализатора, а второй — через инвертор с выходом второго канала временного анализатора 21 .

Недостаток известного устройства невысокая надежность из-за ложного срабатывания устройства после окончания серии импульсов с частотой повторения, превышающей верхнюю частоту заданного диапазона селектируемых частот повторения.

Цель изобретения — повышение надежности устройства путем устранения ложного срабатывания устройства после окончания серии импульсов с частотой повторения, превышающей верхнюю частоту заданного диапазона частот повторения, при одновременном обеспечении малой задержки включения при воздействии серии импульсов с час970673 тотой повторения, находящейся в заданном диапазоне частот повторения.

Поставленная цель достигается тем, что в селектор серий импульсов, содержащий первое и второе частотные реле, входы которых соединены со 5 входной шиной устройства и каждое из которых состоит из последовательно включенных формирователя импульсов и нелинейной интегрирующей цепи, включающей в себя последовательно 10 соединенные интегрирующее звено и компаратор, и элемент запрета, который состоит из инвертора и элемента

И, первый вход которого соединен с выходом инвертора, а второй — с вы- 15 ходом первого частотного реле,введены элемент ИЛИ и дополнительный формирователь импульсов, вход которого соединен с первым входом элемента ИЛИ и выходом второго частотного реле, а выход — со вторым входом элемента ИЛИ и выходом второго частотного реле, а выход — со вторым входом элемента ИЛИ, выход которого соединен с0 входом инвертора

":>лемента запрета.

На чертеже представлена структурная схема предлагаемого селектора.

Устройство содержит частотные реле 1 и 2, формирователи 3 и 4 импульсов, нелинейные интегрирующие цепи 5 и 6, интегрируецие звенья 7 и 8, компараторы 9 и 10, элемент

11 запрета, инвертор 12, элемент

13 И, элемент 14 HJIH, дополнительный формирователь 15 импульсов и входную и выходную 16 и 17 шины.

Устройство работает следующим образом.

Входные импульсы с входной шнны

16 поступают на входы формирователей

3 и 4 импульсов, вызывая их запуск.

Если частота повторения входных импульсов меньше нижней частоты заданного диапазона частот повторения, то каждый из формирователей 3 и 4 вырабатывает отдельные импульсы собственной длительности. Постоянные времени интегрирующих звеньев 7 и 8 достаточно велики. Поэтому за время действия

-одного импульса формирователя 3 напряжение на выходе интегрирующего звена 7 не дорастает до порога срабатывания компаратора 9. Аналогично напря>кение,на выходе интегрирующего звена 8 не успевает нарасти до порога срабатывания компаратора 10. На выходах компараторов 9 и 10 остается напряжение с уровнем логического нуля. Напряжение с выхода компаратора 10 поступает на первый вход эле- 60 мента 14 и через укаэанный элемент пере- дается на вход инвертора 12 элемента 11 запрета (вход запрета) .Напряжение с выхода компаратора 9 поступает на второй вход элемента 13 элемента 11 65 з апре та (си гнальный вход) . Поэ тому, хотя нет запрещающего сигнала на входе запрета, выходное напряжение на выходе элемента 11 запрета, а следовательно и на выходной шине 17 устройства будет соответствовать логическому нулю.

Пусть на входную шину 16 поступают импульсы с частотой повторения, превышающей верхнюю частоту заданного диапазона частот повторения. В этом случае на выходах формирователей 3 и

4 устанавливается постоянный "возбужденный" уровень напряжения, соответствующий "1". Через некоторое время (время анализа), напряжение на выходе интегрирующего звена 7 превысит порог срабатывания компаратора 9, и на его выходе скачком установится единичный уровень выходного напряжения. Аналогично единичный уровень напряжения установится на выходе компаратора 10.

Время анализа в зависимости от кон" . кретных особенностей решаемой задачи устанавливается равным нескольким, например 2-3-М, периодам .граничной част ты. Чем больше это время, тем меньше вероятность того, что случайный набор из нескольких помеховых импульсов или выбросов шумового напряжения будет принят устройством за им пульсную последовательность или серию импульсов с заданными параметрами. Одна ко при очень больших величинах времени анализа возникает вероятность пропуска коротких пачек импульсов заданной частоты. Кроме того, для исключения помеховых (ложных) срабатываний селектора необходимо, чтобы время анализа первого частотного реле было больше времени анализа второго частотного реле. Тогда ранее, чем появился единичный уровень напряжения на выходе частотного реле 1 и сигнальном входе элемента 11 запрета, появится уровень логической единицы на выходе частотного реле 2,который через элемент 14 передается на вход запрета элемента 11 запрета и запрещает прохождение сигнала на выходную шину 17. На выходе устройства останется напряжение,соответствующее уровню-логического нуля.

Рассмотрим теперь характер переходных процессов после окончания серии импульсов с частотой повторения, превышающей верхнюю частоту заданного диапазона частот. Спустя время, равное длительности импульса формирователя 4, после окончания серии импульсов сигнал на выходе частотного реле 2 скачком изменяется от уровня "1" до уровня "0". Срезом выходного напряжения частотного реле

2 запускается дополнительный формирователь 15. Собственная длительность импульса этого формирователя имеет значение, несколько превышаю970673

Формула изобретения

Составитель A. Соколов

Техред К.Мыцьо Корректор В. Прохненко

Редактор Н. Ковалева

Заказ 8424/75 Тираж 959 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 щее разность длительностей импульсов формирователей 3 и -4. Импульс напряжения с выхода дополнительного фор. мирователя 15 поступает на второй вход элемента 14. Существование "1" на выходе элемента 14 продлевается на время длительности импульса дополнительного формирователя 15. По этой причине сигнал на входе запрета элемента запрета продолжается еще некоторое время, несколько больше времени 0 существования "1" на сигнальном входе и прохождение "1" на выход устройства исключается. Ложного срабатывания устройства не происходит.

Уровень логической единицы на вы- 15 ходной шине 17 появляется только в случае воздействия серий импульсов с частотой повторения, находящейся в заданном диапазоне частот.

Введение элемента 14 и дополни- рп тельного формирователя 15 не приводит, таким образом, к увеличению задержки включения по сравнению с известным устройством. Полезный сигнал передается в данном устройстве так же, как и в известном. Однако ложные .срабатывания устройства при окончании серий импульсов с частотой повторения, превышающей верхнюю частоту заданного диапазона частот, исключаются.

Селектор серий импульсов по частоте повторения, содержащий первое и второе частотные реле, входы .которых соединены с входной шиной устройства и каждое из которых состоит из последовательно включенных формирователя импульсов и нелинейной интегрирующей цепи, включающий в себя последовательно соединенные интегрирующее звено и компаратор, и элемент запрета, который состоит из инверто ра и элемента И, первый вход которого соединен с выходом инвертора, а второй — с выходом первого частотного реле, отличающийся тем, что, с целью повышения надежности устройства, введены элемент.ИЛИ и дополнительный формирователь импульсов, вход которого соединен с первым входом элемента ИЛИ и выходом второго частотного реле, а выход — co вторым входом элемента ИЛИ, выход которого соединен с входом инвертора элемента запрета.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

Р 734871, кл. Н 03 K 5/18, 1977.

2. Авторское свидетельство СССР

9 364085, кл. H 03 K 5/18, 1970.

Селектор серий импульсов по частоте повторения Селектор серий импульсов по частоте повторения Селектор серий импульсов по частоте повторения 

 

Похожие патенты:

Селектор // 970671

Изобретение относится к измерительной технике и предназначено для контроля обеспечения режима насыщения транзисторного ключа - основного элемента при разработке высокоэффективной силовой бесконтактной защитно-коммутационной аппаратуры

Изобретение относится к радиотехнике и может быть использовано в устройствах анализа и измерения параметров регулярных импульсных последовательностей

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности и амплитуде

Изобретение относится к импульсной цифровой технике для формирования импульсов требуемой длительности по каждому из трех событий: при включении питания, по сигналу замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или прекращения изменения входных импульсов при разрешении обнаружения

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (при включении питания, по сигналу от замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или “зависания” (прекращения изменения) импульсов входного импульсного сигнала, при разрешении обнаружения) и может быть использовано, например, в качестве устройства для формирования импульсов системного сброса (RESET (RST)) микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с функцией аппаратного сторожевого таймера для перезапуска прикладной программы при “зависании” М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (по фронту сигнала на первом управляющем входе, по нулевому уровню сигнала от замыкающей кнопки с подавлением дребезга при единичном сигнале на первом управляющем входе, при обнаружении пропуска импульса или “зависания” (прекращения изменения) сигнала на импульсном входе при разрешении единичными сигналами на первом и втором управляющих входах), и может быть использовано, например, в качестве формирователя импульсов системного сброса (RESET (RST)) устройства программного управления (УПУ) с энергонезависимым оперативным запоминающим устройством (ОЗУ) обслуживаемой или необслуживаемой микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с поддержкой режима аппаратного сторожевого таймера для перезапуска УПУ при “зависании” прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности, амплитуде и периоду
Наверх