Цифровое устройство для слежения за задержкой псевдослучайной последовательности

 

(72) Автор изобретения

А. А. Сулиманов (7! ) Заявитель (54) БИФРОВОЕ УСТРОЙСТВО ДЛЯ СЛЕЖЕНИЯ ЗА ЗАДЕРЖКОЙ

ПСЕВДОСЛУЧАЙНОЙ ПОСЛЕДОВАТЕЛЬНОСТИ!

Изобретение относится к технике свя эи и может быть применено в системах связи и управления, используюших сигналы в виде псевдослучайных последовательностей.

Известно цифровое устройство для слежения за задержкой псевдослучайной последовательности, которое содержит опорный генератор псевдослучайной последовательности, выполненной на регистре сдви- 10 га с обратной связью, два разряда которого подключены к первым входам двух, перемножителей, вторые входы которых соединены с входной шиной, а выходы псдключены к управляюшим входам ре- 15 версивного счетчика и сумматора по модулю два, выход которого соединен с первым входом элемента И, второй вход которого подключен к выходу кварцевого генератора, а выход соединен со счет- 0 ным входом реверсивного счетчика, вы- .. ходы сложения и вычитания которого соединены со входами управляюшего элемента, третий вход которого подключен к выходу кварцевого генератора, а выход через делитель соединен со входом опорного генератора ) 1) .

Известное устройство при формировании сигнала рассогласования между входным и опорным сигналами использует отрезок времени, длительность которого меньше периода псевдослучайной последовательности, что приводит к его недостаточной помехоустойчивости.

Белью изобретения является повышение помехоустойчивости.

Бель достигается тем, что в цифровое устройство для слежения за задержкой псевдослучайной последовательности, содержашее первый и второй перемножители, первые входы которых соединены с входной шиной, а выходы подключены соот ветственно к первому и второму входам первого сумматора по модулю два, регистр сдвига с обратными связями, выход первого и выход третьего разрядов

999172 4 которого соединены соответственно с вторым входом первого перемножителя и с вторым входом второго перемножителя, реверсивный счетчик, выходы сигналов сложения и вычитания которого подключены соответственно к входу сигналов сложения и к входу сигналов вычитания управляющего элемента, вхоа I которого соединен с выходом генератора тактовых импульсов, а выход через 16 делитель частоты подключен к шине продвижения упомянутого регистра сдвига с обратными связями, введены третий перемножитель, первый вход которого соединен с входной шиной, второй сумматор по модулю два, первый и второй

:входы которого подключены соответственно к выходу второго разряда регистра сдвига с обратными связями и к его шине продвижения, а выход — к второму входу третьего перемножителя, первый, второй, третий и четвертый элементы И, первые входы которых соединены с выходом генератора тактовых импульсов, пер вый и второй элементы НЕ, выходы кото-25 рых подключены соответственно к соединенным между собой вторым входам третьего и четвертого элементов И и к третьему входу третьего элемента И, первый и второй элементы ИЛИ, выходы которых соединены соответственно с входом сложения и с входом вычитания указанного реверсивного счетчика, первые входы подключены соответственно к выходу первого элемента.И и к выходу второго элемента И, а вторые входы — соответственно к выходу третьего и выходу четвертого элементов И, причем выход первого сумматора по модулю два соединен с вторыми входами первого и второго элементов И и с вхо40 дом первого элемента НЕ, выходы первого и второго перемножителей подключены соответственно к третьему входу первого элемента И и к третьему входу второго элемента И, кроме того, выход третьего перемножителя соединен с входом второго элемента НЕ и с третьим входом четвертого элемента И.

На чертеже представлена функциональная схема цифрового устройства для слежения за задержкой псевдослучайной последовательности. цифровое устройство для слежения за задержкой псевдослучайной последовательности содержит опорный генератор 1, вы- полненный в виде регистра сдвига с обратными связями, первый, второй и третий перемножители 2 — 4, первые входы которых соединены со входной шиной, первый и второй сумматоры 5 и 6 по модулю два, первый, второй, третий и четвертый элементы И 7 — 10, первый и второй элементы HE 11 и 12, первый и второй элементы ИЛИ 13 и 14, реверсивный счетчик 15, входы сложения и вычитания которого соединены соответственно с выходом первого элемента ИЛИ 13 и выходом второго элемента ИЛИ 1 4, генератор 16 тактовых импульсов, управляюший элемент 17, входы сложения и вычитания которого подключены к выходам сложения и вычитания реверсивного счетчика 15, делитель 18 частоты, вход которого соединен с выходом управляющего элемента 17, а выход подключен к входу продвижения опорного генератора 1 и к второму входу сумматора 6 по модулю два, первый вход которого подключен к выходу 19 второго разряда опорного генератора 1. При этом выход 20 первого и выход 21 третьего разрядов опорного генератора 1 соединены соответственно с вторым входом первого перемножителя

2 и вторым входом второго перемножителя 3, выход первого перемножителя 2 подключен к первому входу первого сум. матора 5 по модулю два и к третьему входу первого элемента И 7, а выход второго перемножителя 3 — к второму

Ю входу первого сумматора 6 по модулю два и к третьему входу второго элемента И 8. Далее, выход первого сумматора 5 по модулю два соединен со вторыми входами первого и второго элементов

И 7 и 8 непосредственно и через первый элемент НЕ 11 — с вторыми входами третьего и четвертого элементов И 9 и

10, выхоц третьего перемножителя 4 подключей к третьему входу четвертого элемента И 10 непосредственно, а к. третьему входу третьего,.элемента И— через второй элемент HE 12, выход генератора 16 тактовь|х импульсов соединен со входом управпяющего элемента

17 и с первыми входами первого, второго, третьего и.четвертого элементов

И 7 — 10. Кроме того, выход первого элемента И 7 и выход третьего элемента И 9 подключены соответственно к первому и второму входам первого элемента ИЛИ 13, выходы второго элемента И 8 и выход четвертого элемента

И 10 соединены соответственно с пер вым и вторым входами второго элемента

ИЛИ 14, и выход второго сумматора 6 по модулю два подюпочен к второму входу третьего перемножителя 4.

5 999 цифровое устройство для слежения за задержкой псевдослучайной последовательности работает следующим образом.

Входной сигнал, поступающий на первые входы перемножнтелей 2-4, перемножается 5

s перемножителях 2 и 3 на два смещенных во времени на 2 такта опорных сигнала, поступающих соответственно с выходов 20 и 21 первого и третьего разрядов опорного генератора 1 и представляю щих собой копии входного сигнала. Кроме того, в перемножителе 4 входной сигнал перемножается на опорный сигнал, поступающий с выхода второго сумматора 6 по модулю два и представляющий собой результат сложения по модулю два копии входного сигнала, поступающей с выхода

19 второго разряда опорного генератора

1, с меандром сигналов продвижения, поступающим с выхода делителя 18 частоты.

Сигналы с выходов первого и второго перемножителей 2 и 3 поступают на третьи входы соответственно первого и второго элементов. И 7 и 8, а с выхо- 25 да третьего перемножителя 4 — на третий вход четвертого элемента И 10 и через элемент НЕ 12 — на третий вход третьего элемента И 9. На первые. входы всех четырех элементов И 7 — 10 по- за даются тактовые импульсы с.генератора

16 тактовых импульсов. С выходов первого и второго перемножнтелей 2 к 3 сигналы поступают также на входы первого сумматора 5 по модулю два. При неS совпадении знаков выходных сигналов первого и второго перемножителей -2 и

3 на выходе сум латора 5 rio модулю два формируется . сигнал, который поступает на вторые входы первого н второго элементов И 7 и 8, .а также"на вход первого элемента HE 11; Выходные сигналыпервого и второго элементов И 7 и 8 через элементы ИЛИ 13 и 14 поступают соответственно на вход сложения и вход

1$ вычитания реверсивного счетчика 15, который, интегрируя разность выходных сигналов первого и второго.перемножителей 2 и 3, формирует дискриминационную характеристику.

Разрешающий сигнал на вторые .входы третьего и четвертого элементов И 9 и .

10 с выхода элемента HE 11 подается только тогда, когда не подается разрешающий сигнал на вторые входы первого и второго элементов И 7 н 8.

При этом выходные сигналы третьего перемножителя 4 поступают с его выхода на третий вход четвертого элемен172 е та И 10 непосредственно и на третий вход третьего элемента И 9 через элемент НЕ 12. Выходные сигналы третьего и четвертого элементов И 9 и 10 че- рез элементы ИЛИ 13 и 14 подаются соответственно на вход сложения н вход вычитания реверсивного счетчика 15.

Таким образом, первый к второй перемножители 2 к 3, первый сумматор 5 по модулю два, первый и второй элементы И 7 и 8 и реверсивный счетчик 15 образуют основной дискриминатср, а сумматор 6 по модулю два, третий перемножитель 4, элемент НЕ 12, элементы И 9 и 10 совместно с реверсивным счетчиком 15 образуют дополнительный дискриминатор. Основной и дпполнитель ный дискриминаторы, работая поочередно, обеспечивает формирование дискриминационной характеристики.

В зависимости от обнаруженного знака рассогласования в управляющем элементе 17 осуществляется добавление или исключение импульсов из последовательности, формируемой генератором 16 тактовых импульсов. Из выходных импульсов управляющего элемента 17 делитель 18 частоты формирует сигналы продвижения, поступающие на вход опорного генератора 1. Выход 19 второго разряда, опорного генератора 1 является одновременно выходом полезного сигнала.

Предлагаемое изобретение позволяет увеличить число выборок входного -псевдослучайного снгнала, используемых при его обработке, и тем самым повысить номе« хоустойчивость цифрового устройства для слежения за задержкой псевдослучайной последовательности.

Формула изобретения цифровое устройство для слежения за задержкой псевдослучайной последовательности, содержащее первый и второй перемножнтелн, первые входы которых соединены с входной шиной, а выходы подключены соответственно к первому и второму входам первого сумматора по модулю дьа, регистр сдвига с обратными связями, выход первого и выход третьего разрядов которого соединены соответственно с вторым входом первого перемножителя и с вторым входом второго перемножителя, реверсивный счетчик, вьссоды сигналов сложения и вычитания которого подключены соответственно к входу сигналов сложения и к входу сигналов вы999 читания управляющего элемента, вход которого соединен с выходом генератора тактовых импульсов, а выход через делитель частоты подключен к шине продвижения упомянутого регистра сдвига с обратными связями, о т л и ч а ю щ ее с я тем, что, с целью повышения помехоустойчивости, в него введены третий перемножитель, первый вход которого соединен с входной шиной, второй сум-1О матор по модулю два, первый и второй входы которого подключены соответственно к выходу второго разряда регистра сдвига с обратными связями и к его шине продвижения, а выход — к второму входу третьего,перемножителя, первый, второй, третий и четвертый элементы И, первые в-.оды которых соединены с выходом генератора тактовых импульсов, первый и второй элементы НЕ, выходы 20 которых подключены соответственно к соединенным между собой вторым входам третьего и четвертого элементов И и к третьему входу третьего элемента И, первый и второй элементы ИЛИ, выходы 25

172 8 которых соединены соответственно с входом сложения и с входом вычитания указанного реверсивного счетчика, первые входы подключены соответственно к выходу первого элемента И и к выходу второго элемента И, а вторые входы - соответственно к выходу третьего и выходу четвертого элементов И, причем выход первого сумматора по модулю два соединен с вторыми входами первого и второго элементов И и с входом первого элемента НЕ, выходы первого и второго перемножителей подключены соответственно к третьему входу первого элемента И и к третьему входу второго элемента И, кроме того, выход третьего перемножителя соединен с входом второго элемента HE и с третьим входом четвертого элемента И.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР № 467489, кл. Н 044 7/00, 1973 прототип) .

Составитель В. Телегин

Редактор С. Пыжова Техред Т.Маточка Корректор Ю. Макаренко

Заказ 1175/78 Тираж 675 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб„д. 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

Цифровое устройство для слежения за задержкой псевдослучайной последовательности Цифровое устройство для слежения за задержкой псевдослучайной последовательности Цифровое устройство для слежения за задержкой псевдослучайной последовательности Цифровое устройство для слежения за задержкой псевдослучайной последовательности 

 

Похожие патенты:

Изобретение относится к технике электросвязи, а именно к области передачи сигналов времени по цифровым каналам

Изобретение относится к системам многорежимной беспроводной оптической связи и к связи и/или сосуществованию связи между различными типами устройств, работающих в различных режимах внутри таких систем связи

Изобретение относится к электросвязи и может быть использовано для кадровой синхронизации приемников в системах передачи цифровой информации

Изобретение относится к радиотехнике и может найти применение в приемниках широкополосных сигналов

Изобретение относится к электросвязи и может быть использовано для цикловой синхронизации сообщений в системах передачи дискретной информации

Изобретение относится к приемопередатчикам, в частности к приемопередатчикам, способным преодолевать замирания

Изобретение относится к электросвязи и может быть использовано для цикловой синхронизации сообщений в системах передачи дискретной информации

Изобретение относится к системам передачи данных в системе мобильной связи с множественным доступом с кодовым разделением (МДКР) каналов
Наверх