Способ обеспечения работоспособности вычислительной системы и устройства для его реализации - заявка 2016150233 на патент на изобретение в РФ

1. Способ обеспечения работоспособного состояния вычислительной системы, когда сначала проводят декомпозицию вычислительной системы и в ней выделяют составные части, выполняющие заданные функции, причем уровни входных и выходных сигналов составных частей характеризуют способность вычислительной системы выполнять заданные функции, после чего в вычислительную систему добавляют резервные составные части, отличающийся тем, что в вычислительную систему добавляют коммутаторы, выполненные с возможностью взаимного соединения составных частей, а также приема и передачи данных по сети, затем входные и выходные сигналы вычислительной системы, а также входные и выходные сигналы ее основных и резервных составных частей подключают к входам и выходам коммутаторов, коммутаторы соединяют друг с другом посредством сети передачи данных, после чего к сети подсоединяют схему контроля, которая получает по сети и обрабатывает входные и выходные сигналы от коммутаторов и принимает решение о работоспособном состоянии или отказе составных частей вычислительной системы, после чего схема контроля формирует команду реконфигурации и передает ее по сети на вход соответствующего коммутатора, а затем коммутатор отключает входные и выходные сигналы, поступающие от неисправной составной части, и вместо них подключает соответствующие входные и выходные сигналы резервной составной части вычислительной системы.
2. Схема контроля для реализации способа по п. 1, отличающаяся тем, что она включает соединенные между собой коммуникационный модуль и обученную искусственную нейронную сеть, состоящую из слоев, причем число слоев определяется количеством составных частей вычислительной системы, без учета их резервирования, где i-тый слой имеет входные, промежуточные и выходные нейроны, связанные друг с другом, на входные нейроны i-того слоя по сети поступают входные и выходные сигналы i-той составной части, на выходных нейронах i-того слоя формируются и передаются по сети сигналы «1», если i-тая составная часть работоспособна, или сигналы «0», если i-тая составная часть неработоспособна.
3. Коммутатор для реализации способа по п. 1, имеющий входы и выходы, являющиеся входами и выходами коммутационного поля, причем коммутатор содержит память, к которой подсоединены регистр команд и схема формирования адреса, отличающийся тем, что он включает дополнительный коммуникационный модуль, выполненный с функциональной возможностью приема и передачи данных по сети, и подключенный к входам и выходам коммутатора, к регистру команд и к схеме формирования адреса ячеек оперативной памяти, где ячейка с номером сроки I и номером столбца j a[I,j] равна 0, если между i-тым входом и j-тым выходом нет связи, или равна 1, если такая связь установлена, причем при отказе составной части вычислительной системы в коммуникационный модуль по сети поступает команда реконфигурации, которая заносится в регистр команд, управляет схемой формирования адреса ячеек оперативной памяти и записывает в ячейки памяти информацию, которая задает новые связи между входами и выходами коммутатора.
Наверх