Устройство для вывода информации

 

СОЮЗ СОВЕТСКИХ

C0LlHAËÈÑÒÈ×ЕСНИХ

РЕСПУБЛИН

0gl О11

ГОСУДАРСТВЕННЫЙ НОМИТЕТ ССОР

IlO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕН

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21).3383298/18-24 (22 ) 06.01.82 (46 ) 23.05.83. 6юл. и 19 (72) р. Д. Остриков (53) 681,327(088.8) (56) 1. Авторское свидетельство СССР

Г 651336 кл. 6 06F 3/02, 1979.

2, Авторское свидетельство СССР

И 750470, кл. G 06 F 3/04, l980 (прототип ). (54)(57) УСТРОИСТВО ДЛЯ ВЫВОДА ИНФОРМАЦИИ, содержащее первый регистр, группа выходов которого соединена с информационными входами блока памяти, второй и третий регистры, weменты И и первый элемент задержки, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности устройства, в него введены реверсивный счетчик, коммутатор, элемент сравнения, элемент ИЛИ-НЕ и второй элемент задержки, вход которого соединен с входами синхронизации реверсивного счетчика и второго регистра и с выходом первого элемента задержки, а выход - с первым входом третьего элемента И и с входом синхронизации третьего регистра, выходы которого являются информационными выходами устройства, вход вычитания реверсивного счетчика соединен с выходом первого элемента И, вход суммирования - с выходом второго элемента И и с вторым входом третьего элемента., И, а выходы - с адресными входами блока памяти, выходы которого соединены с информационными входами второго регистра, первая группа входов элемента сравнения соединена с группой входов элемента ИЛИ-НЕ, с группой выходов первого регистра, с информационными входами блока памяти и с первой группой информационных входов коммутатора, вторая группа

Входов с второи группой информационных входов коммутатора и с группой выходов второго регистра, первый выход "с.. первым входом первого элемента И,а второй выход - с первым входом второго элемента И, выход первого регистра соединен со входом элемента-ИЛИ-НЕ и. а первым входом четвертого элемента И, вход синхронизации первого регистра, вход считывания блбка памяти и вход первого элемента задержки являются первым управляющим входом устройства, второй управляющий вход устройства соединен с вторым входом четвертого и с первым входом пятого элемента И,. выход четвертого элемента И соединен с в%.орыми входами первого и второго элементов И, вт рой вход пятого элемента И соединен с выходом элемента ИЛИ-НЕ, выход - c управляющим входом коммутатора, выходы которого соединены с соответствующими входами третьего регистра, выход третьего элемента И соединен с входом записи блока памяти, входы первого регистра являются информационными входами устройства.

Изобретение относится к автоматике и вычислительной технике и предназначено для вывода информации из запоминающего устройства для получения цветного иэображения.

Известно устройство для вывода информации, содержащее первый регистр входы которого являются входами устройства, а выходы соединены с входами второго регистра, выходы которого являются выходами устройства, первый триггер, первый вход которого подключен к входу устройства и первому элементу задержки, второй вход - к выходу элемента И, а выход - к входу первого регистра, второй элемент задержки, вход которого соединен с входом второго регистра, выход первого элемента задержки подключен к первому входу элемен» та И, второй триггер, первый вход кото рого подключен к выходу второго элемента задержки, второй вход - к выходу элемента И, а выход - к второму входу элемента Й Г! 1.

Недостатком этого устройства является низкая помехозащищенность, так как при выводе портится информация в памяти, Наиболее близким по технической сущности к изобретению является устройство. для вывода информации, содержащее первые элементы И, пер. вые входы которых подключены к информационным входам устройства, а вторые входы - к его первому управляющему входу, выходы первых элементов И соединены с первыми входами первого регистра, выходы которого подключены к первым входам блока памяти, вторые входы которого соединены с выходами дешифратора, подключенного к второму регистру, соединенному с первыми выходами блока управления, второй вход которого подключен к блоку памяти, выходы которого соединены с первыми входами вторых элементов И, первый вход блока управления подключен к второму управляющему входу устройства, счетчик, сдвигающий регистр и элемент задержки, вход которого подключен к второму управляющему входу устройства, а выход - к вторым входам первого регистра, вход счетчика соединен с третьим управляющим входом устройства и тактовыми входами триггеров сдвигающего регистра, установочные входы которых, кроме первого, 19429 подключены к выходам вторых элемен» тов И, вторые входы которых соединены с выходом счетчика, подключенным к второму входу блока управ5 ления, при этом информационный вход первого триггера и выход последнего триггера сдвигающего регистра подключены соответственно к шине нулевого потенциала и выходу устройства 2, Недостатком известного устройства является низкая надежность, так как информация в памяти портится при выводе.

4ель изобретения - повышение надеж15 ности устройства.

Поставленная цель достигается тем, что в устройство для вывода информации, содержащее первый регистр, группа выходов которого о соединена с информационными входами блока памяти, второй и третий регистры, элементы И и первый. элемент задержки, введены реверсивный счетчик, коммутатор, элемент

25 сравнения, элемент ИЛИ-ЙЕ и второй элемент задержки, вход которого соединен с входами синхронизации реверсивного счетчика и второго регистра и с выходом первого элеЗО мента задержки, а выход - с первым входом третьего элемента И и с входом синхронизации третьего регистра„ выходы которого являются информационными выходами устройства, вход вычитания реверсивного счетчика соединен с выходом первого элемента И, вход суммирования - с выходом второго элемента И и с вторым входом третьего элемента И, а

4О выходы - с адресными входами блока памяти, выходы которого соединены с информационными входами второго регистра, первая группа входов элемента сравнения соединена с груп45 пой входов элемента ИЛИ-НЕ, с группой выходов первого регистра, с информационными входами блока памяти и с первой группой информационных входов коммутатора, вторая группа

5О входов - с второй группой информационных входов коммутатора и с группой выходов второго регистра, первый выход - с первым входом первого элемента И, а второй выход - с первым входом второго элемента И, выход первого регистра соединен с входом элемента ИЛ 1-НЕ, вход синхронизации первого регистра, вход считывания блока памяти и вход первого we29 4

3 1019" мента задержки являются первым управляющим входом устройства, второй управляющий вход устройства соединен с вторым входом четвертого и с первым входом пятого элементов И, выход четвертого элемента И соединен с вторыми входами первого и второго элементов И, второй вход пятого элемента И соединен с выходом элемента ИЛИ-НЕ,выход - с управляющим ахо- 10 дом коммутатора, выходы которого соединены с соответствующими входами третьего регистра, выход третьего элемента И соединен с входом записи блока памяти, входы nepsoro регистра являются информационными входами устройства.

На фиг, 1 приведена блок-схема устройства для вывода информации; ла фиг. 2 - блок-схема коммутатора. 20

Устройство содержит первый регистр 1, первый 2 и второй 3 элемен-ты И, реверсивный счетчик 4, третий элемент И 5, блок б памяти, второй регистр 7, элемент 8 сравнения, четвертый элемент И 9, элемент

ИЛИ-НЕ 10, пятый элемент И 11, коммутатор 12, третий регистр 13, первый 14 и второй 15 . элементы задержки, информационные входы 16, второй 17 и первый 18 управляющие входы и информационные выходы 19, элементы ИЛИ 20, элементы И первой

2! и второй 22 группы, инвертор 23, информационные выходы 24, управляющий вход 25, вторые 26 и первые

27 информационные входы коммутатора, В исходном состоянии устройство для вывода информации имеет на выходе реверсивного счетчика 4 код адреса блока 6 памяти {установка в нуль реверсивного счетчика 4 производится извне, цепи установки в нуль для упрощения не показаны ),на выходах регистра 13- код выводимой информации по предыдущему адресу ЗУ, на выходах регистров 1 и 7 - код выводимой информации по предыдущему или более раннему адресу ЗУ, в блоке памяти 6 находятся коды выводимой информации предыдущей строки ЗУ.

Устройство для вывода информации работает в режиме "Вывод", соответствующем наличию на втором управляющем входе устройства 17 потенциала низкого уровня, который, проходя через пятый элемент ИЛИ 11, поступает на управляющий вход коммутатора,12 и через четвертый элемент И 9на вторые входы первого и второго элементов И 2 и 3.Низкий потенциал на управляющем входе коммутатора

12 запрещает передачу и-разрядного кода из второго регистра 7 на входы третьего регистра 13 и разрешает пе» редачу и-разрядного кода из первого регистра 1 на входы третьего, регистра 13. Низкие потенциалы на вторых входах первого и второго элементов И 2 и 3 запрещают счет задержанного на время С„ синхроимпульса, поступающего с первого управляющего входа 18 на вход реверсивного счетчика 4, и содержимое реверсивного счетчика 4 не изменяется.

На выходе реверсивного счетчика

4 присутствует код адреса блока 6 памяти.

Синхроимпульс, поступивший по первому управляющему входу 18, производит прием кода выводимой информации из запоминающего устройства в первый регистр 1, считывание информации в выходной регистр блока 6 памяти по адресу, указанному кодом реверсивного счет чи ка 4, синхроимпул ьс, задержанный на время „, производит запись во второй регистр 7 кода информации, хранимого в блоке 6 памяти по адресу, указанному кодом реверсивного счетчика 4. Синхроимпульс, задержанный на время V „+, производит передачу и-разрядного кода выводимой информации из ЗУ с выходов первого регистра 1 в третий регистр 13 для дальнейшего считывания. Первый (знаковый ) разряд первого регистра 1 не участвует в передаче и на работу устройства в данном режиме не оказывает алияния.

Устройство для вывода информации работает также.в режиме "Вывод с сохранением информации", соответствующем наличию на втором управляющем входе устройства 17 потенциала высокого уровня. Синхроимпульс, поступивший по первому управляющему входу устройства 18, производит прием кода выводимой информации из ЗУ в первый регистр 1 и считывание информации в выходной регистр блока 6 памяти по адресу, указанному кодом реверсивного счетчика 4.. Синхроимпульс, задержанВ !а ный на время ь„, производит запись во второй регистр 7 кода информации, хранимого в блоке 6 памяти по адресу, указанному кодом ревероивного счетчика 4. В дальнейшем работа устройства для вывода информации происходит в зависимости от принятой в первый регистр 1 кода выводимой информации из ЗУ.

Первый (знаковый ) разряд первого регистра 1 является служебным разрядом (признаком сохранения выводимой информации из

ЗУ в блоке 6 памяти). Единица в первом (знаковом ) разряде указавает на необходимость записи в блок 6 памяти, а нуль - на то, что запись в блок 6 памяти не производится.

Пример 1, В первом (знаковом) разряде первого регистра 1 содержится единица. В этом случае потенциал высокого. уровня первого (знакового) разряда первого регистра 1 поступает на вход элемента ИЛИ-НЕ 10 и через четвертый элемент И 9 на вторые входы первого и второго элементов И 2 и 3, передавая управление реверсивным счетчиком 4 на схему 8 сравнения. Низкий потенциал выхода элемента ИЛИ-НЕ 10 через пятый элемент И 11 поступает на управляющий вход коммутатора

12 . Низкий потенциал на управляющем входе коммутатора 12 запрещает передачу и-разрядного кода из второго регистра :.7 на входы третьего регистра 13 и разрешает передачу и-разрядного кода из первого регистра 1 на входы третьего регистра !3. Синхроимпульс, задержанный на время ü „, поступает на вход синхронизации .Реверсивного счетчика 4 и увеличивает его содержимое на единицу, если входы, хранимые в первом 1 и втором 7 регистрах не равны, или уменьшает содержимое реверсивного счетчика

4 на единицу, если коды, хранимые в первом 1 и втором 7 регистрах, равны °

Синхроимпульс, задержанный на время ь +, производит передачу и-разрядного кода выводимой информации из ЗУ с выходов первого регистра в третий регистр 13 для дальнейшего считывания 4, если коды, хранимые в первом и втором

19429 4

7 регистрах, не равны, то запись содержимого первого и регистра 1 по адресу, увеличенному на единицу и хранимого в реверсивном счетчике 4, в блок 6 памяти.

Пример 2. В первом (знаковом ) разряде первого регистра 1 .содержится нуль. В этом случае потенциал низкого уровня первого (зна-!

О кового ) разряда первого регистра 1 поступает на вход элемента

ИЛИ-НЕ 10 и через четвертый элемент И 9 на вторые, входы первого и второго элементов И .2 и 3, запре-!

5, щает счет задержанного на время ь. синхроимпульса, поступающего е первого управляющего входа 18, на вход реверсивного счетчика 4, и содержимое реверсивного счетчика 4 не из20 меняется.

Если в первом регистре 1 находит.ся код нуля, то на выхаде элемента

ИЛИ-НЕ 10 появляется высокий потенциал., который, проходя через пятый

25. элемент И ll, поступает на управляющий вход коммутатора 12, Высокий потенциал на управляющем входе комму-, татора 12 запрещает передачу и-разрядного кода из первого регистра 1 на входы третьего регистр,а 13 и разрешает передачу и-разрядного кода из второго . Регистра 7 на, входы третьего регистра 13.

Синхроимпульс, задержанный на, ; время С + 2, производит передачу

З5, и-разрядного кода с выходов второго регистра 7 в третий регистр 13 для дальнейшего считывания. Если в первом регистре 1 находится код, отличный от нуля, то на выходе элемента ИЛИ-НЕ 10 появляется низкий потенциал, который, проходя через пятый элемент И 11, поступает на управляющий вход коммутатора I2 .

Низкий потенциал на управляющем входе коммутатора 12 запрещает передачу и-разрядного кода из второго регистра 7 .-на входы третьего регистра 13 и разрешает передачу и-разрядного кода из первого ре5О гистра 1 на входы третьего регистра 13. Синхроимпульс, задержанный на время "ь„ + V 2, производит передачу п-разрядного кода с выходов первого регистра 1 в третий регистр 13 для дальнейшего считывания.

При выводе информации из ЗУ по следующему адресу процесс вывода повторяется.

7 10 1 /429 8

Использование изобретения поз- сохранением или без сохранения инфор ,волит расаирить область применения нации на адресах ЗУ, записи по кото-.. устройства для вывода информации; рым не производилось. Это дает заключающуюся в обеспечении вывода ин». возможность получать наряду с обыч формации иэ эапоминаацего устрой- 5 ным контурным изображением и цветное ства с кодом цвета (контраста ) с изображение.

1019429

Составитель И, Алексеев

Техред Л.Харитончик Корректор В. Гирняк

Редактор Н, Лазаренко

Подпи сное

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Заказ 3705/43 Тираж 706

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, N-35, .Раушская наб., д. 4/5

Устройство для вывода информации Устройство для вывода информации Устройство для вывода информации Устройство для вывода информации Устройство для вывода информации Устройство для вывода информации 

 

Похожие патенты:

Изобретение относится к измерительной технике и предназначено для определения плотности жидкости

Изобретение относится к устройствам телевизоров, имеющих формат изображения широкоэкранного соотношения сторон

Изобретение относится к различным вариантам схем автоматического переключения входного сигнала монитора

Изобретение относится к области компьютерной техники, преимущественно к ручному вводу данных в компьютер

Изобретение относится к области вычислительной техники, в частности к конструкции клавиатур для ввода информации

Изобретение относится к устройствам многоцелевых оптических клавиатур, представляющим широкое разнообразие вводов клавиш

Изобретение относится к осуществлению виртуальной реальности или телереальности

Изобретение относится к устройству и способу управления работой канала данных отображения (ДДС) монитора

Изобретение относится к устройствам ввода, таким, как клавиатура, и может быть использовано для пишущей машинки, компьютера и других аналогичных устройств

Изобретение относится к вычислительной технике и может быть использовано в информационно-управляющих автоматизированных системах
Наверх