Устройство для выбора информации из блоков памяти

 

УСТРОЙСТВО ДЛЯ ВЫБОРА ИНФОРМАЦИИ ИЗ БЛОКОВ ПАМЯТИ, содержащее адресные КЛЮЧИ, токозадающие элемен1ы и группы управлякмцих ключей, каждый из которых содержит транзистор , база и эмиттер которого подключены к выводам вторичной обмотки соответствующего трансформатора/ причем один из выводов первичных обмоток трансформаторов каждой группы соединены с выходом соответствующего адресного ключа, один из входов которого соединен с шиной нулевого потенциала, а другой является адресным входом устройства, другие выводы первичных обмоток одноименных трансформаторов групп через соответствуквдие токозадающие элементы подклняены к основной шине питания, отличающееся тем, что, с целью повьвоения быстродействия устройства, в него введены управляющий ключ, элементы связи и группы нелинейных элементов, причём одни из выводов нелинейных элементов каждой группы соединены с выводами первичных обмоток тргшсформаторов той же группы, а другие выводы - с ШИНОЙ нулевого потенциала , выход управляклчего ключа сое. 9 динен с дополнительной шиной питания , один из входов является управляющим , а другой вход соединен с одними из выводов элементов связи, другке выводы которых подключены к другим выводам первичных обмоток § одноименных трансформаторов соответствующих групп. ф .

СОЮЗ СОВЕТСКИХ

ЗН ЛФЛН

РЕСПУБЛИК (1Е (И

ЮЮО С

ГОСУДАРСТВЕННИЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ 1 =-::,-...:......, „:. д

Н AB TOPCHOEIV СЮ EETEOECTBV (21 ) 3387076/1 8-2 4 (22) 17. 02. 82

° ° ° ° ° ° ° °

461 23.05.83. Бюл. В 19

72) С.M. Байков, A.A. Крупский и С.Е. Поздняков (53) 681. 327(088.8) (56) 1. "Запоминающие устройства

ЭЦВМ". Сб. под ред. A.A. Крупского, "Мир", 1968, с. 73.

2.:Авторское свидетельство СССР

Р 532131, кл. 5 11 С 8/02, 1975 (прототип). (54)(57) УСТРОЙСТВО ДЛЯ ВЫБОРА

ИНФОРМАЦИИ ИЗ БЛОКОВ ПАМЯТИ, содержащее адресные, ключи, токозадающие элементы и группы управляющих ключей, каждый иэ которых содержит транзистор, база и .эмиттЕр которого подключены к выводам вторичной обмотки соответствующего трансформатора, причем один из выводов первичных обмоток трансформаторов каждой группы соединены с выходом соответствующего адресного ключа, один из входов которого соединен с шиной нулевого потенциала, а другой является адресным входом устройства, другие выводы первичных обмоток одноименных трансформаторов групп через соответствукицие токозадающие элементы подключены к основной шине питания, о т л и ч i ю щ е е с я тем, что, с целью повыаения быстродействия устройства, в него введены управляющий ключ, элементы связи и группы нелинейных элементов, причем одни из выводов нелинейных элементов каждой группы соединены с выводами первичных обмоток трансформаторов той же группы, а другие выводы — с шиной нулевого потенциала, выход управляющего ключа сое. g динен с дополнительной шиной питания, один из входов .является управляющим, а другой вход соединен с одними из выводов элементов связи, другие выводы которых подключены к другим выводам первичных обмоток одноименных трансформаторов соответствующих групп.

1019491

Изобретение относится к вычислительной технике и может быть:использовано в запоминающих устройствах (Зу) на ферритовых сердечниках. I

Известно устройство для выбора информации из блоков памяти с использованием трансформаторных ключей выборки, первичные обмотки которых для каждого адреса соединены в разрядах последовательно и подключены к общему ключу кода.

Трансформаторныеключи позволяют снизить мощность, потребляемую запоминающим устройством, унифицировать схемы ключей втекающего и вытекающего тока t. 1).

Наиболее близким к изобретению техническим решением является устройство, в котором. начала первичных обмоток трансформаторов ключей выборки в каждом из разрядов объединены и подключены к источнику питания, а концы подключены к ключам кода 2 .

Недостатком известных устройств является малое быстродействие, так как закрывание ключей выборки нроисходит медленно, только за счет тока намагничивания входного трансформатора.

Целью изобретения является повышение быстродействия устройства.

Поставленная цель достигается тем, что в устройство для выбора информации из блоков памяти, содержащее адресные ключи, токоэадающие элементы и группы управляющих ключей, каждый из которых содержит транзистор, база и эмиттер которого подключены к выводам вторичной обмотки соответствующего трансформатора, причем одни из выводов первичных обмоток трансформаторов каждой группы соединены с выходом соответствующего адресного ключа, один из входов которого соединен с шиной нулевого потенциала, а другой является адресным входом устройства, другие выводы первичных обмоток одноименных трансформаторов групп через соответствующие токозадающие элементы подключены к основной шине питания, введены управляющий ключ, элементы связи и группы нелинейных элементов, причем одни из выводов нелинейных элементов каждой группы соединены с выводами первичных обмоток трансформаторов той же группы, а другие выводы — с шиной нулевого потенциала, выход управляющего ключа соединен с дополнительной шиной питания, один из входов является управляющим, а другой вход соединен с одними иэ выводов элементов связи, другие выводы которых подклю-:гны к другим выводам первичных обмоток одноименных трансформаторов соответствующих групп.

На чертеже изображена структурная схема предложенного устройства для выбора информации из блоков

5 памяти.

Устройство содержит основную шину 1 питания, токозадающие эле менты, например резисторы 2, элементы 3 связи, состоящие из последо.)0 вательно включенных диода 4 и резистора 5, управляющий ключ 6 с входом 7 от устройства управления

ЗУ (не показано), дополнительную шину 8 питания, группы управляющих ключей 9, состоящих из трансформаторов 10 с первичными 11 и вторичными 12 обмотками и транзисторов 13, группы нелинейных элементов, например диодов 14, шину

15 нулевого потенциала, адресные

20 ключи 16 с входами 17 от дешифратора адреса (не показан ). Одноимен ные ключи 9 групп связаны с соответствующими разрядами блока памяти (не показан ).

Устройство работает следующим образом.

Импульсный сигнал с дешифратора адреса поступает на вход 17 одного из ключей 16 и открывает его. При

30 этом от шины 1 питания через резисторы 2, обмотки 11 трансформаторов

10 и открытый ключ 16 протекает ток, открывающий соответствующие ключи 9 в разных разрядах. При эа35 мыкании ключей 9 в выбранных обмотках блока памяти протекают импульсы тока и происходит выборка информации из ЗУ. После закрывания ключа 16 от устройства управления ЗУ

40 поступает импульсный сигнал на вход 7 ключа 6 и открывает его, подключая шину 8 к одним из выводов элементов 3 связи и создавая импульс запирающего тока. Этот ток протека45 еТ от шины 15 В основном через ди» од 14 и обмотку 11 трансформатора

10 открытого ключа 9, так как входное сопротивление открытого ключа, приведенное к первичной обмотке 11 трансформатора 10, значительно меньше входного сопротивления невыбранных ключей 9. При этом формируется рассасывание транзистора 13 выбранного ключа 9,.что ускоряет его закрывание.

Минимальная длительность импульса запирающего тока должна быть достаточной для полного закрывания транзистора,13. Максимальная длительность определяется граничными

60 условиями паразитного открывания невыбранных ключей по заднему фронту импульса запирающегося тока: амплитуда ббратного выброса напряжения на вторичной обмотке трансформатора невыбранного ключа не

: 1019

Составитель. В. Рудаков

Редактор Л. Гратилло ТехредМ.Костик, Корректор A Ильин

Тираи 594 Подписное

ВИИИПИ Государственного комитета СССР по-делам изобретений и открытий

113035, Москва, Ж-35, Раумская наб., д. 4/5

Заказ 371%/46

Филиал ППП "Патент, г. Уигород, ул. Проектная, 4

3 долина превышать нанряиения отпирания транзистора этого ключа.

В «ачестве управляющего ключа 6 моиет быть использован, например. трансформаторный клйч,подобный ключу

9.Ключи 16 представляют собой токовые и S ключи и могут быть выполнены, йапример, за микросхемах серии 169.

491 4

Наличие предлагаемой цени актив- ного рассасывания ключей 9 позволяет сократить время закрывания этих ключей и уменьщить цйкл обращения в ЗУ. Например, время закрывания трансформаторного ключа на транзис торе KT62SAN-2 сокращается в 5 раз (от 200 ис до 40 нс).

Устройство для выбора информации из блоков памяти Устройство для выбора информации из блоков памяти Устройство для выбора информации из блоков памяти 

 

Наверх