Устройство для ввода информации
УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ , содержащее элемент И, первый И второй сдвиговые регистры, блок управления, вход которого и первый вход элемента И являются тактовым входом устройства, первый выход блока управления соединен с управляющим входом блока памяти, второй выход с вторым входом элемента И, выход которого подключен к тактовым входам первого и второго сдвиговых регистров , выходы которых соединены с соот.ветствующими информационными входами блокапамяти, информационный вход первого сдвигового регистра является информационным входом устройства, отличающееся тем, что, с целью упрощения устройства, оно содержит третий сдвиговый регистр, информационный вход которого является информационным входом устройства, тактовый вход - тактовым входом устройства , а выход соединен с информационным входом второго сдвигового регистра.J (Л с со to 00 00
<)g) O)) СО)ОЭ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК
А з(я) 0 06 F 3/04
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
И ABTOPCHOMV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3433047/18-24 (22) 29.04.82 (46) 23.08.83. Бюл. 9 31 (72) Е.З ° Сорока и A.Н. Р3лиш (53) 681,387(088.8) (56) 1. SHTE .),,, 1978, Р 3, с.129-133.
2. "Electrnnica Е Telecomunicazionn" 1978, )) 13, с. 111-116 (прототип). (54)(57) УСТРОЙСТВО Для ВВОДА ИНФОРMAUHH, содержащее элемент И, первый я второй сдвиговые регистры, блок управления, вход которого и первый вход элемента И являются тактовым входом устройства, первый выход блока управления соединен с управляющим входом блока памяти, второй выход— с вторым входом элемента И, выход которого подключен к тактовым входам первого и второго сдвиговых регистров, выходы которых соединены с соответствующими информационными входами блока памяти, информационный вход первого сдвигового регистра является информационным входом устройства, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства, оно содержит третий сдвиговый регистр-, информационный вход которого является информационным входом устройства, тактовый вход — тактовым входом устройства, а выход соединен с информационным входом второго сдвнгового регистра. ф
1037238
Изобретение относится к области обработки ТВ изображения цифровыми методами, а именно к устройствам ввода для запоминания телевизионного сигнала в цифровой форме, Известно устройство для ввода 5 информации, выполненное в виде соединения М-разрядного регистра сдвига с последовательным входом и параллельными выходами (в соответствии с требуемым "распараллеливанием" 10 данных) и буферного статического
М-разрядного регистра. На последовательный вход регистра сдвига лоступает сигнал одного из разрядов кодового слова и продвигается в регистре.15
Через каждые M тактов происходит. быстрая. (за 1/2 такта) перезапись содержимого регистра сдвига в буферный статический регистр. В следующие
М тактов производится медленная запись содержимого буферного регистра в блок памяти, содержащий М микросхем ОЗУ (оперативное запоминающее устройство)., либо кратное М количество микросхем (1).
Недостатком этого устройства является его сложность.: Наиболее близким к изобретению является устройство для ввода информации телевизионного сигнала, содержащее два M-разрядных регистров 30 сдвига, на последовательные входы обоих регистров поступает сигнал одного разряда кодового слова. Одноименные выходы регистров соединены
1со входами М-разрядного двухвходово- 35 го мультиплексора, Первые М тактов
1происходит. продвижение информации в первом регистре. В это время с помощью схемы управления происходит .запрещение продвижения инфор- 40 мации во втором регистре, соединение
М -выходов второго регистра через мультиплексор с М выходами блока памяти и запись информации второго регистра в память. В следующие M тактов аналогичным образом происхо45 дит запись информации из первого регистра 2 .
Недостатком известного устройства является его сложность из-за наличия двух M-разрядных регистров и 50
М-разрядного мультиплексора.
Целью изобретения является упро щение устройства.
Поставленная цель достигается т- й, что устройство для ввода информации, содержащее элемент И, первы и второй сдвиговые регистры, блок управления, вход которого и первйй вход элемента И являются так. товым входом устройства, первый ЬО выход блока управления соединен с уйравляющим входом блока памяти, второй выход - с вторым входом элемента И, выход которого подключен к тактовым входам первого и второго сдвиговых регистров, выходы которых соединены с соответствующими информационными входами блока памяти, информационный вход первого сдвигового регистра является информационным входом устройства, содержит третий сдвиговый регистр, информационный вход которого является информационным входом устройства, тактовый вход - тактовым входом устройства, а выход соединен с информационным входом второго сдвигового регистра.
На фиг. 1 представлена структурная схема устройства", на фиг. 2 временные диаграмм сигналов, иллюстрирующие работу устройства; на фиг. 3 — один из вариантов выполнения блока управления.
Устройство содержит первый, второй и третий сдвиговые регистры 1, 2 и 3, блок 4 памяти, элемент И 5, блок 6 управления, счетчик 7 тактовых импульсов, с первого по четвертый дешифраторы с 8 до 11,.первый и второй статические триггеры 12 и 13, интервалы времени,1„, 1, С3.
Устройство работает следующим образом.
На информационные входы М-разрядных регистров. 1 и 3 поступают разрядные импульсы кодового слова (фиг. 2б). На тактовые входы регистра 3 первый вход элемента И 5 и на блок б управления поступают импульсы тактовой частоты (фиг. 2а) °
Блок 6 управления из тактовых импульсов формирует сигналы управления, поступающие на элемент И 5 и на блок 4 памяти.
Тактовые импульсы на фиг. 2а обозначены номерами от 1 до 12, что соответствует принятому в данном случае коэффициенту распараллеливания,. равному 12. Для примера значение М выбрано равным 4. 13 первые 4 тактовых интервала (начиная с момента t } происходит продвижение информации в регистре З.При этом от блока 6 управления на элемент И 5 подается логический
"О" (фиг. 2в интервал — <),÷òo запрещает подачу тактовых импульсов на тактовые входы регистров 1 и 2.
В эти четыре тактовых интервала на блок 4 памяти поступает сигнал разрешения записи от блока б управления. Этот сигнал аналогичен сигналу на фиг.2в, и в частности может быть его логической инверсией. При поступлении сигнала разрешения записи происходит запись информации из регистров 1 и 2 в блок 4 памяти. В момент прихода пятого тактового импульса. tz блок б управления снимает сигнал запрета "0" со входа элемента
"И" 5, после чего происходит продвижение информации во всех трех регистрах. К этому моменту времени
1037238
„0 запись информации в. память уже выполнена. В следующие 8 тактовых интервалов происходит заполнение регистров 1 и 2. Первые 8 бит запоминаются в регистре 3, а биты 9-12 в регистре 1. Виты 1-4 поступали в регистр 3 во время записи предыду.щих 12 бит информации в блок па-, мяти из регистрОВ 1 и 2.После накопления очередных 12 бйт информаций в регистрах 1 и 2 блок 6 управления устанавливает на входе элемента И 5 логический "0" (момент t>) и описанная последовательность повторяется.
Блок 6 управления работает следующим образом.
Тактовые импульсы поступают на счетчик 7. Сигналы с его выходов подаются на дешифраторы 8 - 11.
Дешифратор 8 дешифрирует момент времени t . В этот момент триггер
12 устанавливается в состояние "0".
Дешифратор 9 дешифрирует момент времени t . В этот момент триггер 12 устанавливается в .сОстояние "1".Сигнал с выхода триггера 12 поступает на элемент И 5. Аналогичным образом с помощью дешифраторов 10, 11 и . триггера 13 формируется сигнал разрешения записи, поступающий на блок
5 4 памяти. Блок управления может иметь и другую структуру, обеспечивающую получение требуемых сигналов.
1О В известном устройство ввода. при распараллеливании на 12 требуется 2х12 разрядов регистров и 12 разрядов мультиплексора. При реализации с помощью стандартных ИС потребуется в известном устройстве 6
ИС регистров сдвига и 6 ИС мультиплексора. В предлагаемом устройстве требуется всего 4 ИС регистра сдвига. При увеличении коэффициента распараллеливания, необходимом для запоминания ТВ изображений повышенной четкости или в случае применения
ИС памяти низкого быстродействия, выигрыш еще.увеличивается.
1037238
Составитель И. Алексеев.
Редактор Г. Волкова Техред A. Бабинец Корректор Г.. Orap
Заказ 6011/50 Тираж 706 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4