Устройство для отображения информации

 

УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ ИНФОРМАЦИИ, содержащее последовательно соединенные генератор импульсов, делитель частоты, первый счетчик, первый дешифратор и первый ключей , соединенный с вертикальными шинами матричной индикаторной панели, последовательно соединённые первый коммутатор, первый регистр и второй блок ключей, соединенный с горизонтальными шинами панели, последовательно соединенные второй, третий и четвертый счетчики, второй выход л делителя частоты соединен с входом второго счетчика, второй выход которого соединен с входом второго дешифратора , выход которого соединен с.вторым входом первого регистра, третий выход второго счетчика соединен с первым входом второго коммутатора , второй вход которого соединен с выходом четвертого счетчика, а третий вход - с выходом второго регистра , выход второго KOMMyTatopa соединен с первым входом первого блока памяти, и знакогенератор, первый вход которого соединен с выходом третьего счетчика , первый вход второго регистра является первый входом устройства для отображения информации , отличающееся тем, .что, с целью повышения достоверности отображения информации при ее воспроизведении в случае выхода из строя блока памяти и знакогенератора, в него введен второй и третий блоки . памяти., две схемы сравнения, третий коммутатор , элемент И, блок элементов И и блок инверторов, выход которого соединён с первым входом первого коммутатора, второй вход которого соединен с первыми входами третьего коммутатора и первой схемы сравнения, второй вход которой соединен с выходом второго блока памяти и вторВ1м входом третьего коммутатора, первый вход второго блока памяти соединен S с выходом второго коммутатора, а второй вход - с первым выходом треть (Л его коммутатора, выход первого блока памяти соединен с первым входом блока элементов И , второй вход которого соединен с выходом элемента И, первый вход которого соединен с третьим выходом делителя частоты, второй вход - с выходом третьего блока памяти, первый вход которого ND соединен с выходом второго коммутатоо ра, а второй вход - с выходом второй 9д схемы сравнения , первый вход которой соединен с первым выходом знакогенератора , второй выход которого соединен с вторым входом второй схемы сравнения и первым входом блока инверторов , второй вход которого соединен с выходом первой схемы сравнения, третий вход первого коммутатора соединен с вторым выходом третьего коммутатора , третий выход которого соединен с вторыми входами второго регистра и первого блока памяти, выход блока элементов И соединен с вторым входом знакогенератора, третий вход

СОЮ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

09) (11),в., с

ОПИСАНИЕ ИЗОБРЕТЕНИЯ .; :/

H ABTOPCHOMY СВИДЕТЕЛЬСТВУ j

gag G 09 G 3/28

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3378997/18-24 (22) 08.01.82 (46) 15.09 83., Бюл. М 34 (72) А.А. Копанев (53) 681.327 (088.8) (56) 1. Авторское свидетельство СССР

Н 960920, кл. Q 09 6 3/28, 1981. вход второго блока памяти соединен с выходом второго коммутатора, а второй вход — с первым выходом третьего коммутатора, выход первого блока памяти соединен с первым входом блока элементов И, второй рход которого соединен с выходом элемента И, первый вход которого соединен с третьим выходом делителя частоты, второй вход — с выходом третьего блока памяти, первый вход которого соединен с выходом второго коммутатора, а второй вход - с выходом второй схемы сравнения, первый вход которой соединен с первым выходом знакогенератора, второй выход которого соединен с вторым входом второй схемы сравнения и первым входом блока инверторов, второй вход которого соединен с выходом первой схемы сравнения, третий вход первого коммутатора соединен с вторым выходом третьего коммутатора, третий выход которого соединен с вторыми входами второго регистра и. первого блока памяти, выход блока элементов И соединен с вторым входом знакогенератора, третий вход (54) (57) УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ

ИНФОРМАЦИИ, содержащее последовательно соединенные генератор импульсов, делитель частоты, первый счетчик, первый дешифратор и первый бло ключей, соединенный с вертикальными шинами матричной индикаторной панели, последовательно соединенные первый коммутатор, первый регистр и второй блок ключей, соединенный с горизонтальными шинами панели, последова" тельно соединенные второй, третий и четвертый счетчики, второй выход „ делителя частоты соединен с входом второго счетчика, второй выход которого соединен с входом второго дешифратора, выход которого соединен с вторым входом первого регистра, третий выход второго счетчика соеди" нен с первым входом второго коммутатора,. второй вход которого соединен с выходом четвертого счетчика, а третий вход - с выходом второго регистра, выход второго коммутатора соединен с первым входом первого блока памяти, и знакогенератор, первый вход которого соединен с выходом

Я третьего счетчика, первый вход второго регистра является первым входом устрой ст ва для отображения информации, о т л и ч а ю щ е е с я тем,,что, с целью повышения достоверности отображения информации при ее вос- произведении в случае выхода из строя блока памяти и знакогенератора, в него введен второй и третий блоки памяти, две схемы сравнения, третий коммутатор, элемент И, блок элементов И и блок инверторов, выход которого соединен с первым входом первогс коммутатора, второй вход которого соединен с первыми входами третьего коммутатора и первой схемы сравнения, второй вход которой соединен с выходом второго блока памяти и вторым входом третьего коммутатора, первый третьего коммутатора соединен с чет- вертым входом второго коммутатора и

1042069 является вторым входом устройства для отображения информации.

Изобретение относится к автоматике и вычислительной технике, в частности к индикаторным устройствам, и может быть использовано в устройствах вывода информации из ЭВИ, 5

Известны устройства для отображения информации, содержащие последовательно соединенные блок памяти, знакогенератор, коммутатор, регистр и первый блок ключей, соединенный с гори- 10 зонтальными шинами матричной панели, последОвательно соединенные генератор импульсов, делитель частоты, второй счетчик, дешифратор и второй блок ключей, соединенный с вертикальными ши- !5 нами панели последовательно соединен- .

7 ные второй, третий и четвертый счетчики, второй дешифратор и второй коммутатор (1)

Недостаток данного устройства заключается в низкой достоверности отображения информации за счет отсутствия контроля работы блока памяти и знакогенератора.

Целью изобретения является повыше- 25 ние достоверности отображения информации при ее воспроизведении в случае выхода из строя блока памяти и знакогенератора.

Указанная цель достигается тем, что в устройство для отображения инфор мации, содержащее последовательно соединенные генератор импульсов, делитель частоты, первый счетчик, первый дешифратор и первый блок ключей, соединенный с вертикальными шинами матричной индикаторной панели, последовательно соединенные первый коммутатор, первый регистр и второй блок ключей, соединенный с горизонтальны — 40 ми шинами панели, последовательно соединенные второй, третий и четвертый сче гчики, второй выход делителя частоты соединен с входом второго счетчика, второй выход которого соеди-45 нен с входом второго дешифратора, выход которого соединен с вторым вхо дом первого регистра, третий выход второго счетчика соединен с первым

2 входом второго коммутатора второй ,вход которого соединен с выходом ! четвертого счетчика а третий вход с выходом второго регистра, выход второго коммутатора соединен с первым входом первого блока памяти, и знакогенератор, первый вход которого соединен с выходом третьего счетчика, первый вход второго рет истра являет— ся первым входом устройства для отображения информации, введены второй и третий блоки памяти, две схемы сравнения, третий коммутатор, элемент И, блок элементов И и блок инверторов, выход которого соединен с первым входом первого коммутатора, второй вход которого соединен с первыми входами третьего коммутатора и первой схемы сравнения, второй вход которой соединен с выходом второго блока памяти и вторым входом третьего ком мутатора, первый вход второго блока памяти соединен с выходом второго коммутатора, а второй вход с пер— вым выхОдом третьего коммутатора, выход первого блока памяти соединен с первым входом блока элементов И, второй вход которого соединен с вы-! ходом элемента И первый вход которого соединен с третьим выходом делителя частоты, второй вход с выходом третьего блока памяти первый вход которого соединен с выходом второго коммутатора,. а второй вход - с выходом второй схемы сравнения, первый вход которой соединен с первым BbIxoдом знакогенератора, второй выход которого соединен с вторым входом второй схемы сравнения и первым входом блока инверторов, второй вход которого соединен с выходом первой схемы сравнения, третий вход первого коммутатора соединен с вторым выходом третьего коммутатора, третий выход которого соединен с вторыми входами второго регистар и первого блока памяти, выход блока элементов И соединен с вторым входом знакогенератора, третий вход третьего коммун»1042069 4

peca) на первый вход второго регистра

15 поступают импульсы стробирования адреса в результате на выходе, второго з регистра 15 формируется код адреса записи который поступает на третий вход второго коммутатора 13 и далее с его выхода — на первый адресный вход блока памяти 16 и первый (ад ресный1 вход второго блока памяти

10 18 (накопителя четности), на второй вход которого с первого выхода 35 коммутатора 22 поступают биты контроля четности информационного слова, поступающие от источника информации

15 с входа -выхода 26. Таким образом, в блоке памяти 16 осуществляется последовательная запись кодов символов, к в случае записи цифро-буквенной информации или точек, в случае записи

20 графической информации, подлежащих отображению на матричной газоразрядной панели 7, а во втором блоке памя ти 18 записываются контрольные биты четности, соответствующие этим кодам

25 причем каждому знакоместу или точке на экране панели 7 соответствует ячейка или бит памяти в блоке памяти

16 и первом накопителе четности 18, Остальные узлы устройства в этом режиме участия не принимают.

3 тора соединен с четвертым входом второго коммутатора и является вторы входом устройства, для отображения информации.

На фиг. 1 представлена структурна схема устройства, на фиг. 2 — пример выполнения третьего коммутатора.

Схема включает генератор 1 импуль сов, делитель 2 частоты, первый счетчик, первый дешифратор 4, первый блок 5 ключей, второй блок 6 ключей, матричную индикаторную панель 7, вто рой дешифратор 8, второй счетчик 9, третий счетчик 10, четвертый счетчик

11, первый коммутатор 12, второй коммутатор 13, первый регистр 14, второй регистр 15 первый блок памяти 16, знакогенератор 17, второй бло памяти 18, третий блок памяти 19, первую 20 и второй 21 схемы сравнения, третий коммутатор 22, блок элементов И 23, блок инверторов 24 элемент И 25, вход-выход третьего коммутатора 26, второй вход устройст ва 27, первый вход устройства 28, элементы И первой группы 291 -,29п, элементы И второй группы 30 - 30п, инверор 31, первый, второй и третйй входы третьего коммутатора 32 33 и

34, первый, второй и третий выходы третьего коммутатора 35, 36 и 37.

Устройство работает следующим образом.

Режим записи информации.

На второй вход устройства (выбора

35 режима работы) и далее на первый вход

34 третьего коммутатора 22 и четвер тый вход второго коммутатора 13 поступает сигнал "Запись". При этом коммутатор 22 подготавливается для про40 хождения сигнала с информационноадресного входа-выхода устройства на второй вход второго регистра 15 и второй вход блока памяти 16 путем подачи на управляющие входы первой

45 группы элементов И 29 - 29г1, фиг. 2 ) запрещающего уровня сигнала с второго входа устройства 27, а на управляющие входы второй группы элементов И (30.1 — 30я фиг. 2) разре1

50 шающего уровня сигнала с выхода эле мента НЕ, что вызывает закрывание элементов И первой группы (29 q - -29 1) и открывание элементов И второй группы (30.1 - 30 4 а также обеспечивает-

55 ся прохождение сигналов с второго входа второго коммутатора 13 на его выход. Синхронно с этим с первого входа 28 (сигнала .гробирования адРежим контрольного считывания и отображения информации.

На второй вход выбора устройства

27 режима работы и далее на.третий вход коммутатора 22 и четвертый вход второго коммутатора 13 посту пает сигнал "Отображение". Коммутатор

22 подготавливается для прохождения сигналов с его первого и второго входов на выход и далее на информа ционно-адресный вход-выход устройст„ ва 26 путем подачи на управляющие входы первой группы элементов И (29) - 29, фиг. 2) разрешающего уровня сигнала с второго входа уст ройства 27, а на управляющие входы второй группы элементов И (30. 1

30и, фиг.. 2) запрещающего уровня сигнала с выхода элемента НЕ чтовызывает закрывание элементов И первой группы (29 1 - 29и), а также запрещается прохождение сигналов адреса с третьего входа второго коммутатора 13 и разрешается прохождение сигналов адреса считывания с третье го выхода второго счетчика 9 и выхода четвертого счетчика 11 на выход второго коммутатора 13 и далее на ад10420 ресные входы блока памяти 16, второго

18 и третьего 19 блоков памяти.

Импульсы с выхода генератора 1 поступают на вход делителя частоты

2 и с его первого выхода поступают 5 на последовательно соединенные второй

9, третий 10 и четвертый 11 счетчики,! обеспечивающие последовательное наращивание кода адреса считывания. ч

Таким образом осуществляется по, следовательный опрос ячеек блока памяти 16 и второго блока памяти . 18, информация с выхода блока памяти

16 поступает на первый вход третьего коммутатора 22, а контрольные биты считывания с выхода второго блока памяти 18 — на второй вход коммутатора 22 и далее на информационно адерсный вход-выход устройства, т.е. обеспечивается контрольное считывание записанных кодов с целью обратного контроля их источником информации.

Одновременно коды символов, подлежащих отображению, и контрольные биты четности поступают с выходов блока памяти 16 и второго блока памяти 18 на второй и первый входы первой схемы сравнения 20 (контроля четности), осуществляющей аппаратный контроль на четность считываемой информации, а сигналы с выхода блока памяти 16 поступают через элементы

И блока 23 и на второй вход знако генератора 17, преобразуются им в 35 коды подсвета вертикальных фрагментов знакоместа, а с его первого вы хода поступают на первый вход блока инверторов 24 и второй вход второй схемы сравнения 21 (контроля четности 4О на первый вход которой поступают с BToÐo o выхода знакогенератора 17 контрольные биты четности кодов подсвета, хранящиеся в прошивке знакогенератора 17. При исправной работе 45 знакогенератора 17 на выходе второй схемы сравнения 21 (контроля четности) формируется сигнал логической 1", который через третий блок памяти

19 и элемент И 25 поступает на второй 0 (управляющий) вход блока элементов

И 23, обеспечивая непрерывное прохождение сигналов с выхода блока памяти

16 на второй вход .знакогенератора 17.

При неисправности знакогенератора 55 (например, число единиц в коде подсвета знака нечетное) на выходе второй схемы сравнения 21 (контроля четности) 69 6 формируется сигнал логического "0", который запоминается третьим блоком памяти 19 и с его выхода поступает на первый вход элемента И 25, разрешая тем самым прохождение через него импульсных сигналов с третьего выхода делителя частоты 2 на. второй управляющий) вход блока элементов И

3, которые вызывают периодическое запирание блока 23, что вызывает попеременное поступление на второй вход знакогенератора 17 кода отображаемого символа и кода гашения", а это вызывает мигающее изображение на экране панели 7 символа, в формировании кодов подсвета которого принимают участие неисправные фрагменты знакогенератора 17, на основании чего оператор делает вывод Ь неисправности знакогенератора 17.

С выхода блока инверторов коды подсвета через первый коммутатора 12 последовательно поступают на первый (информационный) вход первого регистра 14, синхронно с этим на его второй (управляющий ) вход с выхода второго дешифратора 8 поступают сигналы записи кодов подсвета первой, второй,... 1-й строки, тем самым на выходе первого регистра 14 формируются сигналы подсвета всего вертикального электрода панели 7, которые через второй блок ключей 6 поступают на электроды панели 7. Оинхронно с этим импульсы сканироВания с первого выхода делителя частоты 2 поступают на вход счетчика 3, а с его выхода через первые дешифратор 4 и блок ключей 5 поступают на первый вертикальный электрод панели 7, тем самым производится возбуждение индуцируемых ячеек на этом вертикальном электроде.

Далее процесс опроса блока памяти !

6 и второго блока памяти 18, а также процесс подготовки сигнала подсвета всего вертикального электрода панели 7 повторяется до заполнения всего экрана, после чего процесс повторяется с частотой регенерации изображения.

При исправной работе блока памяти 16 на выходе первой схемы cpasнения 20 формируется сигнал логической "1", поступающий с ее выхода на второй (управляющий) вход блока инверторов и обеспечивающий прохождение кодов подсвета с первого выхода знакогенератора 17 через блок инвер7 1042 торов 24 без инверсии. При неисправ" " ности блока памяти 16 либо считывании ложной информации (например, число единиц в коде нечетное) на выходе первой схемы сравнения 20 (контроля четности) формируется сигнал логического "0", который вызывает инвертирование блоком инверторов 24 кодов подсвета символов, что вызывает на экране панели 7 негативное изоб-,10 ражение соответствующего символа, код которого считан из блока памяти

16 с ошибкой.

В случае отображения графической информации на третий (управляющий) вход первого коммутатора 12 с второго выхода 36 коммутатора 22, подготовленного для прохождения сигналов

069 8 с входа-выхода устройства 26, поступает сигнал графика, запрещающий, прохождение на вход первого регистра

14 сигналов подсвета с выхода знакогенератора 17 и разрешающий прохождение сигналов с выхода блока памяти

16, представляющих собой непосредственно коды подсвета точек на экране матричной газоразрядной панели 7.

Таким образом, предлагаемое устройство позволяет осуществлять как запись, так и обратное (контрольное7 считывание кодов отображаемой инфс)рмации, а также обеспечивает контроль исправности блока памяти и знакогенератора что резко повышает достоверность отображаемой информации.

1042069

1042069

Юг Я - ЬаЫ

Составитель А. Воронина

Редактор М. Дылын Техред И,Костик Корректор Л. Бокшан

Заказ 7134/52 Тираж 488 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-3, Раушская наб., д 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная 4

Устройство для отображения информации Устройство для отображения информации Устройство для отображения информации Устройство для отображения информации Устройство для отображения информации Устройство для отображения информации Устройство для отображения информации 

 

Похожие патенты:

Изобретение относится к портативным устройствам, а именно миниатюрным или карманным компьютерам, мобильным телефонам, коммуникатерам и т.п
Наверх