Преобразователь угла поворота вала в код

 

ПРЕОБРАЗОВАТЕЛЬ УГЛА ПОВОРОТА ВАЛА В КОД, содержащий источник напряжения питания, подключенный К первичной обмотке сельсина, опорным входам формирователя кода сектанта и фазоинвертора, вторичные обмотки сельсина подключены к входам коммутатора и другим входам, формирователя сектанта, одни выходы которого подключены к управляющим входам коммутатора, а другой выход к управляющему Входу фазоинвертора, выход которого подключен к входу первого компаратора, выход которого подключен к нулевому входу первог/ триггера, единичный выход которого подключен к первому входу первого элемента И, к второму входу которого подключен выход генератора импульсов , выход коммутатора подключен к входу первого двухполупериодного выпрямителя , выход которого подключен к первому входу элемента аналоговой памяти и через пиковый детектор к единичному входу второго триггера, выход которого подключен к второму входу элемента аналоговой памяти, выход которого подключен к первому входу второго компаратора , выход фазоинвертора также подключен через второй двухполупериодный выпрямитель к вторс «у входу второго компаратора, и счетчик, отличающийся тем, что, с целью повшиения быстродействия преобразователя, в него введены третий триггер, элемент ИЛИ, три злемента И, причем первые входы второго g и третьего элементов И подключены к выходу второго компаратора, а вторые входы - соответственно к нулевому и единичному выходам третьего триггера, единичный вход которого соединен с выходом первого компаратора , а нулевой - с выходом третьего элемента И, который подключен к нулевому входу второго триггера, выход второго элемента И подключен к единичному входу первого триггера, X единичный выход третьего триггера ф к первому входу четвертого элемента И, второй вход которого подклюC3R чен к выходу генератора импульсов, а выход четвертого элемента И - к ы первому входу элемента ИЛИ, второй вход которого подключен к выходу первого элемента И, выход элемента ИЛИ подключен к счетному входу счетчика.

СОНИ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

ЗСМ) 908 С 9 04

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCH034IV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ, (21) 3493249/18-24 (22) 10.09.82 (46) 23. 01. 84. Бюл. М 3 (72) В.Б.Ибрагимов (71) Специальное конструкторское бюро геофизического приборостроения Института геологии AH Азербайджанской ССР (53) 681.325 (088.8) (56) 1. Авторское свидетельство СССР.

Р 651388, кл,. 4 08 С 9/04, 1977.

2. Авторское свидетельство СССР

9 894769, кл. 5 08 С 9/04, 1980 (прототип). (54}(57) ПРЕОБРАЗОВАТЕЛЪ УГЛА ПОВОРОТА ВАЛА В КОД, содержащий источник напряжения питания, подключенный

К первичной обмотке сельсина, опорным входам формирователя кода сектанта и фазоинвертора, вторичные обмотки сельсина подключены к входам коммутатора и другим входам. формирователя кода сектанта, одни выходы которого подключены к управляющим входам коммутатора, а другой выходк управляющему входу фазоинвертора, выход которого подключен к входу первого компаратора, выход которого подключен к нулевому входу первог. триггера, единичный выход которого подключен к первому входу первого элемента И, к второму входу которого подключен выход генератора импульсов, выход коммутатора подключен к входу первого двухполупериодного вы„.ЯО„„А прямителя, выход которого подключен к первому входу элемента аналоговой памяти н через пиковый детектор к единичному входу второго триггера, выход которого подключен к второму входу элемента аналоговой памяти, выход которого подключен к первому входу второго компаратора, выход фазоинвертора также подключен через второй двухполупериодный выпрямитель к второму входу второго компаратора, и счетчик, отличающийся тем, что, с целью повышения быстродействия преобразователя, в него введены третий триггер, элемент ИЛИ, три элемента И, причем первые входы второго Pg и третьего элементов И подключены к выходу второго компаратора, а вторые входы - соответственно к нуле вому и единичному выходам третьего триггера, единичный вход которого соединен с выходом первого компара- Я тора, а нулевой — с выходом третьего элемента И, который подключен к нулевому входу второго триггера, выход второго элемента И подключен к единичному входу первого триггера, единичный выход третьего триггерак первому входу четвертого элемента И, второй вход которого подключен к выходу генератора импульсов, а выход четвертого элемента И.- к первому входу элемента ИЛИ, второй вход которого подключен к выходу первого элемента И, выход элемента ИЛИ подключен к счетному входу счетчика.

1068963

Изобретение относится к автомати4 ке и вычислительной технике и может, быть использовано в информационноизмерительных системах для связи аналоговых источников информации с микропроцессорами и микроЭВИ.

Известно устройство, содержащее сельсин, первичная обмотка которого соединена с источником напряжения питания, а вторичные обмотки — с переключателем, выход которого соеди- 10 нен с входом пикового детектора непосредственно и через элемент аналоговой памяти с первым входом первого компаратора, блок грубого отсчета входы которого соединены с вторич- 35 ными обмотками сельсина и источником напряжения питания, а выходы— с управляющими входами переключателя, входами старших разрядов счетчика и управлякщим входом фазоинвертора, уО через который источник напряжения питания подключен к второму входу первого компаратора и входу второго компаратора, первый триггер, входы которого соединены с выходами обоих 25 компараторов, а выход — с управляющим входом ключа, генератор импульсов, выход которого через ключ соединен с входом счетчика, второй триггер входы которого соединены с выходами пикового детектора и первого компаратора, а выход — с управляющим входом элемента аналоговой памяти 513.

Недостатком этого устройства является низкое быстродействие, обус- 35 ловленное тем, что за период напряжения несущей частоты возможно сня. тие только одного отсчета угла поворота, Наиболее близким к изобретению 4р по технической сущности является преобразователь угла поворота вала в код, содержащий сельсин, первичная обмотка которого соединена с источником напряжения питания, а вторичные обмотки — с входами ком-. мутатора, формирователь кода сектанта, входы которого соединены с вторичными обмотками сельсина и источником напряжения питания, а выходы - с управляющими входами коммутатора.и первого компаратора через фазоинвертор, второй вход которого подключен к источнику напряжения питания, пиковый детектор, выход которого подключен к единичному входу первого триггера, единичный выход которого соединен с управлякщим входом элемента аналоговой памяти, выход которого подключен к одному из входов второго компара- 60 тора, выход которого подключен к нулевому входу первого триггера и единичному входу второго триггера, нулевой вход которого подключен к выходу первого компаратора, а выход -g5 к управляющему входу элемента И, другой вход которого соединен с выхо- . дом генератора импульсов, а выход— со счетным входом счетчика, вход выпрямителя подключен к выходу коммутатора, а выход — к входам пикового детектора и элемента аналоговой памяти, вход выпрямителя подключен к выходу фазоинвертора, а выход — к другому входу второго компаратора C2J.

Недостатком этого устройства является низкое быстродействие обусловленное тем, что за период напряжения несущей частоты возможно снятие только двух отсчетов угла поворота.

Целью изобретения является повышение быстродействия устройства.

Поставленная цель достигается тем, что в преобразователь угла поворота вала в код, содержащий источник напряжения питания, подключенный к первичной обмотке сельсина, опорным входам формирователя кода сектанта и фазоинвертора, вторичные обмотки сельсина подключены к входам коммутатора и другим входам формирователя кода сектанта, одни выходы которого подключены к управляющим входам коммутатора, а другой выход — к управляющему входу фазоинвертора, выход которого подключен к входу первого компаратора, выход которого подключен к нулевому входу первого триггера, единичный выход которого подключен к первому входу первого элемента И, к второму входу которого подключен выход генератора импульсов, выход коммутатора подключен к входу первого двухполупериодного выпрямителя, выход которого подключен к первому входу элемента аналоговой памяти и через пиковый детектор к единичному входу второго триггера, выход которого подключен к второму входу элемента аналоговой памяти, выход которого подключен к первому входу второго компаратора, выход фазоинвертора также подключен через второй двухполупериодный выпрямитель к второму входу второго компаратора, и счетчик, введены третий триггер, элемент ИЛИ, три элемента И, причем первые входы второго и третьего элементов И подключены к выходу второго компаратора, а вторые входы — соответственно к нулевому и единичному выходам третьего триггера, единичный вход которого соединен с выходом первого компаратора, а нулевой — с выходом третьего элемента И, который подключен к нулевому входу второго триггера, выход второго элемента И подключен к еди. ничному входу первого триггера, 1068963

45 единичный выход третьего триггера к первому входу четвертого элемента И, второй вход которого подключен к выходу генератора импульсов, а выход четвертого элемента И вЂ” к первому входу элемента ИЛИ, второй вход которого подключен к выходу первого элемента И, выход элемента

ИЛИ подключен к счетному входу счетчика.

Сущность изобретения заключает- 1О ся в том, что элемент аналоговой памяти фиксирует и хранит максимальное значение выходного напряжения сельсина в течение времени, равного -А, где T — период напряже- 15 ния питания сельсина, М(— временной интервал, пропорциональный углу поворота вала. Это позволяет сформировать за полпериода напряжения питания два временных интервала И длительностью а и путем преобразования этих интервалов в код снять два отсчета угла поворота, что повышает быстродействие вдвое по сравнению с известным устройством. 25

На фиг. 1 показана структурная схема преобразователя; на фиг. 2 временные диаграммы его работы.

Устройство содержит источник 1 напряжения питания подключенный к 30 опорным входам формирователя 2 кода сектанта и фазоинвертора 3, сельсин

4, первичная обмотка которого подключена к источнику 1 напряжения питания, а вторичные обмотки — к . 35 входам коммутатора 5 и к другим входам формирователя 2 кода сектанта, одни выходы которого подключены к управляющим входам коммутатора 5, а другой выход — к управляющему входу40 фазоинвертора 3, выход которого подключен к входу первого компаратора б, двухполупериодный выпрямитель

7, вход которого подключен к выходу коммутатора 5, а выход — к первому входу элемента 8 аналоговой памяти и к входу пикового детектора 9, выход которого подключен к единичному входу (5)триггера 10, единичный выход (Q) которого соединен с вторым входом элемента 8 аналоговой50 памяти, выход которого подключен к первому входу второго компаратора

11, второй вход которого через двухполупериодный выпрямитель 12 подключен к выходу фазоинвертора 3, триггер 13, нулевой вход (R) которого подключен к выходу первого компаратора, а единичный выход (Q) — .к первому входу элемента И 14, второй . вход которого соединен с выходом ге- 60 нератора 15 импульсов, а выход через элемент ИЛИ 16 — с входом счетчика 17, триггер 18, единичный вход (S) которого соединен с выходом первого компаратора б,, а единичный выход (Q) — 65 с первым входом элемента H 19, второй вход которого подключен к выходу второго компаратора 11, а выходк нулевым входам (R) триггеров 10 и .

18, элемент И 20, входы которого подключены к выходу второго компаратора 11 и нулевому выходу (5) триггера 18, а выход — к единичному входу (S) триггера 13, и элемент И 21, входы которого соединены с выходом генератора 15 импульсов и с единичным выходом триггера 18, а выход — с дру.гим входом элемента ИЛИ 16 °

Устройство работает следующим образом.

Выходные напряжения U, U®, U сельсина 4 поступают на коммутатор

5 и формирователь 2 кода сектанта, который в зависимости от знака фазы этих напряжений относительно напряжения U< питания источника

1 формирует код й» грубого отсчета угла поворота 8- ротора сельсина, изменяющийся с дискретностью ай= щ 60; где о = 0 1 2,...,5. Этот код заносится в старшие разряды счетчика 17. Формирователь 2 кода сектанта вырабатывает сигналы управления коммутатором 5, с помощью которого выбирается одно из выходных напряжений сельсина U, где

1,2,3, в зависимости от номера сектанта: в 1 и 4-м сектантах U„--Ол, во 2 и 5-м Ui.= Оз, в 3 и б-м V-O .

Формирователь 2 кода сектанта вырабатывает сигнал управления фазоинвертором 3,- который в зависимости от признака четности сЕктанта или инвертирует напряжение 9п питания или передает его на входы компаратора б и двухполупериодного выпрями.теля 12 без изменения полярности, так как для обеспечения требуемого алгоритма преобразования в данном устройстве необходимо, чтобы в любом сектанте выполнялось условие синфазности напряжений Ui, и U„ . !

Двухполупериодные выпрямители 7 и 12 выполняют функцию формирования модулей напряжений 0-„ и(0„ соответственно, где 9„ — напряжение на внходе фаэоинвертора.

В интервале 4 - + времени (фиг. 2с, элемент 8 аналоговой памяти работает в режиме. слежения за изменением текущего значения напряжения (U

Фиа1 ния, остается в интервале практически постоянным (фиг. 2a).

В момент времени, когда.напряжения (0«(и tUI,(равны (фиг. 2) срабатывает компаратор 11 и импульс с его выхода (фиг. 2 .), пройдя чеpcs элемюнт И 20 (фиг. 2а ), устанавливает триггер 13 в единичное состояние (фиг. 2е).

Разрешающий потенциал с выхода {)триггера 13 поступает на управляющий вход элемента И 14, разрешает поступление счетных импульсов генератора 15 через элементы И 14 и ИЛИ 16 на счетный вход счетчика 17 фиг. 2м).

8 момент времени 4>, соответст- 35 вующий переходу напряжения U> через ноль в любом направлении ((из положительной области в отрицательную) или наобороr), срабатывает компаратор 6; импульс с выхода которого (фиг. 2 1 возвращает триггер 13 в исходное нулевое положение (фиг. 2e)

Эапрещакщий потенциал поступает на вход элемента И 14, и поступление счетных импульсов генератора 15 .на счетчик 17 прекращается (фиг.2 ).

Триггер 18 устанавливается в единичное состояние (фиг. 2,u,ê ) . Разрешающий потенциал с вйхода Я триггера 18 (фиг. 2u) подается .на один вход элемента И 21, разрешает прохождение счетных импульсов генератора 15 через элементы И 21 и

ИЛИ 16 на счетный вход счетчика 17 (фиг. 2 к).

В момент времени 1, напряжения

lu; (и lц„ l равны (но теперь уже в следующей четверти периода несущей частоты)), опять срабатывает компаратор 11, импульс с выхода которого (фиг. 2 ) проходит через элемент И 19 (фнг. 2 ), возвращает триг гер 18 в исходное нулевое состояние (фиг. 2 и), при этом разрешающий потенциал с управляющего входа элемента И 21 снимается и поступление счетных импульсов генератора 15 на счетчик 17 через элемент И 21 прекращается (фиг. 2 ). Триггер 10 возвращается в исходное нулевое состояние (фиг, 2 а}, вновь переводя элемент 8 аналоговой памяти в режим. слежения.

Таким образом, за полпериода напряжения несущей частоты (временной интервал - 4- 4у фиг. 2,а преобразователем сформированы два отсчета угла поворота 9 в ц фровой форме (фиг.

2щ, ) . В следукщую половину периода

-временной интервал з — у) устрой ство работает в аналогичной последовательности. Таким Образом за период напряжения несущей частоты формируются четыре отсчета угла поворота, что вдвое больше, чем в известном устройстве.

1068963

И

Составитель М.Сидорова

Редактор И.Николайчук Техред A,йч Корректор B. Бутяга

Заказ 11475/46 Тираж 573 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, E-35, Раушская наб., д. 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

Преобразователь угла поворота вала в код Преобразователь угла поворота вала в код Преобразователь угла поворота вала в код Преобразователь угла поворота вала в код Преобразователь угла поворота вала в код 

 

Похожие патенты:
Наверх