Запоминающее устройство с последовательным доступом

 

ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С ПОСЛЕДОВАТЕЛЬНЫМ ДОСТУПОМ по авт.св. № 982084, отличающееся тем, что, с целью повышения надежности запоминающего устройства путем увеличения достоверности считываемой информации, оно содержит генератор гармонических колебаний, инвертор , четыре аналоговых ключа и два двухвходовых усилителя, первый выход генератора гармонических колебаний подключен к информационным входам первого и второго аналоговых ключей, второй выход генератора гармонических колебаний соединен с 1 нформационными входаг-ш третьего и четвертого аналоговых кличей,, вход инвертора подключен к выходу одноразрядного блока памяти и к управляющим входам первого и четвертого аналоговых ключей, выход инвертора соединен с управляющими входами второго и третьего аналоговых ключей, выходы первого и третьего аналоговых ключей подключены к входа - первого двухвходового усилителя, выходы второго и четвер- .-, того аналоговых ключей соединены с g входами второго двухвходового усилителя , а выходы первого и второго усилителей подключены соответственно к первой и второй выхслной шине. sJ О О5 О 05

СО 03 СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

3(51) C 11 С 9/00

1 к

I е, Я и; ., л « г,»

ЫИЬ,Я i й.у(ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЬП ИЙ (61) 982084 (21) 3503410/18-24 (22) 22.10.82 (46) 30.01.84. Бюл. Р 4 (72) В.Ф.Нестерук и С.Н»Дьяков (71) Омский политехнический институт (53) 681.327.66(088.8) (56) 1. Авторское свидетельство СССР

Р 982084, кл. 5 11 С 9/00, 1981 (прототип). (54) (57) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С

ПОСЛЕДОВАТЕЛЬНЫМ ДОСТУПОМ по авт.св.

Р 982084, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности запоминающего устройства путем увеличения достоверности считываемой информации, оно содержит генератор гармонических колебаний, инвертор, четыре аналоговых ключа и два двухвходовых усилителя, первый выход

„.SU„„ IJ}Z0606 А генератора гармонических колебаний подключен к информационным входам первого и второго аналоговых ключей, второй выход генератора гармонических колебаний соедине.s с информационными входами третьего и четвертого аналоговых ключей,. вход инвертора подключен к выходу одноразрядного блока памяти и к управляющим входам первого и четвертого аналоговых ключей, выход инвертора соединен с управляющими входами второго и третьего аналоговых ключей, выходы первого и третьего аналоговых ключей подключены к входам первого двухвходового усилителя, выходы второго и четвер— того аналоговых ключей соединены с Я входами второго двухвходового усилителя, а выходы перього и второго усилителеи подключены kkoòиетс»H»kkk 0, к первой и второй выходной щине.

1070606

Изобретение относится к вь|числительной технике, а именно к запоминающим устройствам.

Известно устройство, содержащее. блок памяти последовательного типа, счетчик, первый и второй элементы

И, инвертор, два элемента ИЛИ, триггер.

Недостатками запоминающего устройства является то,, что оно не мся<ет быть использовано в системах с изме- 10 ня<ощейся разрядностью и адресностью и обладает малой достоверностью при передаче считываемой информации

ITo последоват= льному каналу связи при принятой системе кодирования выхОднОЙ инфОрмации.

Известно запомина:ощее устройство с последовательным доступом, которое содержит генератор, синхросигналов, одноразрядный Слок памяти, адресный счетчик Вход«Ой коммутаTopр ВыхОд ной регистр, пере <л1очатель адресных

1! peI<."I o«a 1 < He pB IMa работ.

Прямой и инверсный ВыхОДы генератОра синхросигналов соответственно 25 роцключены к входу выбора кристалла одноразрядного блока памяти и к упраВл я<оп<им входам СООтВетстВеннОГО ад ресного счетчика и выходного регистра выходы адрес<:::ого счетчика соедис

ЗО ноны с первой группой входов переключателя адресных шин, информацион-, ными шинами переключателя режима работ и с управляк<цими входами входного коммутатора, Вторая группа входов и у11ра11ля1ощие входы перекл<очателя адресн.:х вин соответственно подклю Ie«II Iñ шинам адреса Обращения и шинам управления адресностью, выходь1 переключателя адресных шин соединены с ацре снb.MH ВхОдами Од«Ораз- 40 ряд«ого блока гамяти, управляющие входы и Выход перекл:.очателя режима работ соединены сов= — åòñòâåííî с шинами управления начальной установки и Входами HB.чальной установки гене- 45 ратора синхросигналов H ацресного счетчика,, информационные входы входрого коммутатора подключены к шинам ввода информации, а его выход соединен с информационным Входом одноразрядного блока памяти, выход одноразрядного Слока памяти соединен с информационным входом выходного регистра выходы которого соединены с выходными шинами, запуск генератора синхрОсигналов Осуществляется ПО ши не пуска, а. управление операциями записи-чтения по шине запись-чтение (1 .

Недостатком запоминающего устройства с последовательным доступом является тс, что а«<о обладает малой достоверностью считываемой информации при передаче по последовательно-. му каналу связи при возможности однократных сбоев. 65

Цель изобретения — повышение надежности запоминающего устройства путем увеличения достоверности считываемой информации.

Поставленная цель достигается тем, что устройство снабжено генератором гармонических колебаний, инвертором, четырьмя аналоговыми ключами и двумя двухвходовыми магист-ральными усилителями, причем первь<й

Выход генератора гармонических колебаний подключен к информационным входам первого и второго аналоговых ключей, второй выход генератора гармонических колебаний соединен с информационными. входами третьего и четвертого аналоговых ключей, вход инвертора подкл<очен K выходу одноразряднoго блoêа памяти и к управ;:яющим входам первого и четвертого аналоговых ключей, вьход ННВерТорН соединен с управляющими входами второго и третьего аналоговых ключей,-, выходы первого и третьего аналоговых ключей подключены к входам первого двухвходового магистрального усилителя, выходы второго и четвертого аналог<>вых ключей соединены с входами второго двухвхoдoвoго магистрального усилителя, а выходы первого и второго магистральных усилителей подключены соответстве«но к первой и Второй выходной шине, На -:ертеже предcTàüëåíà схема заl поминающегo устройства с последоваТ<111Ь НЫМ ДОСТУПОМ . устрО<й ство содержит генератор 1 синхросигналов, одноразрядный блок

2 памяти, адресный счетчик 3,. вход-. ной коммутаторt 4, выходной регистр

5,, переключатель 6 адресных шин и переключатель 7 режима работ.

Прямой и инверсный вь1ходы генер-:.— тора 1 синхросигналов соответственно годключены к входу выбора кристалл».

8 одноразрядного блока 2 памяти и угравляющим входам 9 и 10 соответственно адресного счетчика 3 и выхсдного регистра 5. Выходы 11 адресного счетчика 3 соединены с первой группой входов переключателя 6 адресных шин, информационными шиками переключателя 7 режима работ и с управ-. ляющими входами входного коммутатора

4. Вторая группа входов и управляющие Входы переключателя 6 адресных шин cooтветственно подклю <ены к ши- нам 12 адреса обращения и шинам 13 управлени я адре сно стью. Выходы 14 перекл<очателя 6 адресных шин соединеныы с адресными Входами од нора з ряд«ого блока 2 памяти, управляющие входы 15 и выход 16 переключателя

7 режима работ соединены соответст-. венно с шинами управления начальной установки и входами на альной установки генератора 1 синхросигналов и ад107 0606 ресного счетчика 3. Информационные входы входного коммутатора 4 подключены к шинам 17 ввода информации, а его выход соединен с информационным входом 18 одноразрядного блока

2 памяти. Выход одноразрядного блока 5

2 памяти соединен с информационным входом выходного регистра 5, вйходы которого соединены с выходными шинами 20. Запуск генератора 1 синхросигналов осуществляется по шине 21, а управление операциями записи-чтениепо шине 22. Выход 19 одноразрядного блока памяти подключен к управляющим входам аналоговых ключей 23 и 24 и на вход иннертора 25, а выход его подсоединен к управляющим входам аналоговых ключей 26 и 27. Первый выход генератора 28 гармонических колебаний подключен к информационным входам аналоговых ключей 23 и 27, второй его выход — к информационным входам аналоговых ключей 24 и 26.

Выходы аналоговых ключей 23 и 26 подсоединены к входам двухвходового магистрального усилителя 29. Выходы аналоговых ключей 24 и 27 подключены на входы двухвходового магистрального усилителя 30.

Запоминающее устройство с последовательным доступом имеет три режима работы: режим записи, режим чтения и режим хранения.

Пусть одноразрядный блок 2 памяти имеет и -адресных входов. Перед началом работы на шине 15 начальной установки и шине 13 управления адрес-35 ностью формируются коды управления, в соответствии с которыми из общего числа и -адресных входов однораз(рядного блока 2 памяти непосредственно к шине 12 адреса обращения подключается через переключатель 6 адресных шин (и †k ) ecH аходов, а % оставшихся — к выходам адресного счетчика 3.

В режиме записи на шину 21 подается сигнал признака запуска, н соответствии с которым генератор 1 синхросигналов формирует серию синхросигналов на прямом и инверсном выходах. Сигналы с инверсного выхода генератора 1 синхросигналов поступают на счетный вход адресного счетчика 3, в соответствии с которыми на его выходах 11 формируется последовательный ряд М -разрядных двоичных кодов. Эти коды через переключатель б адресных шин поступают на % -адресных входов одноразрядного блока 2 памяти, на (n -к) оставшиеся входы которого через переключатель б адресных шин поступает неизменный 60 код по шине 12 адреса обращения.

Код, поступающий по шине 12 адреса обращения в режиме обращения, является статическим адресом, определяющим 2 адресную область ячеек памятиу одноразрядного блока 2 памяти, к которым осуществляется динамическое обращение в соответстнии с последовательностью К-разрядных кодов динамического адреса обращения. Входной коммутатор 4 подключает к информационному входу 18 одноразрядного блока 2 памяти соответствунхций бит записываемого слова с шины 17 ввода информации. Одновременно с поступлением каждого бита информации на информационный вход 18 и на вход выбора кристалла 8 одноразрядного блока 2 памяти подается сигнал выбора кристалла с прямого выхода генератора 1 синхросигналов, разрешающий выбор кристалла, а на вход записи-чтения поступает сигнал признака записи. Переключатель 7 режима работ при совпадении кодовых комбинаций на e=o управляющих входах и на информационных входах на выходе 16 вырабатывает сигнал начальной установки для генератора 1 синхросигналон и адресного счетчика 3. К моменту формирования сигнала начальной установки и одноразрядном блоке 2 памяти закончена запись 2 разрядного слона по 2(" "(адресу.

В режиме чтения на шину 21 также подается сигнал признака запуска, и соответствии с которым генератор

1 синхросигналов формирует серию синхросигналов на своих прямом и инверсном выходах. В это же время на шину 22 подается сигнал признака чтения. Сигналы с инверсного выхода генератора 1 синхросигналов поступают на счетный вход 9 адресного счетчика 3 и на управляющий вход 10 выходного регистра 5. В соответствии с синхросигналом на выходах 11 адресного счетчика 3 формируется последовательный ряд k -разрядных двоичных кодов. Эти коды через переключатель адресных шин пос-упают на k -адресных нходон одноразрядного блока 2 памяти, а на (n †) ) оставшиеся входы которого через переключатель

6 адресных шин поступает неизменный код адреса по шине 12 адреса обращения. По этому адресу производится чтение % -разрядного слова. Считанная информация с выхода 19 одноразрядного блока 2 памяти н последовательном коде заносится в выходной регистр

5, с выходов ко орого считанная информация в параллельном коде вводится на шину 20 выхода. Переключатель

7 режима работы при совпадении кодовых комбинаций на его управляющих влодах и на информационных входах на выходе 16 формирует сигнал начальной установки, что является признаком окончания режима чтения.

По завершении режима чтения по адресу 2(п К) в выходном регистре 5 размещено считанное 2 разрядное слово, 1с

1070606,7, Составитель С.Дьяков.

ТехредС.Мигунова Корректор С.Шекмар

Редактор М.Ткач

Ю4В Ю В Ф

Заказ 11690/49 Тираж 575 Подпи сное

ВНИИПИ РОсударственногО КомитЕта СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

Филиал ППН Иатент, г. Ужгород, ул. Проектная,4

Для данных ситуаций возможно восстановление логической 1 в приемном устройстве для ситуаций 1),2), либо восстановление логического 0 для ситуаций 3),4) в ситуациях 5), 6) будет обнаружен невосстанавлива- емый сбой.

Таким образом, при сбое в одном из каналов нЮ произойдет ложного приема информации в приемном устройстве.

Следовательно, для предлагаемого устройства возможны потери от сбоя при одновременном сбое сразу в двух каналах, которые оцениваются как

Р К, что существенно ниже соответствукицего показателя PК для одноканальной системы передачи °

Запоминающее устройство с последовательным доступом Запоминающее устройство с последовательным доступом Запоминающее устройство с последовательным доступом Запоминающее устройство с последовательным доступом Запоминающее устройство с последовательным доступом 

 

Похожие патенты:

Изобретение относится к ПЗУ Х-конфигурации

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к устройству для создания отрицательного высокого напряжения, которое требуется, например, для программирования электрически стираемой программируемой постоянной флэш-памяти

Изобретение относится к схеме для генерации отрицательных напряжений с первым транзистором, первый вывод которого соединен с входным выводом схемы и второй вывод которого соединен с выходным выводом схемы и вывод затвора которого соединен через первый конденсатор с первым выводом тактового сигнала, со вторым транзистором, первый вывод которого соединен с выводом затвора первого транзистора, второй вывод которого соединен со вторым выводом первого транзистора и вывод затвора которого соединен с первым выводом первого транзистора и со вторым конденсатором, первый вывод которого соединен со вторым выводом первого транзистора, а второй вывод которого соединен со вторым выводом тактового сигнала, причем транзисторы являются МОП-транзисторами, выполненными, по меньшей мере, в одном тройном кармане (Triple Well)

Изобретение относится к средствам, обеспечивающим возможность адресации в устройстве, содержащем один или более объемных элементов

Изобретение относится к устройству хранения данных, к способу осуществления бездеструктивного считывания данных и способу придания поляризации парам субъячеек памяти

Изобретение относится к игровым системам и, в частности, к способам и средствам, позволяющим определять местоположение игрового устройства в казино
Наверх