Адаптивный аналого-цифровой преобразователь

 

АДАПТИВНЫЙ АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ, содержащий первый и второй блоки сравнения, первые входы которых соединены между собой, вторые входы - с первой и второй шинами напряжения сравнения соответственно, первый триггер и первый элемент ИЛИ, первый вход которого соединен с выходом первого блока сравнения и с первым входом первого триггера, второй вход которого подключен к второтлу входу первого элемента ИЛИ и к выходу второго блока сравнения, реверсивный счетчис импульсов, преобразователь код - аналог, второй элемент ИЛИ, генератор импульсов, первый ключ, второй трипер, первую линию задержки , вход которой соединен с первьлм входом второго триггера, первый выход которого подключен к управляющему входу первого ключа, информационный вход которого соединен с выходом генератора импульсов, а выхрд с первым входом второго элемента ИЛИ, выход которого подключен к счетному входу реверсивного счетчика импульсов , выход которого соединен с входом преобразователя код - аналог, первый,второй, третий и четвертый элементы совпадения, таймер, первый и второй регистры, блок деления, блок сравнения кодов, счетчик импульсов и второй ключ, выход которого соединен с вторым входом второго элемента ИЛИ, информационный вход второго ключа подключен к выходу блока сравнения кодов и к первому входу счетчика импульсов, второй вход которого соединен с выходом генератора импульсов , а выход - с первым входом блока сравнения кодов, второй вход которого подключен к выходу блока деления , первый вход которого соединен с выходом первого регистра, информационный вход которого подключен к выходу таймера, вход которого соединен с управляющим входом второго § регистра, отличающийся (Л тем, что, с целью повьшения коэффициента сжатия адаптивного преобразования , в него введены вторая линия задержки, третий элемент ИЛИ, третий , четвертый, пятый и шестой триг-2 геры, блок уставож первый и второй элемент 2 И-ИЛИ, третий блок сравнения и аналоговый блок вычитания, первый вход которого подключен к входной шине, второй вход - к выходу преобразователя код - аналог, а выr-J ход - к Первому входу первого блока 00 Ot) сравнения к к первому входу третьего блока сравнения второй вход которого соединен с общей шиной, а выход - с о Ф первым входом первого элемента совпа дения, вторюй вход которого подключен к второму выходу второго триггера , второй вход которого соединен с выходом третьего элемента ИЛИ и с первым входом третьего триггера, первый выход которого подключен к первому входу второго элемента совпадения и к Первому входу блока уставок, второй вход - к выходу первого элемента совпадения и к первому входу первого элемента 2И-ИЛИ, второй вход которого подключен к выходу четвертого триггера первый вход которого соединен

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТ ИЧЕСНИХ

РЕСПУБЛИК (1Ю (И) 3(59 Н 03 К 13 02

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А8ТОРСНОМУ С8ИДЕТЕЛЬСТВУ

ГОСУДАРСТ8ЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3530468/18-21 I (22) 28. 12. 82 (46) 07. 03. 84. Бюл, М 9 (72) П,IO.Фардыга (71) Научно-производственное объединение по радиоэлектронной медицинской аппаратуре (53) 681. 325 (088. 8) (56) 1. Г итис Э.И. Преобразователи информаци и для элек тронных цифровых выч ислительжюх устройств.

И., Энергия, 1975, с. 314-316.

2, Ав торское св идетельс тво СССР

Р 911721, кл. Н 03 К 13/02, 1980 (прототип) . (54) (57 ) АДАПТИВНЫЙ АНАЛОГО-ЦИФРОВОЙ

ПРЕОБРАЭОВАТЕЛЪ | содержащий первый и второй блоки сравнения, первые входы которых соединены между собой, вторые входы — с первой и второй шинами напряжения сравнения соответственно, первый триггер и первый элемент:ИЛИ, первый вход которого соединен с выходом первого блока сравнения и с первым входом первого триггера, второй вход которого подключен к второму входу первого элемента ИЛИ и к выходу второго блока сравнения, реверсивный счетчик импульсов, преобразователь код - аналог, второй элемент ИЛИ, генератор жпульсов, первый ключ, второй триггер, первую линию задержки, вход которой соединен с первым входом второго триггера, первый выход которого подключен к управляющему входу первого ключа, информационный вход которого соединен с выходом генератора импульсов, а выходс первым входом второго элемента ИЛИ, выход которого подключен к счетйому входу реверсивного счетчика импульсов, выход которого соединен с входом преобразователя код — аналог, первый, второй, третий и четвертый элементы совладения, таймер, первый и второй регистры, блок деления, блок сравнения кодов, счетчик импульсов н второй ключ, выход которого соединен с вторым входом второго элемента ИЛИ, информационный вход второго ключа подключен к выходу блока сравнения кодов и к первому входу счетчика импульсов, второй вход которого соединен с выходом генератора импульсов, а выход — с первым входом блока сравнения кодов, второй вход которого подключен к выходу блока деления, первый вход которого соединен с выходом первого регистра, информационный вход которого подключен к выходу таймера, вход которого соединен с управляющим входом второго регистра, о т л н ч а ю шийся тем, что, с целью повышения коэффициента сжатия адаптивного преобразования, в него введены вторая линия задержки, третий элемент ИЛИ, третий, четвертый, пятый и шестой триггеры блок уставом-> первый и второй элементы 2 И-ИЛИ, третий блок сравнения и аналоговйй блок вычитания, первый вход которого подключен к входной, шине, второй вход — к выходу преобразователя код — аналог, а выход — к первому входу первого блока сравнения и к первому входу третьего QO блока сравнения, второй вход которог ф ) соединен с общей шиной, а выход — с первым входом первого элемента совпа- дения, второй вход которого подклю- . уи чен к второму выходу второго триггера, второй вход которого соединен с выходом третьего элемента ИЛИ и с первым входом третьего триггера, пер- вый выход которого подключен к первому входу второго элемента совпадения и к.первому входу блока уставок, вто- рой вход - к выходу первого элемента совпадения и к первому входу первого элемента 2И-ИЛИ, вторсй вход которого подключен к выходу четвертого триггера, первый вход которого соединен

l078609 третий вход которого соединен с вто рым выходом пятого триггера и с управляющим входом второго ключа, четвертый вход — с входом первой линии задержки и с выходом четвертого элемента совпадения, первый вход которого соединен с выходом первого элемента ИЛИ и с пятым входом второго элемента 2И-ИЛИ, второй вход — с nepsaw выходом пятого триггера, а третий вход — с третьим входом второго триггера и с выходом шестого триггера, вход которого подключен к выходу пер" вого блока сравнения, при этом выход блока уставки соединен с вторым входом блока деления, причем,перый выход первого триггера соедйнен с управляющим входом обратного счета реверсивного счетчика импульсов, управляющий вход прямого счета которого подключен к второму выходу первого триггера, а выход — к информационному входу второго регистра.

Изобретение относится к цифровой электроизмерительной технике и ис» пользуется в адаптивных системах сбора и передачи цифровой измерительной информации. 5

Известен адаптивный аналого-цифровой преобразователь, содержащий п, блоков сравнения, блок уставок, дешифратор, элемент ИЛИ и таймер (l) .

Недостатком устройства является 10 низкая надежность.

Наиболее близким к предлагаемому является адаптивный аналого-цифровой преобразователь, содержащий первый и второй блоки сравнения, первые входы. которых соединены между собой, вторые входы соответственно с первой и второй шинами напряжений сравнения, первый триггер и первый элемент ИЛИ, первый вход которого соединен с выходом первого блока сравнения и с. первым входом первого триггера, второй вход которого подключен к второму входу первого элемента ИЛИ и к выходу второго блока сравнения, реверсивный счетчик импульсов, преобразователь код — аналог, второй элемент ИЛИ, генератор импульсОв, первый ключ, второй триггер, первую линию задержки, вход которой соединен с первым входом второго триггера, первый выход которого подключен к управляющему входу первого ключа, информационный вход которого соединен с вь.ходом генератора импульсов, а выход первого ключа соединен с пер-35 с первым входом йятого триггеРа, с .

Ъ третьим входом счетчика импульсов, с управляющим входом первого регистра., и с выходом первого элемента 2И-ИЛИ, третий вход которого подключен к первому выходу второго триггера, четвертый вход - к первому входу третьего, элемента ИЛИ и к выходу второго эле" мента совпадения, второй вход которого подключен к выходу первой линии задержки и к входу второй линии за- держки, выход которой соединен с первым входом третьего элемента совпадения, выход которого соединен с вторыми входами третьего элемента ИЛИ и четвертого триггера, а второй вход третьего элемента совпадения. — с вторым выходом третьего триггера, с вторым входом блока уставок и с первым входом второго элемента 2И-ИЛИ, выход которого подключен к входу таймера и к второму входу пятого триггера, первый выход которого соединен с вторым входом второго элемента 2И-ИЛИ, 1 вым входом второго элемента ИЛИ, выход которого подключен к счетному входу реверсивного счетчика импульсоФ, выход которого соединен с входом преобразователя код — аналог, первый, второй, третий и четвертый элементы совпадения, таймер, первый и второй регистры, блок деления, блок сравнения кодов, счетчик импульсов н второй ключ, выход которого соединен с вторым входом второго элемента ИЛИ, информационный вход второго ключа подключен к выходу блока сравнения кодов и к первому входу счетчика импульсов, второй вход которого соединен с выходом генератора импульсов, а выход счетчика - с первым входом блока сравнения кодов, второй вход которого подключен к выходу блока деления, первый вход которого соединен с выходом первого регистра, информационный вход которого подключен к выходу таймера, вход которого соединен с управляющим входом второго регистра (2) .

Недостаток устройства — низкий коэффициент сжатия адаптивного преобразования.

Цель изобретения - повывюние коэффициента сжатия адаптивного преобразования путем осуществления двухпаРаметрической адаятации по длительности интервала дискретизации и по степени аппроксимирующего полинома.

Поставленная цель достигается тем, что в адаптивный аналого-цифро1078609 вой преобразователь, содержащий пер-вый и второй блоки сравнения, первые входы которых соединены между собой, вторые входы — с первой и второй шиной напряжения сравнения соответственно, первый триггер и первый эле» мент ЙЛИ, первый вход которого соединен с выходом первого блока срав.нения и с первым входом первого триггера, второй вход которого подключен, к второму входу первого элемента ИЛИ 1О и к выходу второго блока сравнения, реверсивный счетчик импульсов, преобразователь код - аналог, второй элемент ИЛИ, генератор импульсов, первый ключ второй триггер первую ли- 15 нию задержки, вход которой соединен с первым входом второго триггера, первый выход которого подключен к управляющему входу первого ключа, информационный вход которого соединен с выходом генератора импульсов, а выход — с первым входом второго элемента ИЛИ, выход которого подключен к счетному входу реверсивного счетчика импульсов, выход которого соединен с входом преобразователя код — аналог, первый, второй, третий и четвертый элементы совпадения, таймер, первый и второй регистры, блок деления, блок сравнения кодов, счетчик импульсов и второй ключ, выход которого соединен с вторым входом второго элемента ИЛИ, информационный вход второго ключа подключен к выходу блока сравнения кодов и к первому входу счетчика импульсон, второй вход которого соединен с выходом генератора импульсов, а выход — с первым входом блока сравнения кодов, втОрсй вход которого подключен к выходу блока деления, первый вход которого 40 соединен с выходом первого регистра, информационный вход которого подключен к выходу таймера, вход которого соединен с управляющим входом нторого регистра, введены вторая линия задержки, третий элемент ИЛИ, третий> четвертый, пятый и шестой триггеры, блок уставок, первый и второй элементы 2И-ИЛИ, третий блок сравнения и аналоговый блок вычитания, первый 50 вход которого подключен к входной шине, второй вход — к выходу преобразователя код — аналог, а выход — к перному входу первого блока сравнения и к первому выходу третьего блока сравнения, второй вход которого соединен с общей шиной, а выход — с первым входом первого элемента совпадения, второй вход которого подключен к второму выходу второго триг-60 гера, второй вход которого соединен с выходом третьего элемента ИЛИ и с первым входом третьего триггера, первый выход которого подключен к пер вому входу второго элемента совпаде--65 ния и к первому входу блока устанок, второй вход — с выходом первого элемента совпадения и с первым входом первого элемента 2И-HJIH, нторой вход которого подключен к выходу четвертого триггера, первый вход которого соединен с первым входом пятого триггера, с третьим входом счетчика импульсов, с управляющим входом первого регистра и с выходом первого элемента 2И-ИЛИ, третий вход которого подключен к перному выходу второго триггера, четвертый вход — к перному входу третьего элемента ИЛИ и к выходу второго элемента совпадения, второй вход которого подключен к выходу перной линии задержки и к входу второй линии задержки, выход которой соединен с первым входом третьего элемента совпадения, выход которого соединен с вторыми входами третьего элемента ИЛИ и четвертого триггера, а второй вход третьего элемента совпадения — с вторым выходом третьего триггера, с вторым входом блока уставок и с первым входом второго элемента 2И-ИЛИ, выход которого подключен к входу таймера и к второму входу пятого триггера, первый ныход которого соединен с вторым входом второго элемента 2И-ИЛИ, третий вход которого соединен с вторым выходом пятого триггера и с упранляющим входом второго ключа, четнертый вход — с входом первой линии задержки и с выходом четвертого элемента совпадения, первый вход которого соединен с выходом первого элемента ИЛИ и с пятым входом второго элемента 2И-ИЛИ, второй вход — с первым выходом пятого триггера, а третий вход — с третым входом второго триггера и с выходом шестого триггера, вход которого подключен к выходу первого блока сравнения, при этом выход блока уставок соединен с вторым входом блока деления, причем первый выход первого триггера соединен с управляющим входом обратного счета реверсивного счетчика импульсов, управляющий вход прямого счета которого подключен к второму выходу первого триггера, а выход — к информационному входу второго регистра. !

На фиг, 1 приведена функциональная схема адаптивного аналого-цифрового преобразователя; на фиг. 2 и 3 диаграммы, пояснякщие работу устройства.

Преобразователь (фиг. 1) содержит ренерсивный счетчик 1 импульсов, преобразователь код — аналог 2, аналоговый блок 3 вычитания, перный 4, второй 5 и третий б блоки сравнения, первый триггер 7, первый 8 и второй 9 элементы ИЛИ, первый ключ 10, генератор 11 ямпульсов, первую 12

1078609 и вторую 13 линию задержки, второй триггер 14, первый 15, второй 16 и третий 17 элементы совпадения, третий элемент ИЛИ 18, таймер 19 первый 20 и второй 21 регистры, третий триггер 22, блок 23 уставок, 5 блок 24 деления, блок 25 сравнения кодов, в торой ключ 26, счетчик 27 имп уль с ов, п ервый элеме н т 2И- ИЛИ 2 8, четвертый 29 и пятый 30 триггеры, второй элемент 2И-ИЛИ 31, четвертый элемент 32 совпадения, шестой триггер 33.

Выход реверсивного счетчика 1 соединен с входом преобразователя 2, выход которого соединен с первыми 15 входами блоков 4-6 сравнения, первый триггер 7, второй вход которого соединен с вторым выходом первого элемента ИЛИ 8, второй элемент ИЛИ, второй вход которого соединен с вы- 70 ходом первого ключа 10, информационный вход которого соединен с выходом генератора ll,импульса, первая линия 12 задержки, выход которой соединен с входом второй линии 13 задерж- 25 ки, второй триггер 14, второй выход которого соединен с первым входом первого элемента 15 совпадения, второй элемент 16 совпадения, первый вход которого соединен с входом второй линии задержки, выход которой соединен с первым входом третьего элемента 17 совпадения, выход которого соединен с вторым входом третьего элемента ИЛИ 18, таймер 19,. выход. которого соединен с первым входом первого регистра 20, второй регистр 21, первый вход которого соединен с выходом реверсивного счетчика, третий триггер 22, второй выход которого соединен с вторым входом бло- 4О ка 23 уставок, выход которого соединен с вторым входом блока 25 сравнения кодов, выход которого соединен с первым входом второго ключа 26 и первым входом счетчика 27 импульсов, 45 первый элемент 2И-ИЛИ 28, выход которого соединен с первым входом чет-. вертого триггера 29, пятый триггер 30, элемента 2И-ИЛИ 31, пятый элемент 32 совпадения, выход которо-, 5p го соединен с входом линии задержки, шестой триггер 33, вход которого соединен с первым входом первого триггера.

Адаптивный аналого †цифров преобразователь работает следующим образом.

В исходном состоянии триггеры 14, 22, 29, ЭЭ установлены в состояние логического нуля, что соответствует 6О уровню логической единицы на первых выходах триггеров 14, 22, 30 и уровню логического нуля на выходах триггера 29 и 33. В счетчике 1 записан максимальный код, в счетчике импуль- б5 сов 27 — нулевой код. На вторые входы блоков 4-6 сравнения соответственно подано напряжение +Е, — Е и нулевой потенциал, при этом блоки 4-6 сравнения срабатывают при условиях

@око-"x 6 U xq ""к Е и Опка "к В, где О q xq — выходной сигнал преобразователя код — аналог 2; допустимая разница преобразуемого и аппроксимирующего сигналов (апертура преобразования).

При включении устройства импульс рт генератора 11 через открытый ключ 10 и элемент ИЛИ 9 поступает на счетный вход счетчика 1, умень.шая его содержимое. В момент времени 1о, когда Оо„о"х E (фиг. 2), вырабатывается импульс на выходе блока 4 сравнения, задним фронтом которого триггер 33 устанавливается в состояние логичес. кой единицы. Положительным фронтом сигнала с выхода триггера 33 триггер 14 устанавливается в состояние логической единицы, при этом ключ 10 закрывается, В момент временило когда 0>„q 0„, срабатывает блок 6 сравнения, и импульс с его выхода, проходя через элемент 15 совпадения, устанавливает триггер 22 в состояние логической единицы, Когда разница

"nba ()к станет меньше, чем значение — Я (момент времени 1 ), импульс с выхода блока 5 сравнения, пройдя через элемент 8 ИЛИ и элемент 32 совпадения, поступает на триггер 14 и т линию 12 задержки. При этом триггер 14 устанавливается в состояние логического нуля, ключ 10 открывается, содержимое счетчика 1 начинает увеличиваться. Время задержки линий 12 и 13 задержки выбирается из условия, чтобы при известной частоте следования f0 импульсов генератора 11 состояние счетчика 1 изменилось за время i на значение, соответствующее изменению Ояко на.величину . В момент времени t + им" пульс с выхода линии 12 задержки, пройдя через элемент 16 совпадения и элемент ИЛИ 18, устанавливает триггер 14 в состояние логической единицы, триггер 22 — в состояние логического нуля, ключ 10 закрывается, при этОм цttxa (ta +(.) "x(tn ) ° этОт å импульс с выхода элемента 16 совпа- дения, пройдя элемент 2И-ИЛИ 28 уетанавливает триггер 30 в состояние логической единицы, счетчик 27 — в состояние логического нуля и записывает в регистр 20 кодовое значение

nr поступающее с таймера 19 и соответствующее временному интервалу и о

hÀ = о= о

1078609

Блок 24 деления вычисляет значеЕ

% 2E

i н ие )<);))) где

< кодовое значение, поступающее с блока 23 уставок, и равное в данном случае значению (» поскольку триггер 22 находится в состоянии логического нуля,.(коп-i ца триггер 22 установлен в состояние ð погической единицы, то <);; соотнет".твует чисЛу 2 ),q- прирост сиГна ла Одкц при изменении состояния счетчика 1 на один разряд. ., Таким образом, в момент времени

t +< открывается ключ 26 и импульсы с выхода блока 25 сравнения кодов .начинают поступать через ключ 26 и элемент ИЛИ 9 на счетчный вход счетчика 1.

Интервалы времени между моментами появления импульсов на выходе блока 25 сравнения кодов зависят от

J значений )<) и )) : и равны

I с.„ f „, . о

Наклон отрезка, соединяющего точкй

Ц))»<» ()о) >""х (< о ) (фиг. 2) ранен

Ч "<о о х,о= ь о )и о 30

Крутизна выходного сигнала преобразователя код - аналог 2 начиная с о момента времени ta + i до момента времени 1<, равна

l4>o т,е. совпадает с а )< о ,о

Таким образом, в те моменты времени, когда триггер 30 находится в 40 состоянии логической единипь), аппроксимирующий сигнал U)<« (t) представляет собой прямую линию, проходящую через точки Оока (1о ) и 0» (1ц ) °

В момент времени <, когда U ) (t ) — 45

))ка ) — ц» (t< )> E, импульс с выхода элемента ИЛИ 8, проходя через элемент 32 совпадения, устанавливает триггер 30 в состояние логического нуля, произ .водит запись координат существенного отсчета преобразуемого сигнала в регистр: 21 и таймер 19. Этю) заканчивается первый цикл преобразования.

Таким образом, при восстановлении . исходногб сигнала полиномом первого порядка по существенным отсчетам (в данном случае по эначениямЦ„„») (t<)) и ц n»<» (t<) погрешность socстановления не превышает значение

Е. Второй цикл преобразования (фиг. 2) заканчивается в момент вре- 60 мени trZ когда 0)<хо ((г) — ()»(г) я, и

ыипульс с выхода первого блока 4 сравнения, проходя через элемент ИЛИ 8, элемент 32 совпадения и элемент 2ИИЛИ 31, записывает н регистр.2) и та<»- Я мвр 19 новые координаты существенного отсчета 0)<„ц (tz) . Этот же импульс устанавливаеэ триггер 14 н Сбстояние логического нуля, ключ 10 открывается сигнал ))<)к<» начинает уменьшаться В момент в емени 4 +2 <, имп ьс

P z ул с выхода линии 13 задержки поступает через элемент 17 совпадения и элемент ИЛИ 18 на триггер 14, устанав ливая его в состояние логическ<эй единицы, к. этому времени Ц„„а (t +

+2<,) О „(tz)-Е Ф

Этот же импульс с ныхоца элемента 17 сонпадения устанавливает триггер 2 9 в состояние логической едини г цы. B момент 1", когда ()<)„,х (t" )

= Ц„(» ), импульс с выхода блока 6 сравнения поступает через элемент 15 совпадения,на триггер 22, устанавли" вая его в состояние логической единицы. Этот же импульс, проходя через элемент 2И-ИЛИ 28, устанавливает триггер 29 в состояние нуля, триггер 30 - н состояние логической единицы, в регистр 20 записывает значение айаг г -1 . С этого момента времени ключ 26 открыт, импульсы с выхода блока 25 сравнения кодов поступают на счетчик 1. При этом сигнал

U))«<» изменяется по прямой (фиг, 2), проходящей через точки 0))«в (t )

« г и Ц» (tz ), В момент времени когда О ))„<» (3) — uх(t>)>)= закайчивается третий цикл преобразования, в регистр 21 и таймер 19 заносятся координаты существенного отсчета

"))ка (tS) °

Работа устройства н остальных циклах аналогична описанной ранее.

Так ж образом, предлагаемое устройство отличается от устройства.прототипа большим коэффициентом сжатия адаптинного преобразования, так как осуществлена днухпараметрическая адаптация по длительности интервала дискретизации и по степени аппроксимирующего полинома: аппроксимирующий сигнал U „о (.6) в зависимости от изменения сигнала может быть полиномом нулевого (участки к. —: 1",, - 1 1 - »," ) порядка ипи первого порядка (участки t тt, t т(,,).

" Фиг ° 3 представлен участок преобразуемого сигнала, соотнетстнующий первому интервалу дискретизации (фиг. 2), при этом с целью упрощения выкладок начало координат совмещено с очкой Ц» (t<, ) . Известно, что преобразуемый сигнал на интервале дискретизации можно заменить полиномом, степень которого на единицу выше степени аппроксимирующего полинома, т.е. на интервале 6; t< сигнал можно описать выражением V» (t ) ° gtz+

+ bt, а на интервале -ta т 0 выражением — U» (6) = bt .

1078609

Аппроксимирующий сигнал U z„< (Ф ) на интервале 0-, t< предетавляется эависююстью 0з (t) =ЪЦ2, а время " определяется иэ условия

U„(t ) =0„,„а((с ) а1 ФЫ»-— (4) ..(досюда

Ь la

МаксюаалЬное значение погрешности аппроксимации 6, (t, ) = U „„a (t )-О» (t) достигается в момейт времени

4 /2 и равно

: — I u,„. ;I-u,9=-,— ()

При hm Е, с учетом формул (1) и (2) получ w (3) В устройстве-прототипе интервал дискретизации определяется иэ услоs llу, (4) -f аор (1 )=а +Ы.— ЪС*6, E

Отсюда прот =,„, Ъ

Сравнивая полученное выражение с формулой (3), получаем 4 2 „

Следовательно, при одинаковой погрешности только одна часть интервала,. дискретизации, а именно интервал

0-,1", вдвое больше интервала дискретизации устройства-прототипа, Аналогично вышеприведенному интервал -1о -, 0 вдвое больше интервала дискретизации устройства-аналога.

Таким образом, предлагаемое устройство при одинаковой точности обладает значительно большим коэффициентом сжатия.

1078 609 ю агагУ

Фиг.

Составитель A.кузнецов

Редактор E.Ëóøíèêîâà Техред1А;Вабинец Корректор Л.Пилипенко

Заказ 984/52 Tltpaa 862 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Рауыская иаб,, д. 4/5

Филиал ППП Патент, г.уигород, ул„Проектная, 4

Адаптивный аналого-цифровой преобразователь Адаптивный аналого-цифровой преобразователь Адаптивный аналого-цифровой преобразователь Адаптивный аналого-цифровой преобразователь Адаптивный аналого-цифровой преобразователь Адаптивный аналого-цифровой преобразователь Адаптивный аналого-цифровой преобразователь 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управлениях

Изобретение относится к области высоковольтной импульсной техники и может быть использовано в качестве источника импульсного электропитания различных электрофизических установок

Изобретение относится к устройствам цифровой автоматики и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2103808
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, в вычислительных устройств, устройствах связи различных отраслей техники

Изобретение относится к области электротехники, в частности к области генерирования электрических импульсов с использованием трансформаторов

Изобретение относится к импульскной технике

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах, работающих в частотном режиме, а также при разработке источников коротких высоковольтных импульсов

Изобретение относится к электротехнике и электронике и может быть использовано в устройствах питания радиоэлектронной аппаратуры, для питания электроприводов и т.д
Наверх