Устройство для обнаружения потери импульса

 

УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ ПОТЕРИ ИМПУЛЬСА по авт. св. № 515271, отличающееся тем, что, с целью повышения оперативности контроля, в него введен счетчик импульсов , вкод которогосоединен с шиной импульсов тактовой частоты, а выходы соединены с дополнительными входами дешифратора. Н2 It 17 (Л

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (19) (и) А (5)) Н 03 К 5/19

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

И ABTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И OYHPbWHA (61) 515271 (21) 3375023/18-21 (22) 04.01.82 (46) 07.04.84. Бюл. У 13 (72) Л.С. Зеленов и А.Я. Штеренберг (53) 681.332.65(088.8) (56) 1. Авторское свидетельство СССР

N - 515271, кл. Н 03 К 5/15, 1974. (54) (57) УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ

ПОТЕРИ ИМПУЛЬСА по авт. св. Ф 515271, о т л и ч а ю щ е е с я тем, что, с целью повышения оперативности контроля, в него введен счетчик импульсов, вход которого соединен с шиной импульсов тактовой частоты, а выходы соединены с дополнительными входами дешифратора.

1084981

Изобретение относится к импульсной технике, а именно к устройствам контроля импульсных последовательностей.

По основному авт. св. Ф 515271 5 известно устройство для обнаружения потери импульса, содержащее триггер, один из входов которого соединен с выходом второго формирователя, а выходы триггера подключены к одним входам логических элементов И, вторые входы которых подключены к выходу первого формирователя, выходы логических элементов И соединены с входами логического элемента ИЛИ, 15 усилитель, две линии задержки, дополнительный триггер, счетчик искажений и дешифратор, причем одна линия задержки подключена к входу первого формирователя, вторая линия задержки 20 включена между первым и вторым формирователями, один вход дополнительного триггера подключен к выходу второго формирователя, íà его второй вход подан входной сигнал, а выходы допол- 25 нительного триггера соедннены с соответствующими входами логических элементов И, при этом счетчик искажений и дешифратор соединены последовательно и включены между выходами логичес-ЗО кого элемента ИЛИ и входом усилителя (1 ).

Однако известное устройство не обеспечивает непрерывную индикацию превышения допустимого числа искажений в течение времени контроля, что ведет к весьма длительному времени, затрачиваемому на контроль импульсной последовательности.

Целью изобретения является повы- 4о шение оперативности контроля.

Поставленная цель достигается тем, что в устройство для обнаруже.ния потери импульса, содержащее триггер, один из входов которого 45 соединен с выходом второго формирователя, а выходы триггера подключены к одним входам логических элементов И, вторые входы которых подключены к Выходу первого формировате-5О ля, выходы логических элементов И соединень) с входами логического элемента ИЛИ, усилитель, две линии задержки, дополнительный триггер, счетчик искажений и дешифратор при55 чем одна линия задержки подключена к входу первого формирователя, вторая линия задержки включена между первым и вторым формирователями, один вход дополнительного триггера подключен к выходу второго формирователя, на его второй вход подан входной сигнал, а выходы дополнительного триггера соединены с соответствующими входами логических элементов И, при этом счетчик искажений и дешифратор соединены последовательно и включены между выходами логического элемента ИЛИ и входом усилителя, введен счетчик импульсов, вход которого соединен с шиной импульсов тактовой частоты, а выходы соединены с дополнительными входами дешифратора.

На фиг. 1 представлена электрическая структурная схема предлагаемого устройства; на фиг. 2 — структурная схема управления порогом срабатывания дешифратора для одного разряда °

Устройство содержит линии 1 и 2 задержки, формирователи 3 и 4, триггеры 5 и 6, логические элементы И

7 и 8, логический элемент ИЛИ 9, счетчик 10 искажений, дешифратор 11, усилитель 12, счетчик 13 импульсов °

При этом одни из входов триггеров

5 и 6 подсоединены к выходу второго формирователя 4, выходы — к одним входам логических элементов И 7 и 8 соответственно, вторые входы которых подключены к выходу первого формирователя 3, выходы логических элементов

И 7 и 8 соединены с входами логического элемента ИЛИ 9, первая линия 1 задержки подключена к входу первого формирователя 3, вторая линия 2 задержки включена между первым 3 и вто рым 4 формирователями, счетчик 10 искажений и дешифратор 11 соединены последовательно и включены между выходом логического элемента ИЛИ 9 и входом усилителя 12, счетный вход счетчика 13 импульсов подключен к шине импульсов тактовой частоты, которая подключена к входу первой линии 1 задержки, а выходы счетчика

13 соединены с дополнительными входами дешифратора 11, при этом ,второй вход триггера 5 подсоединен к шине контролируемой, а второй вход триггера 6 — к шине эталонных импульсных последовательностей.

Устройство работает следующим образом.

Контролируемую импульсную последовательность подают на вход 14, а эталонную импульсную последовательность, с которой сравнивают контроз 1084 лируемую, подают на вход 15. Оба триггера 5 и 6 устанавливаются в исходное состояние импульсами тактовой частоты, поступающими на вход

16, и через линии 1 и 2 задержки и формирователи 3 и 4 на входы триггеров 5 и 6. Импульсы тактовой частоты синхронны и синфазны с импульсами эталонной последовательности. Минимальное время между импульсами так- 10 товой частоты на входах триггеров и импульсами контролируемой последовательности зависит от быстродействия триггеров, максимальное время— от тактовой частоты контролируемой последовательности. Время подачи эталонной последовательности ограничено только импульсами на входах триггеров и импульсами тактовой частоты, подаваемыми на входы элементов 20

И 7 и 8,на вход линии 2 задержки.

Таким образом, импульсы контролируемой последовательности могут подаваться до импульсов эталонной последовательности, совпадать с ними или отставать от них, но не выходить за пределы разрешенного интервала времени, определяемого временем подачи импульсов тактовой частоты на входы триггеров 5 и 6 и временем выдачи импульсов с формирователя 3.

Через некоторое время, определяемое линией 1 задержки после подачи импульсов последовательностей на входы элементов И 7 и 8, подается импульс задержанной тактовой частоты. При появлении ложного импульса в контролируемой последовательности элемент И 7 откроется потенциалом с прямого выхода триггера 5 и импульс

40 тактовой частоты пройдет через нее, через элемент ИЛИ 9 на вход счетчика 10 искажений. Счетчик 10 искажений сосчитает этот импульс.

При потере импульса в контролируемой последовательности, триггер 6

45 установится импульсами эталонной последовательности в такое состояние, что его потенциал с прямого выхода откроет элемент И 8, импульс тактовой частоты проходит через него, через элемент ИЛИ 9 на вход счетчика 10 искажений. Счетчик 10 искажений сосчитает этот импульс. При отсутствии импульсов и в контролируе мой последовательности, и в эталонной последовательности, а также при наличии импульсов одновременно в обоих последовательностях, элементы

981 4

И 7 и 8 закрыты и на их выходах импульсов не имеется. Задавшись допустимой вероятностью искажений в контролируемой последовательности и временем контроля, можно подсчитать допустимое число искажений.

Исходя из этого, выходы счетчика

10 искажений подсоединяются к дешифратору 11, который выдает сигнал при превышении допустимого числа искажений. Этот сигнал через усилитель 12 выдается на индикаторную лампочку 17.

Для обеспечения непрерывной индикации превышения допустимого числа искажений в течение всего времени контроля со входа 16 импульсы тактовой частоты подаются на счетчик 13 импульсов, выходы которого подсоединяются к дешифратору 11 и изменяют порог его срабатывания пропорционально времени контроля.

Поскольку количество искажений также пропорционально времени контроля, срабатывание дешифратора произойдет в любой момент времени контроля, как только количество искажений превысит текущее допустимое значение.

Введение переменного порога срабатывания дешифратора значительно сокращает время контроля аппаратуры, особенно в системах с низкими тактовыми частотами и в системах с низкой вероятностью искажений. Кроме того, при искажениях, превышающих допустимые, что особенно проявляется при неисправностях в системах приема ин— формации, устройство с переменным порогом выдаст сигнал превьш ения значительно раньше, что ускорит принятие мер к устранению неисправности.

Этим значительно сокращается время пребывания системы в состояние нНеисправно".

На вход 18 элемента И 19 подается сигнал с прямого выхода одного из разрядов счетчика искажений, а на вход 20 элемента И 19 подается сигнал с прямого выхода одного из разрядов счетчика импульсов. На входы 2 1 и 22 элемента И 23 подаются соответственно сигналы с обратных выходов тех же разрядов счетчика искажений и счетчика импульсов. С выходов элементов И 19 и 23 сигналы подаются на входы элемента ИЛИ 24, а с выхода элемента ИЛИ 24 на вход элемента И 25.

1084981

Составитель В. Каськов

Редактор Н. Бобкова Техред M.Êóçüìà

Корректор А. Ференц

Заказ 2035/53 Тираж 862 Подписное

ВЧИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб, д. 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

На вход 26 элемента,И 25 подается результат сравнения n-ro разряда счетчика 10 искажений и n+k-го разряда счетчика 13 импульсов. Величина

k может иметь значение от 0 до m.

При числе на счетчике 10 искажений, равном числу на счетчике 13 импульсов, происходит срабатывание

1элемента И 19 или элемента И 23 во всех сравниваемых разрядах, на выходе элемента ИЛИ 24 по всем разрядам появляется сигнал и элемент И 25 сработает.

Введение дополнительных элементов позволяет проводить непрерывную индикацию числа искажений в течение всего времени контроля, что повышает оперативность контроля, например, при использовании предлагаемого устройства в системе импульсной связи, на 10-153 повышает вероят-. ность своевременного обнаружения ошибки в передаваемой информации.

Устройство для обнаружения потери импульса Устройство для обнаружения потери импульса Устройство для обнаружения потери импульса Устройство для обнаружения потери импульса 

 

Похожие патенты:

Изобретение относится к измерительной технике и предназначено для контроля обеспечения режима насыщения транзисторного ключа - основного элемента при разработке высокоэффективной силовой бесконтактной защитно-коммутационной аппаратуры

Изобретение относится к радиотехнике и может быть использовано в устройствах анализа и измерения параметров регулярных импульсных последовательностей

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности и амплитуде

Изобретение относится к импульсной цифровой технике для формирования импульсов требуемой длительности по каждому из трех событий: при включении питания, по сигналу замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или прекращения изменения входных импульсов при разрешении обнаружения

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (при включении питания, по сигналу от замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или “зависания” (прекращения изменения) импульсов входного импульсного сигнала, при разрешении обнаружения) и может быть использовано, например, в качестве устройства для формирования импульсов системного сброса (RESET (RST)) микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с функцией аппаратного сторожевого таймера для перезапуска прикладной программы при “зависании” М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (по фронту сигнала на первом управляющем входе, по нулевому уровню сигнала от замыкающей кнопки с подавлением дребезга при единичном сигнале на первом управляющем входе, при обнаружении пропуска импульса или “зависания” (прекращения изменения) сигнала на импульсном входе при разрешении единичными сигналами на первом и втором управляющих входах), и может быть использовано, например, в качестве формирователя импульсов системного сброса (RESET (RST)) устройства программного управления (УПУ) с энергонезависимым оперативным запоминающим устройством (ОЗУ) обслуживаемой или необслуживаемой микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с поддержкой режима аппаратного сторожевого таймера для перезапуска УПУ при “зависании” прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности, амплитуде и периоду
Наверх