Устройство для управления процессом вычисления на электронных цифровых вычислительных машинах

 

Класс 42m, И

СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Л. Б. Емельянов-Ярославский и Ю. Ф. Щербаков

УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ПРОЦЕССОМ ВЫЧИСЛЕНИЯ

НА ЭЛЕКТРОННЫХ ЦИФРОВЫХ ВЫЧИСЛИТЕЛЬНЫХ МАШИНАХ

Заявлено 19 ноября 1956 г. за № 561106 в Комитет по дела.,i изобретений ii QTKphlTII!, при Совете liiiil!cTpoB ГССР

В современных электронных цифровых вычислительных машинах различного назначения управление проце:"сом вычисления осуществляется выработкой комплекса сигналов, которые выполняют те или иные функции в зависимости от выполняемой команды. момента времени и условий. Под условием подразумеваются коды чисел и их знаки. Для выработки комплекса сигналов, удовлетворяюших каждому моменту времени, команде и условиям, в современных цифровых машинах строится система управления, состоящая из большого количества логических цепочек запоминающих элементов счетчиков и др.

Такие цепочки и элементы связаны между собой сложной функциональной зависимостью. Система их построения подчас совершенно случайна, вследствие чего система управления выливается в сложный логический узел, трудно поддающийся расчету во временных соотношениях и контролю.

Известны также устройства управления процессом вычисления электронных цифровых машин, в которых в качестве датчиков используются диодные дешифраторы, количество которых соответствует числ команд.

Описываемое устройство отличается от известных тем, что в нем в качестве датчиков сигналов применен статический накопитель, число разрядов которого соответствует количеству управляющих каналов машины. Такое устройство является наиболее упрощенным и позволяет ускоренно вести перестройку его при изменении функций машины.

На чертеже приведена примерная схема устройства.

Сигнал по каналу С открывает входные клапаны ВК и на счетчикрегистр СЧ записывается код операции, которую необходимо выполнять.

Воздействуя через дешифратор Л на накопитель О, код операции выбирает условное число, которое по каналам ai...) записывается на счетчик

СЧ. Это условное число является начальным адресом ячейки а, (на чертеже не обозначен), где находится код, соответствующий совокупности

Х 113432 — 2 ——

Предмет изобретения

Устройство для управления процессом вычисления на электронных цифровых вычислительных машинах, о тл и ч а ю щ е е с я тем, что, с целью упрощения устройства и возможности ускорения его перестройки при изменении функций машины, в нем в качестве датчиков сигналов применен статический накопитель, число разрядов которого соответствует количеству управляющих каналов машины. сигналов, необходимых для выполнения первого элементарного действия данной операции. Сигнал по каналу с и задержки 3> и 34 также перебрасывает триггер Тр„который разблокирует клапаны Ki и К . Блокировка этих клапанов осуществляется сигналом, который поступает по каналу ф при выполнении последнего элементарного действия операции.

При выполнении операции к содержимому счетчика СЧ с генератора

Х через клапан К, прибавляется единица. Совокупность сигналов для выполнения операции зафиксирована в виде условных чисел в ячейках, адреса которых с а по a„, таким образом прибавлением к содержимому счетчика единицы достигается последовательное считывание содержимого ячеек, начиная с адреса а,. по адрес а,, в которых зафиксированы все сигналы для производства элементарных действий, входящих в состав операции.

По каналам b ....1 происходит выдача этих сигналов в машин .

В ячейке а „в разряде ф должен быть зафиксирован сигнал, который «говорит» машине о том, что операция закончена; одновременно он через триггер Тр, блокирует клапаны К и К . Иногда при выполнении операции машины циклически повторяют одно или несколько элементарных действий. В приведенной схеме для этой цели служат разряды ячеек б и р. В случае повторения какого-либо комплекса сигналов, зафиксированных в ячейке а>, в ячейке а, в разряде б фиксируется сигнал повтоосния, который .при наличии условия «необходимость повторения» — канал у> блокирует добавление единицы на счетчик СЧ.

Если имеет место возврат или переход к какому-либо участку другой программы элементарных операций, необходимо иметь это условие по каналу ур и в ячейки а, сигнал перехода в разряде р, а в разрядах а; ячейки а — адрес ячейки, куда необходимо перейти. На время изменения адреса в счетчике СЧ дешифратор блокируется клапаном К . Разблокировка схемы при повторениях и переходах осуществляется через задержки 3 и 3>.

Устройство для управления процессом вычисления на электронных цифровых вычислительных машинах Устройство для управления процессом вычисления на электронных цифровых вычислительных машинах Устройство для управления процессом вычисления на электронных цифровых вычислительных машинах 

 

Похожие патенты:

Изобретение относится к области цифровой вычислительной техники, применяется при построении алгоритмически распределенных устройств (систем) микропрограммного управления вычислительных и управляющих систем высокой производительности

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении алгоритмически распределенных устройств микропрограммного управления вычислительных и управляющих систем высокой производительности, реализующих параллельные алгоритмы обработки информации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении распределенных систем программного управления, а также подсистем логического управления многоуровневых АСУ

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении систем управления технологическими процессами

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении систем управления технологическими процессами

Изобретение относится к автоматике и цифровой вычислительной технике и может найти применение при построении управляющих и вычислительных систем высокой производительности, а также подсистем логического управления многоуровневых иерархических автоматизированных систем управления

Изобретение относится к автоматике и цифровой вычислительной технике и может быть использовано при построении алгоритмически распределенных устройств микропрограммного управления вычислительных и управляющих систем высокой производительности, проектируемых на базе однотипных БИС (СБИС) и реализующих параллельные алгоритмы обработки информации

Изобретение относится к автоматике и вычислительной технике, предназначено для выполнения требуемых функций программного управления с автоматическим перезапуском при «зависании» прикладной программы и автоматическим переходом в режим сохранения оперативной информации с помощью резервного источника напряжения питания при отключении или аварии основного источника напряжения питания и может быть использовано, например, в качестве ядра микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления в реальном времени с поддержкой режима аппаратного сторожевого таймера для перезапуска при «зависании» прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к области компьютерных систем и может быть использовано для выполнения процессором команд с плавающей запятой и упакованных данных

Изобретение относится к системам обработки данных

Изобретение относится к адресации регистров в устройстве обработки данных и может быть использовано для цифровой обработки сигналов

Изобретение относится к радиоэлектронике

Изобретение относится к устройствам обработки данных

Изобретение относится к системам обработки данных, имеющим регистровый банк и поддерживающим векторные операции

Изобретение относится к области систем обработки данных, которые обеспечивают выполнение операций типа "один поток команд и множества потоков данных"

Изобретение относится к конфигурируемым по длине вычислительным устройствам для длинных чисел

Изобретение относится к сетевым коммуникациям и, в частности, к встраиваемым в приложения средствам управления для осуществления обмена по сетям

Изобретение относится к области микропроцессоров и компьютерных систем
Наверх