Интерфейсный блок

 

ИНТЕРФЕЙСНЫЙ БЛОК, содержащий дешифратор, первую группу выходных элементов ИЛИ и коммутатор, причем входы стробирования, адреса и информации блока соединены с входами дешифратора, вход синхронизации блока соединен с управляющим входом коммутатора, выходы которого являются .информационной группой выходов интерфейсного блока, выходы выходньк элементов ИЛИ группы образуют выход подтверждения блока, отличающийся тем, что, с целью повышения достоверности, в него введены группа передающих каналов, входной элемент ИЛИ и вторая группа выходных элементов ИЛИ, а каждый передающий канал содержит триггер, элементы И, ИЛИ, ШШ-НЕ, коммутирующий элемент, формирователь импульсов и элемент задержки, причем в каждом передающем канале выход триггера соединен с первым управляющим входом триггера и входами элемента задержки и управления коммутирующего элемента, выход которого соединен с входом формирователя импульсов, выход которого соединен с первым входом элемента I-LTIH, второй и третий ходы которого соединены соответственно с выходом элемента задержки и с выходом элемента И, выход элемента ИЛИ соединен с вторым управляющим входом триггера, выход элемента ИЛИ-НЕ - с первым входом элемента И, при этом первая группа выходов дешифратора соединена с информационными входами триггеров передающих каналов группы, вторая (Л группа,выходов - с входами коммутирующих элементов и с первыми входами элементов ИЛИ-НЕ соответствующих передающих каналов группы, вход синхронизации блока соединен с входом стробирования триггера и вторым входом элемента И каждого передающего канала группы, входы адреГС са и информации блока соединены с о оэ соответствующими входами входного элемента ИЛИ, выход которого соеди; нен с третьим входом элемента И каждого передающего канала группы, выход коммутирующего элемента каждого передающего кйнала соединен с соответствующим информационным входом коммутатора и с входами выходных элементов ИЛИ второй группы, выходы которых соединены с выходом подтверждения блока.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

3(:;11 G06 F 3 04

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCHOMV СВИДЕТЕЛЬСТВМ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3596551/18-24 (22) 30.05.83 (46) 23.10.84. Бюл. Р 39 (72) В.Н.Судариков (53) 681.3(088.8)

Ъ (56) 1. Куценко А. Б, и др. Мини-ЭВМ в экспериментальной физике. М., Атомиздат, 1975, с.95-101.

2. Титов Л.Г. и др. Типовой интерфейс функционального блока с каналом передачи данных.-Сб. "Вопросы атомной науки и техники", сер. "Ядерное приборостроение", вып. 26. М., Атомиздат, 1974, с. 95-98. (54) (57) ИНТЕРФЕЙСНЫЙ БЛОК, содержащий дешифратор, первую группу выходных элементов ИЛИ и коммутатор, причем входы стробирования, адреса и информации блока соединены с входами дешифратора, вход синхронизации блока соединен с управляющим входом коммутатора, выходы которого являются информационной группой выходов интерфейсного блока, выходы выходных элементов ИЛИ группы образуют выход подтверждения блока, о т л и— ч а ю шийся тем, что, с целью повышения достоверности, в него введены группа передающих каналов, входной элемент ИЛИ и вторая группа выходных элементов ИЛИ, а каждый передающий канал содержит триггер, элементы И, ИЛИ, ИЛИ-НЕ, коммутирующий элемент, формирователь импульсов и элемент задержки, причем в каждом передающем канале выход триг„„Я0„„1120311 А гера соединен с первым управляющим входом триггера и входами элемента задержки и управления коммутирующего элемента, выход которого соединен с входом формирователя импульсов, выход которого соединен с первым входом элемента ИЛИ, второй и третий входы которого соединены соответственно с выходом элемента задержки и с выходом элемента И, выход элемента ИЛИ соединен с вторым управляющим входом триггера, выход элемента ИЛИ-НŠ— с первым входом элемента И, при этом первая группа выходов дешифратора соединена с информационными входами триггеров передающих каналов группы, вторая группа выходов — с входами коммутирующих элементов и с первыми входами элементов ИУХ-НЕ соответствующих передающих каналов группы, вход синхронизации блока соединен с входом стробирования триггера и вторым входом элемента И каждого передающего канала группы, входы адреса и информации блока соединены с соответствующими входами входного элемента ИЛИ, выход которого соеди:нен с третьим входом элемента И каждого передающего канала группы, выход коммутирующего элемента каждого передающего канала соединен с соответствующим информационным входом коммутатора и с входами выходных элементов ИЛИ второй группы, выходы которых соединены с выходом подтверждения блока.

il20jIl

Изобретение относится к технической физике и может быть использовано в составе многоканальных управляющих систем для управления различными устройствами, например электрон. ными упранляющими модулями исследовательских критических сборок.

В этом случае управляющая система находится под воздействием помех, создаваемых силовым оборудованием, вследствие чего в ней происходят различного рода программные и аппа-. ратные сбои. В то же время при управлении интерфейсными блоками, обслуживающими органы регулирования критсборки, особое значение приобретает надежность управления.

Известно устройство, содержащее дешифратор, один иэ выходон которого соединен с исполнительной шиной, а другой — через ключ, управляемый внешним исполнительным устройством, с шиной состояния интерфейсного блока.

Устройство получает сигналы управления по шинам адреса и синхронизации, которые дешифруются дешифрато- ром и с соответствующих выходов последнего поступают на исполнительную шину и шину состояния, Сигнал с

ЗО шины состояния поступает во внешнее устройство для подтверждения получения сигнала управления (l3.

Наиболее близким к предлагаемому по технической сущности является устройство, содержащее дешифратор, выходы которого соединены с входами элемента ИЛИ, выход которого соединен с шиной состояния интерфейсного блока, а каждая из и исполнительных шин интерфейсного блока соединена с выходом блока ключей, вход управления которого соединен с шиной синхронизации интерфейсного блока, шинь управления и функции соединены с входами дешифратора, а каждый из входов блока ключей — с одним из входов элементон ИЛИ. Устройство, являющееся выводным интерфейсным блоком, предназначено для эксплуатации в нормализованном каркасе. Оно M получает сигналы управления по шинам субадреса Рк, функции ФЕ и управления Б, которые дешифрируются дешифратором и с соответствующих выходов последнего поступают на входы 5 блока ключей, а также через элементы ИЛИ на шину состояния. Сигнал с шины состояния поступает но внешнее устройство для подтверждения получения сигнала управления данным интерфейсным блоком и анализируется им в момент прихода импульса синхронизации (2).

Недостатком известных устройств является низкая достоверность информации,. так как они одинако — î воспринимают как действительные, так и ошибочные сигналы управления.

Цель изобретения — повьппение достоверности принимаемой информации.

Иоставленная цель достигается тем, что в интерфейсный блок, содержащий дешифратор, первую группу выходных элементов ИЛИ и коммутатор, причем входы стробиронания, адреса и информации блока соединены с входами дешифратора р ВхОд синхрониза ции блока соединен с управляющим входом коммутатора, выходы которого янляются информационной г.оуппой выходов интерфейсного блока, выходы выходных элементов ИЛИ группы образуют выход подтверждения блока, введены группа передающих каналов, входной элемент ИЛИ и вторая группа выхоцных элементов ИЛИ, а каждый передающий какал содержит триггер элементы И, ИЛИ ИЛИ-НЕ„ коммутирую-щий элемент, формирователь импульсан и элемент задержки, причем н каждом. передающем канале выход триггера соединен с первым управляющим входом триггера и входами элемента задержки н управления коммутирующего элемента, выход которого соединен с нходом формирователя импульсон, вь ход которого соединен с первым входом элемента ИЛИ, второй и третий входы которого соединены соответственно с выходом элемента задержки н с выходом элемента К, выход элемента ИЛИ соединен со вторым управляющим входом триггера, выход элемента ИЛИ-HE — с первым входом эле— мента И, при этом первая группа выходов цешифратора соединена с информационными входами триггеров передающих каналов группы„ вторая группа выходов — с. в. :одами коммутирующих элементов и с первымн входами элендеи

ТоВ ИЛИ-HE coQтветcтнующиу iiaреда,*; щах каналов группы, вход синхронизации блока соединен с входом стробиронания триггера и вторым входом элемента И каждого передающего канала группы, входы адреса и информации блока соединены с соответствующими

3 112031 входами входного элемента ИЛИ, выход которого соединен с третьим входом элемента И каждого передающеro канала группы, выход коммутирующего элемента каждого передающего.канала соединен с соответствующим информационным входом коммутатора и с входами выходных элементов ИЛИ второй группы, выходы которых соединены с выходом подтверждения блока.

На чертеже приведена функциональная схема предлагаемого устройства.

Интерфейсный блок содержит дешифратор l, коммутатор 2, входной элемент ИЛИ 3 и первую 4-1 и вторую

4-2 группы выходных элементов ИЛИ, группу из и передаюших каналов 5, каждый иэ которых содержит триггер 6, элемент И 7, коммутирующий элемент

8, элемент 9 задержки, имеющий выдержку времени ь, элемент ИЛИ 10, элемент ИЛИ-НЕ 11, формирователь

12 импульсов. При этом интерфейсный блок имеет входы 13-16 стробирования, адреса, информации и синхронизации соответственно и выходы 17 и

18 соответственно информации и подтверждения. Дешифратор I имеет первую группу выходов 19 и вторую группу выходов 20. . Устройство работает следующим образом.

Иэ всего многообразия функций выделим две, одна из которых, например Ф (25), является основной, а другая, например Ф (15), вспомога-. тельной. Отметим также значение суб° адреса Р (1 ).

Допустим, в некоторый момент времени на входные шины со второй по четвертую подается вспомогательный сигнал управления Б. P (1 ), Ф (15 ) .

При этом на выходе 19 дешифратора 1 появляется сигнал "1", а на выходах элементов ИЛИ-НЕ 11 и ИЛИ 4 устанавливаются соответственно "0 и

На остальных выходах дешифратора

1 сохраняются логические "0", поэтому на выходах элементов ИЛИ-НЕ 11

ll присутствуют единичные сигналы, поступающие на входы соответствующих элементов 7 -7„, на других входах которых присутствуют

По импульсу с входа 16 синхронизации устанавливается в единичное состояние триггер б 1, и на вход ком- 55 мутирующего элемента 8„ поступает управляющий сигнал. Кроме того, импульс синхронизации проходит через

I 4 элементы И 72-7, и @1И 10 — I O u

0 устанавливает или подтверждает нулевое состояние триггеров 6„-6

2 и поддерживающих коммутирующие элементы 8-8 в закрытом состоянии.

В момент поступления импульса синхронизации на вход 16 внешнему устройству выдается сигнал с выхода 18 подтверждения, сигнализирующий о приеме вспомогательного сигнала управления данным интерфейсным блоком.

Через время, меньшее с, подается на входы 13-15 интерфейсного блока основной сигнал управления

Б.P(I ), Ф(25}. При этом на выходе

20 дешифратора 1 появляется сигнал, вызывающий появление "Îв на выходе элемента ИЛИ-HF. 11 и сигнала под1 тверждения на выходе 18, долучаемого через элементы 8 и 4. Импул) сы с входа 16 синхронизации поступают через элементы И 7 -7 на входы эле2 ментов ИЛИ IO — 10„и далее на Ввходы триггеров 6 -6, подтверждая

2 тем самым их нулевое состоявшие. В момент поступления импульса синхронизации внешнему устройству выдается сигнал подтверждения о приеме основного сигнала управления интерфейсным блоком.

Одновременно через управляющий вход, коммутатора 2 на выход поступает управляющий импульс. По оконча нии сигналов Б, Р(1), Ф(25) запускается формирователь 12 импульсов, переводящий через элемент ИЛИ 101 триггер 6 н нулевое положение. Устройство возвращается в исходное состояние.

Таким образом, при поступлении вспомогательного сигнала управления с детерминированным опережением оснонного сигнала управления, что соответствует отсутствию каких-либо сбоев в управлении,-интерфейсный блок вырабатывает соответствующие сигналы подтверждения и требуемый исполнительный сигнал.

Рассмотрим работу устройства при наличии программных или аппаратных сбоев значений входных сигналов блока. К таким сбоям можно, например, отнести искажение основного сигнала Б.Р(к)Ф(Р) управления при его возникновении за время, меньшее после наличия вспомогательного сигнала, задержку в поступлении основного сигнала Б.Р(к)Ф(Р/ на время, большее ь, и искажение вспомогаi i 2031 i

Составитель ..Стернин

Редактор И.Николайчук Техред Ц.„1 оцюбняк

- Dõóоектор В . 1 ирня к

Заказ 7742/35 Тираж 698

ВНИИПИ Государственного комитета ССР по делам изобретений и открытий

113035, Москва, Ж-35. Гаушская наб,, д. 4/5

1: ох нисное филиал 1ПЩ Да тент" г. Уж, ->род „ул, Ярое-. ктная,, тельного сигнала Б. Р(к),Ф (15 ) управления или его отсутствие.

В этом случае интерфейсный блок остается в исходном состоянии, если поступающие сигналы не относятся к номенклатуре значений данного блока, так как не сработает дешифратор

1, или при искажении сигналов, относящихся к номенклатуре значений блока, но не соответствующих выбору требуемого передающего канала 5, за время, меньшее Ф, происходит установка в исходное состояние всех триггеров 6 передающих каналов через соответствующие элементы

1(ЛИ 1 O.

Таким образом, при наличии сбоев сигналы управления не принимаются и не передаются на исполнение устройством.

Использование предлагаемого интерфейсного блока позволяет существенно повысить достоверность передачи управляющих сигналов эа счет исключения иcïîëíåíèÿ интерфейсными блоками ошибочных сигналов управления, что являет я важным при создании устройств повышенной надежности,

Интерфейсный блок Интерфейсный блок Интерфейсный блок Интерфейсный блок 

 

Похожие патенты:

Изобретение относится к измерительной технике и предназначено для определения плотности жидкости

Изобретение относится к устройствам телевизоров, имеющих формат изображения широкоэкранного соотношения сторон

Изобретение относится к различным вариантам схем автоматического переключения входного сигнала монитора

Изобретение относится к области компьютерной техники, преимущественно к ручному вводу данных в компьютер

Изобретение относится к области вычислительной техники, в частности к конструкции клавиатур для ввода информации

Изобретение относится к устройствам многоцелевых оптических клавиатур, представляющим широкое разнообразие вводов клавиш

Изобретение относится к осуществлению виртуальной реальности или телереальности

Изобретение относится к устройству и способу управления работой канала данных отображения (ДДС) монитора

Изобретение относится к устройствам ввода, таким, как клавиатура, и может быть использовано для пишущей машинки, компьютера и других аналогичных устройств

Изобретение относится к вычислительной технике и может быть использовано в информационно-управляющих автоматизированных системах
Наверх