Логический пробник

 

1. ЛОГИЧЕСКИЙ ПРОБНИК, содер-. жащий последовательно соединенные контрольный щуп, ограничительный резистор, блоксогласования , блок обнаружения импульсов, первый выход которого соед1П1ен с входол.1 одновибратора, выход которого соединен с ; первым входом семнсегментиого индикатора, отличаюидийся тем, что, с целью повышения достоверности контроля и распл рения функциональных возможностей, в не-; го введены двухкаскадный эмиттерный повторитель , блок останова, формирователь фронг. тов тактовых импульсов, первый и второй янформащюнные триггеры, причем первый вход двухкаскадного эмиттерного повторителя соединен с тактовым входом пробника, а выход соединен с первым входом формирователя фронтов тактовых импульсов, второй вход которого соединен с выходом блока останова, третий и четвертый входы формирователя фронтов тактовых импульсов подключены соответственно к шине плюс и минус источника питания, выход формирователя фронтов тактовых импульсов соединен с синхровходамипервого и второго информадационных триггеров, выходы которых соеднне ны соответственно с вторым и третьим входами семисегментного индикатора, D-входы первого и второго информавдонных триггеров соединены с вторым и третьим выходами блока обнаружения импульсов, а вход блока останова соединен с ииформащюнньш входом пробника, второй вход двухкаскадного эмиттерного повторителя соединен с вторым входом блока согласования и с шиной минус источника питания, третий вход двухкаскадного эмиттерного повторителя соединен с третьим входом блока согласования и с пшной плюс источника питания, которая соед1Н ена с четвертым входом семмссгментного индикатора. 2. Логический пробник но п. I, о т л и ч а ю щ и и г я тем, что формирователь фронтов тактовых импульсов содержит переключатель , два ограничительных резистора, элемент ИЛИ-ИЕ, элемент НЕ, первый и второй элементы И-ИЕ, элемент И, элемент задержки , счетчик, задатчик кода номера.так (Л та, управляюицш триггер, причем первый С вход формирователя фронтов тактовых импульсов соединен с переключателем, контакты первого и второго положения которого соединепы соответственно с первым входом элемента ИЛИ-ИЕ и входом элемента НЕ, а через первый и второй ограничительные резисторы с шиной плюс и минус источника питания , выход элемента НЕ через второй вход элемента ИЛИ-НЕ соеданетг с первым входом первого элемента И-НЕ, второй вход которого соединеп с выходом управляющего триггера , с1П1хровход управляющего триггера соединен с вторым входом формирователя фронтов тактовых импульсов и входом элемента задержки , информационный вход управляющего триггера соединен с выходом логической еди-пиць , а П-вход управляющего триггера соединен с выходом второго элемента И-ПЕ. первый вход которого соединен с выходом элеMeHta задержки, второй .вход - с выходом элемента И, входы которого соединены с ипвсрспыми выходами счетчика, инфор.маииоп- . ные входы счетчика соединегсы с Bi.ixoaaMH

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

1» 3 (l9l J(III

6 О1 R 31/28

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 36010 1,6/24 — 21 (22) 06.06.83 (46) 30.12.84. Бюл. N 48 (72) Б. H. !(!гнатов, В. Г. Ляпин и 10. В. Шуленин (53 } 621.317 (088.8) (56) 1. Авторское свидетельство СССР N 580514, кл. G 01 R 19/04, 1977.

2. "Радио", 1978, N 9, с. 48 (прототип). (54) (57) 1. ЛОГИЧЕСКИЙ ПРОБ!!ИК, содержащий последовательно соединенные контрольный щуп, ограничительньш резистор, блок согласования, блок обнару>кеш1я импульсов, первый выход которого соединен с входом одновибратора, выход которого соедш ен с; первым входом семисегментного индикатора, отличающийся тем, что, с целью повышения достоверности контроля и расширения функциональных возможностей, «не-, го введены двухкаскадный эмиттерный повторитель, блок осталова, формирователь фрон-.. тов тактовых импульсов, первь.й и второй информационные триггеры, причем первый вход двухкаскадного эмиттсрного повторителя соединен с тактовым входом пробника, а выход соединен с первым входом формирователя фронтов тактовых импульсов, второй вход которого соединен с выходом блока останова, третий и четвертый входы формирователя фронтов тактовых импульсов подключены соответственно к шине "плюс" и "минус" источника питания, выход формирователя фронтов тактовых импульсов соединен с синхровходами первого и второго пнформациционных триггеров, выходы котооых соеднне9 ны соответственно с вторым и третьим входами семиссгментного индикатора, Р-входы первого и второго информационных триггеров соединены с вторым и третьим выходами блока обнаружения импульсов, а вход блока осталова соединен с информашшнным входом пробника, второй вход двухкаскадного эмиттерного повторителя соединен с вторым входом блока согласования и с шиной "минус" источншса питания, третий вход двухкаскадного эмиттсрного повторителя соединен с третьим входом блока согласования и с шиной "плюс" источника питания. которая соединена с четвертылт входол1 семисегментного индикатора.

2. Логический пробник но í. 1, о т л ич а и щ и и r я тем, что формирователь фронтов тактовых пмпульсов содержит переключатель, два ограничительных резистора, элемент ИЛИ-ИЕ, элемент НЕ, первый и второй элементы И вЂ” 1IЕ, элемент И, элемент за- @ дер>кки, счетчик, задатчик кода номера.такта, управляю1ций триггер, причем первый вход формирователя фронтов тактовых импульсов соединен с переключателем, контакты . первого и второго положения которого соеди- нены соответственно с llcp«bIM входом элемента ИЛИ-ИЕ и входом элемента НЕ, а через первый и второй ограничительные резисторы с шиной "шпос" и "минус" источника питаэаииь цич, выход элемента HE через второй «ход зпемеита ИЛИ-HE соединен с первым входом первого элемента И вЂ” НЕ, второй вход которого соединен с выходом управляющего триггера, спнхровход управляющего триггера соединен с вторым входом формирователя фронтов тактовых импульсов и входом элемента задержки, информационный вход упра«ляющего триггера соединен с выходом логичсской еди- фЬ ницы, a R-вход управляющего триггера соединен с выходом второго элемента И вЂ” ИЕ. псрвь;.й вход которого соединен с выходом элемента задержки, второй .вход — с выходом элемента И, входы которого соединены с инверсными выходами счетчика, информационные входы счетчика соединены с выходами

; эадатчика кода номера такта, установочный . вход счетчика соединен с синхровходом управляющего триггера„а с стный вход — с выходом первого элемента И -HE, выход переполнения счетчика соединен с выходом

t формирования фронтов тактовых импульсов.

1132268

3. Логический пробник по и. 1, о т л ич а:o шийся тем, что блок останова содержит элемент сравнения, выход которого соединен с выходом блока осталова, первый вход элемента сравнения соединен с входом блока останова, а второй — с выходом эа датчика кода признака команды.

I. . Изобретение относится к автоматике и вычислительной технике и может найти црименение в измерительных и контролирующих устройствах, используемых при отладке логических блоков, микропроцессоров, ЭВМ и т. д.

Известны устройства контроля логических блоков, содержащие контрольный щуп, выпрямительный мост, один выход которого соединен со средней точкой последовательно соединенных индикаторов, другие клеммы . которых соединены соответственно с коллектором и эмиттером одного из двух последо:. вательно соединенных транзисторов различной проводимости, средняя точка которых соединена с другим выходом выпрямителя, а базы через ограничительные сопротивления— с контрольным щупом I,1).

Недостатком этого устройства являются ограниченные функциональные возможности.

Наиболее близким к предлагаемому являе ся логический пробник, содержащий согласую щий блок, вход которого соединен через ограничительное сопротивление с контрольным щупом, а выходы через .последовательно сое диненные блок обнаружения импульсов и одно вибратор соединены с входами семисегментного индикатора (2J .

Известный логический пробник позволяет индицировать цифры "О" и "1 ", указывающие на.соответствующйс уровни напряжений на входе пробника, и точку, отображающую наличие импульсов на входе логического пробника.

Недостатком известного логического пробника являются ограниченные функциональные возможности, что не позволяет эффективно использовать его при отладке сложных вычислительных устройств, микропроцессоров и других устройств, содержащих генератор тактов, многотактовое устройство управления, арифметическое устройство и т. д.

При настройке сложных вычислительных . устройств необходимо просмотреть не. только наличие прохождения сигнала, что позволяют сделать известные логические пробники, но и проанализировать правильность работы отдельных узлов процессора, правильность выполнения логических и арифметических операций в соответствующие такты, задаваемые генератором и устройством управления. !

О Для того, чтобы известные логические пробники выполняли подобные функции, необходимо совместное использование логического прооника и дорогостоящего пульта, управляющего работой исследуемого блока. В

15 пультах необходимо предусматривать индикащпо многочисленных тактов и состояний узлов (регистров, счетчиков, сумматоров и т.д.), контролируемого устройства..

Целью изобретения является повышение

20 достоверности контроля и расширение функциональных возможностей устройства.

Поставленная цель достигается тем, что в логический пробник, содержащий последова тельно соединенные контрольный щуп, огра2ч ничительный резистор, блок согласования, блок обнаружения-импульсов, первый вы;ход которого соединен с входом одновибратора, выход которого соединен с первым входом семисегментного индикатора, введены двухкаскадный эмиттерный повторитель, блок останова, формирователь фронтов так товых имц, первый и второй информационные триггеры, причем первый вход двухкаскадного змиттерного повторителя соединен с тактовым входом пробпика, а выход соединен с первым входом формирователя фронтов тактовых импульсов, второй вход которого соединен с выходом блока останова, третий и четвертый входы формирователя фронтов тактовых имгульсов подключе4О ны соответственно к шине "плюс" и "минус" источника питания,, выход формирователя фронтов тактовых импульсов соединен с сннхровхо1132268 дами первого и второго информационных триггеров, выходы которых соединены соответственно со вторым и третьим.входами се. мисегментного индикатора, 0-входы первого и второго информационных триггеров . соединены со вторым и третьим выходами блока обнаружения импульсов, а вход блока останова соединен с информационным входом пробни.. ка, второй вход двухкаскадного эмиттерного повторителя соединен со вторым входом блока согласования и с шиной "минус" источника питания, третий .вход двухкаскадного эмиттерного повторителя соедйнен с третьим входом .блока согласования и с шиной "плюс" источника питания, которап соединена с четвертым входом семисегментного индикатора.

Формирователь фронтов тактовых импульсов содержит переключатель, два ограничительных резистора, элемент ИЛИ-НЕ, элемент НЕ, пер. ый и.второй элементы И вЂ” HE, элемент И, элемент задержки, счетчик, задатчик кода номера такта, управляющий триггер, причем, первый вход формирователя фронтов тактовых Импульсов соединен с переключателем, контакты первого и второго положения кото рого соединены соответственно с первым входом элемента ИЛИ-НЕ и входом элемента

НЕ, а через первый .и второй ограничительные,резисторы. — с шиной "плюс" и "ми нус" источника питания, выход элемента НЕ через второй вход элемента ИЛИ вЂ” НЕ соединен с первым входом первого элемента И.— НЕ, второй вход которого соединен с выходом управляющего триггера, синхровход управляющего триггера соединен со вторым входом формирователя фронтов тактовых импульсов и входом элемента задержки, инфоумитионный вход управляющего триггера соединен с выходом логической единицы„а R-вход управляющего триггера соединен с выходом второго элемента И вЂ” НЕ, первый вход которого соединен с выходом элемента задержки, второй вход —. с выходом элемента И, входы которого соединены с инверсными выходами счетчика, информационные входы счетчика соединены с выходами задатчика кода номера такта, установочньпЧ вход счетчика соединен с синхровходом управляющего триггера, а счетный вход — с выходом первого элемента И вЂ” НЕ, выход переполнения счетчика соединен с выходом формирователя фронтов тактовых импульсов.

Кроме того, блок останова содержит элемент сравнения, выход которого соединен с выходом блока останова, первый вход элемента сравнения соединен с входом блока останова, а второй— с выходом эадатчика кода признака команды.

На чертеже представлена функциональная схема логического. пробника.

Логический пробник содержит контрольный щуп 1, ограничительный резистор 2, блок 3 согласования, двухкаскадный эмиттерный повторитель 4, блок 5 обнаружения импульсов, одновибратор 6, семисегментный индикатор 7, формирователь 8 фронтов тактовых импульсов, блок 9 останова, информационный вход 10

10 пробника, являющийся входом магистрали данных контролируемого объекта, тактовый вход

11 пробника.

Блок 3 согласования содержит транзисторы

12 и 13, коллекторы которых подключены

15 соответственно к шинам "плюс",и "минус" источника питания, диоды 14-16, резистор 17.

Двухкаскадный эмиттерный BoB Toplflollb

4 содержит транзисторы 18 и 19; коллектор транзистора 19 подключен к шине."плюс" источника питания, а коллектор транзистора

18 — к шине "минус" источника цнтания.

Блок 5 обнаружения импульсов содержит

20 последовательно соединенные элемент НЕ 20—

23; элементы ИЛИ вЂ” НЕ 24 и 25 и элемент

НЕ 26.

Формирователь 8 фронтов тактовых импульсов содержит переключатель 27 на два положения 27.1 и 27,2, ограничительные резисторы 28 и 29, элемент ИЛИ-НЕ 30, элемент НЕ 31, первый элемент И вЂ” HE 32, управляющий триггер 33, элемент задержки 34, элемент

И 35, счетчик 36, задатчик 37 кода номера такта, второй элемент И вЂ” НЕ 38, выход 39

30 логической единицы. Кроме Toro, устройство содержит первый и второй информационные

35 триггеры 40 я 41.

Блок останова 9 содержит элемент сравне-, . ьшя 42 и.задатчик 43 кода признака команды..

Первый выход блока 5 обнаружения им40 пульсов соединен со входом одцовибратора 6, выход которого соединен с первым входом семисегментного индикатора 7, первый вход двухкаскадного эмиттерного повторители 4 соединен с тактовым входом 11 пробника; а

45 выход соединен с первым входом формирова теля 8 фронтов тактовых импульсов, второй вход которого соединен с выходом блока 9 останова, третий и четвертый входы формирователя 8 фронтов тактовых импульсов под50.кшочены соответственно к шине "плюс" и

"минус" источника питания, выход формирователя 8 фронтов тактовых импульсов соединен с синхровходами первого 40 и второго 41 информационных триггеров, выходы которых сое55 динены соответственно с вторым и третьим входами семисегментного индикатора 7, 0-входы первого 40 и второго 41 информационных триггеров соединены со вторым и третьим выходами блока 5 обнаружения импульсов, а

»32268 вход блока 9 остal!olla соедииеп с ииформациoH HI>iM E3xo J(o M 1 0 Jl!) on! I! !KB > )!1);!H!i) Hfl (M ca входом магистрали да;".»ь(х ко Егролируемог0 объекта, второй вход двухкаскадпого эм(еттерного повторителя 4 соедипсп со вторым входом блока 3 согласовапия и с шпион "минус". источника питапия, третий вход двухкаскадпогn эмиттерпого повторителя 4 соединс) с третьим входом блока 3 согласоваиия и с шиной "плюс" источника пе(тания, которая соединена с четвер- (3 тым входом семисегмептпого шщикатора 7.

Первый вход формирователя 8 фронтов тактовых импульсов соедипеи с переключателем 27, контакты первого 27,.1 и второго 27.? положепия которого соединены соотвстствепin с первым входом злемепта ИЛИ-НЕ 30 и входом элемента НБ 31, и чсрзз первьш

28 и второй 29 ог!)аии>и(тети)п)е резисторы-с шиной "плюс" и ми)(ус" источника (ппаиия, выход элемента НЕ 31 через второй вход?0 элемента ИЛИ-IIE 30 соедипсп с первым входом первого элемента И вЂ” НБ 32, второй

Вход которого. соединен с выходом управляющего триггера 33, синхровход управля(ощего трипера ЗЗ сосдипеи cÎ вторым входом;с формирователя 8 фроптов тактовых импуль сов и входом элемепта задержк(1 34, ппформацио(еиый вход управлгпощего триггера 33 соединен с выходом 39 логической едипицы, B R-вход управляющего триггера 33 соединеи с выходом .второго элемента И--НЕ 38, перВЫЙ ВХОД КОТОроГО СОЕДИПСП С ВЫХОДОМ Э(Юмеита задержки 34, второй вход — с выходом элемента И 35, входы которого соедипепы с и(евегсиыми выходами счетчика 36„ипформациоппые входы которого соедипспы с Выхоэадатчика 37 I пс>мера такта, усТВНОВочпый вход счетчика Зб соедип" H с синхровходом управляющего триггера 33, а счетный вход — с выходом перво(о элс(>(с)(та

И вЂ” IIIT 32, выход переполнения счетчика 36 сосдгп(сп с выходом (1)01)ми!)ователя 8 (j)poEITOB тактовь(х импульсов.

Выход элемента 42 срависния саедч»е)1 с выходом блока 9 останова> нервь,й вход элемеита 42 сравпеиия соед>(иеи с

>(5 блока 9 остапова(, а второй —. с выходом задатчика 43 кода прпзиака комапды.

Блок 3 согласоваш(я прсдиазна(сп для Q уменья(ения иагрузки па проверяемый с>бъскт

И СДВ(Ега УРОЕ>Ней(СИГПаЗЕОВ> ПОСТЗЧ(3(ОЩ)ЕХ ha

Bx0ghI блока 5 обнару>(еиия импульсов эа счет испо)(ьзованпя двухкаскадного змиттсрноГо по))тО>зителя lеа трапзистора(! 2 и 13. ДОс полнительиый сдвиг достигается включепием кре Jr!He!3010 1 6 H c>) „13>f lean! 0 1 -1. JJJIс)лов.

В результате при входном папряжспип выше

2,4 8 иа выходе элемента ИБ 26 блока 5 обнаружсиия импульсов появляется сии(ал О, при !!Iап(зя>х(иши ш)жс 2,4  — сигнал "1".

1!ри ()ходно::л папря)((еппи ниже 0,4 В. па выходе элсл(епта ИБ 2! блока 5 обиаружеI!HH импульсоя появляется сигнал "0".

Оебпару>1(е((1(с импул>сов блоком 5 основано на припципе д.и!)ферсш(ирования импульсов за счет внутренней -.àäåðæêè элементов 11Е

20-23 и элементов ИЛИ--НБ 24 и 25, формиро((31(()ем OTpilllaтслы(ых импульсов по каждому фродту lf с((аду вхоп((ых импульсoa с последуюЕцим запуском одноьи(братора 6 li иидикащ(ей

С)1.;3(Зола > точка" Н3 епщикаторс 7.

).;))ухкаскаде(ь(й эмиттерпый повторитель 4, вход которого сосциисп с тактовым входом 11 (1;ормирует HB своем выходе В зависимости от положения перси)по (ателя 27 положительные или от!зи!(BT(lлы(ы(пс>)спадь) I!Blip)17rспия

Ю

cHifxðîitHî с фроитами тактовых импульсов.

Р нервом положен(>и 27.1 перскл(очатсля

27 работт(езе транзистор !8 и па резисторе 28возиикают от,зицатсльпые ееерспады напряже- ния, во в(ором положеш(и 27.2 переключателя

27 работает т >апзпстор 19 и па резисторе 29 появля)отея положителы ые перепадь(напряжения cHIIxpoiiiio с;актов1. ми импульсами.

ФО1>миРО>вэтссл> 8 (j)P0!!TO тсlктовых IIMlIQJIb:,OC ПР Д):аэ)(а>ЕЕ(1;(;. >1 С()ИКС(ЕРОВаИЕЕЯ .,а ВЫХО; д. х ипформаш(оппых триггеров 40 и 4 ( ии(1!)01)мепдп(, пост ;)13(ощсй с lп!фо!)мациоlшых

BI; xoönH бло <а 5 (:>51(((ружсии((иь.пульсов в МО >ICE!Ti>t (()p011TGH (п tl CliajlÎR Т(11СТОВЫХ импутп сов Ito управля(ощему сигпалу с выхо,г(а блока 9 остаиова.

Выход управ) .Я(ощего триггера 33 соедипси с оц(еим Bxo!Jot! первого элемента И вЂ” HE

32, разреи(ая прохо>кдсчие импульсов с выхода злеме(ета ИП!1-1111 30 ла счетный вход

ciIcT;I!I(ет>В»са 36. Злсмспт H) 31, Вход которого через огра(»и и(тельный, сзистор 29 соединен с

11(lп(ОЙ (>(ипус исто (лика >HT!1!IIISI, а через

)соптакт в opoão пол()жеппя 27.2 переключателя 27 лодкл(()чеи к выходу эмиттерного повтори еяя 4, с>зуж(>(для g)npìèðOEIBEIE(JI сигналои"., Сшехро:п(ьfx с фронтами тактовых

ИМ ЕУЛЬСО>З

Элсмспт 1!ЛИ-!Ill 30 с-.>жит цля формировапия сиг. !BJI013 0>, cHHxPO!П(ы> с (j)PCEITOM тспстовь(з()! „l "ульсов по>1 )тором поло.)(ее(ии 27.?

llcpcKH!oiIaтеля 27 и сиихропш>(х со сгадом та)сгов),1)с и:>(пуп(:сoB При первом положении

27.1 t!cocKJ(t>)чателя 2?.

Блок 9 п> т а лог(; служит для В1>щcлсп иЯ за-!

lB: Ho!I ко>> >3)1;д>((Операции) if 1, 33pctttctIJIH па)(ала 1)аб)оть(формироватс))я 8 ()ро((JOIJ TBKтоен>1>(if ity!i!>>.:o!3> зеп)иси к:.)ДЕ номера такто1132268 вых импульсов по установочному входу в счетчик 36.

Устройство работает следующим образом.

Переключатель 27 устанавливают в одно из положений: первое положение 27.1 5 . режим контроля по спаду 1,0; второе положение 27.2 — режим контроля по фронту 0.1.

При установке переключателя 27 в первое иоложение 27.1 — режим контроля по спаду тактовых импульсов;, установке с помощью задатчика 43 кода признака команды на входах элемента сравнения 42 устанавливают

I код команды, выбранной для контроля.

С помощью задатчика 37 кода номера такта на информационных входах счетчика 36 vera- 15 навливают и дополнительном коде число, соответствующее выбранному такту в данной команде.

В моменты спадов тактовых импульсов, поступающих через вход 11 тактовых синхроим- 20 пульсов на вход эмиттерного повторителя 4, через контакты первого положения 27.1 переключателя 27 на вход элемента ИЛИ вЂ” НЕ 30 поступают сигналы "0", на второй вход элемента

ИЛИ-НЕ 30 с элемента НЕ 31 поступает сигнал "Г .25

В момент появления на входе 10признака выбрайной команды по переднему фронту сигнала с выхода элемента 42 сравнения управляющий триггер 33 устанавливается в положение "1" и в счетчик 36 записывается код номера такта. Сигнал "1" с выхода триггера 33, поступая на другой вход элемента И вЂ” НЕ 32, .разрешает прохождение сигнала "1" с выхода элемента ИЛИ-НЕ 30 на счетный вход счет.чика 36.

В момент переполнения счетчика 36 на его выходе появляется сигнал, крторый поступает

:на синхровходы информационных триггеров 40 и 41, регистрируя на их выходах сигнал, который в этот момент измеряется с помощью 40 контрольного щупа 1. Причем, если измеряемый сигнал соответствует . логическому уровню

"1", на выходе триггера 41 фиксируется сигнал "0", поступающий на его информацион ный вход с выхода элемента НЕ 26. Сигнал.

"0" с выхода триггера 41 воступает на сегмент "1" индикатора 7 — загорается цифра

11 1 1 °

На выходе триггера 40 сигнал "0" регистри50 руется в случае, если измеряемый сигнал соответствует логическому уровню логического "0"; т. е. при входном. напряжении ниже

0,4 В. При этом в индикаторе 7 загорается цифра "0".

В момент переполнения счетчика 36 его состояние соответствует нулевому, на выходе многовходового элемента И 35 возникает сигнал "l", который поступает на

8 один вход элемента И вЂ” НЕ 38, на другой вход которого поступает сигнал "l" с выхода элемента 42 сравнения через элемент задержки 34. Сигнал "0" с выхода элемента И вЂ” НЕ 38 обнуляст управляющий триггер ЗЗ, запрещая прохождение импуль1 сов на счетный вход счетцика 36.

При повторном возникновении на входе

10 магистрали данных признака заданной команды по переднему фронту сигнала с выхода элемента 42 сравнения управляющий триггер 33 устанавливается в положение "1"; в счетчике 36 записывается код номера такта и работа устройства повторяется.

Время задержки t > элемента задержки

34 выбирасгся исходя из времени t „переключения счетчика 36 и элемента И 35.

При этом t v t„. Это -необходимо для того, ггобы при возникновении сигнала с выхода элемента 42 сравнения по переднему фронту этого сигнала триггер 33 был установлен в положение "1", а в счетчик 36 записалась информация кода номера такта (отличного от нуля).

Прц этом сигналом "0" с выхода элемента задержки 34 будет запрещено обнуление триггера 33. Таким образом, с помощью данного логического пробника при подключении контрольного щупа l к измерительной цепи контролируемого объекта на индикаторе 7 фиксируется состояние данной цепи по окон- чанию данной опарашш в выбранной команде в динамическом режиме, что особенно важно при отладке вычислительных устройств, в узлах .которых возникают единичные сбои информации, зафиксировать которые другим способом представляет большую сложность.

При переводе переключателя 27 во второе поло.каппа "-7.2 работа пробника происходит аналогично описанному, только сигналы на счетном входе счетчика 36 возникают в моменты переднего фронта тактовых импульсов на входе I l, При этом сигнал "1" через элемент НЕ 31 и другой вход элел ента ИЛИ вЂ” НЕ

30 поступает на вход первого элемента И вЂ” HB

32. На индикаторе 7 фиксируется состояние измеряемой цепи до начала данной операции в заданной команде.

Таким образом, предлагаемый логический пробник по сравнению с прототипом в режиме .управления может произвести контроль изл ерительного объекта на фронте или спада тактового импульса данной команды в динамическом режиме, что позволяет проанализировать состояние логических блоков до или. после выполнения операции, т. е. по всей

113? 268

Составитель И. Помякшева

Техред Л.Микеш Корректор О. Билак

Редактор С. Тимохина

Заказ 9788/40

Тираж 710

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д, 4/5

Подписное

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 диаграмме работы, а зто позволяет повышать достоверность контроля, сократить время настройки контролируемого объекта. Кроме того, данное устройство можно использовать для оперативного контроля, так как не тре буется дополнительных пунктов.

Логический пробник Логический пробник Логический пробник Логический пробник Логический пробник Логический пробник 

 

Похожие патенты:

Изобретение относится к электротехнике, в частности к диагностированию устройств релейной защиты и противоаварийного управления в системах электроснабжения (РЗА)

Изобретение относится к контрольно-измерительной технике и может быть использовано для обнаружения и указания места неисправного элемента в цифровых схемах

Изобретение относится к автоматике и вычислительной технике и может быть использовано при отладке логических блоков, микропроцессорных систем, ЭВМ и т.д
Наверх